在嵌入式设计中降低CPLD的功耗

发布者:水云间梦最新更新时间:2010-05-12 来源: 莱迪思半导体公司关键字:CPLD  嵌入式 手机看文章 扫描二维码
随时随地手机看文章

  从事便携式或手持产品设计的工程师都明白对于如今的设计,最大限度地降低功耗是必不可少的要求。但是,只有经验丰富的工程师理解尽可能地延长系统的电池寿命的那些微妙但又重要的细节。本文中我们将重点放在这些经验丰富的专家是如何使用超低功耗的复杂可编程逻辑器件(CPLD),并从他们的嵌入式设计中的I/O子系统节省每个微瓦的方法。

  我们首先来了解在嵌入式设计中如何降低CPLD的功耗、电路板的面积和元器件成本。下一步,我们将看到在待机模式下如何尽量降低CPLD的功耗,不仅要仔细地选择器件,而且还要选择一个合适的总线驻留方案。器件工作期间,我们对节省功耗的探讨将包括选择逻辑门、智能I/O设计和精密的电源电压管理技术。

  嵌入式工程师青睐的器件CPLD

  尽管在最先进的新兴应用中它们特别受欢迎,CPLD的成本低,体积小和低功耗的特性使他们成为几乎所有的手持式或便携式设计的首选。在这些应用中,它们常用来整合逻辑功能,扩展主处理器的I/O功能和监控关键的输入,从而使处理器有更多的时间处于低功耗睡眠模式。

  用作I/O的扩展器件时,像ispMACH 4000ZE这样的CPLD器件(图1)给予简单的嵌入式处理器额外的信号线和处理功能,他们能够支持显示器、按钮、发光二极管,串行或并行I/O,或存储接口。设计人员还经常利用它们作为设计中通用处理器和更多的专业芯片组之间的缓冲,还能用于其他的应用,如智能手机、GPS系统,远程工业传感器和数码摄像机。

用Lattice ispMACH 4000ZE CPLD扩展I/O

图1:用Lattice ispMACH 4000ZE CPLD扩展I/O。

  待机功耗的基本知识

  掌握CPLD功耗的第一步是了解器件在工作时的情况和待机(也称为静态)时的状态。由于许多CPLD在大部分时间是处于待机状态,我们首先会仔细考察这个经常被误解的模式。

  加电压至器件输入部分,但其内部逻辑还没有被时钟控制,此时CPLD是处于待机状态。在此状态下,因为它的泄漏和偏置电流(虽然大大低于实际的操作),CPLD仍然有一些功耗。泄漏电流随温度、工作电压和制造工艺而变化。

  负载产生了可编程逻辑器件内的偏置电流,如内部振荡器、I/O的上拉/下拉电路和其他固定开销,而不管器件的逻辑功能是否正在使用。与泄漏电流不一样,在一定的温度和电压范围内偏置电流是相对稳定的,它们可以用合适的内部配置所控制。[page]

  用明智的方法管理泄漏电流

  由于可编程逻辑器件的泄漏电流主要取决于它是怎样制造的,第一步就是要密切关注候选器件制造商提供的数据手册的规范。只是简单地购买广告所述的低功耗器件并不能保证如你期望设计中达到的指标完全一样。经验丰富的设计师明白寻找“典型”和“最大”电流之间的实际关系需要根据具体的应用(图2)做出解释。在许多应用中,数据手册中列出的所谓典型电流中提供了一个非常有用的CPLD汲取电流的近似值。然而,有几个问题需要加以探讨,以确保对设计的估计和实际功耗保持相对接近。

供给电流规范

图2:供给电流规范。

  首先需要考虑的事项是CPLD占整个系统功耗的比例。如果这是一小部分,比如说5%~10%,即使最坏的情况将引起整个功耗有相对较小的变化。如果CPLD需要20%或以上的功耗预算,也许是开始根据额定待机电流考虑偏置设计的时候了,额定待机电流接近数据手册中列出的最大电流。您还应该考虑设计中CPLD(以及其他器件)的数量。由于电路板上元器件数量的增加,总功耗接近总的典型额定电流的概率也随之增加。最后,如果您的产品以驱动它至最坏情况的功耗级别为目标,那么您需要考虑潜在影响:较高的功耗会缩短产品的寿命吗?它是否会成为火灾的隐患?

  如果您仔细察看图2中的数据,你可能注意到,待机功耗还根据工作温度和Vcc(电源电压)而变化。这是因为CPLD的漏电流会随温度升高而增加。事实上,使您的设计完美将改善其待机功耗。由于漏电流与Vcc密切相关,保持电源电压尽可能的低可以节省更多的功耗。由于仔细的电源电压管理能够节省更多的动态功耗,在涉及运作功耗管理时,我们会对这个方面进行探讨。

  设置偏置电流

  通过选择合适的器件可以控制CPLD的泄漏电流,现在到了运用你的工程技能调整偏置电流的时候了。用来管理偏置电流的技术大致分为两种类型:

  确保CPLD的待机配置不与上拉/下拉或相关的其他器件所用的总线驻留技术相冲突;动态控制内部功能块(如振荡器),使他们只开启所需要的部分。具体取决于所使用的CPLD,这是增加更多的待机时间到设计中的好方法。

  并行驻留101方案

  在许多设计中,嵌入式主处理器可以使用自己的总线驻留方案,以保持在总线或I/O上所需的逻辑电平,所以你只须为CPLD的待机模式做准备,确保其激活总线的管理功能被禁用。在其他应用中,总线上其他地方的上拉或下拉电路也可以缓解在待机期间CPLD必须管理总线的情况。


  但是,不需要CPLD做任何事情并不意味着你也不需要做任何事情。花些时间验证只有一个设备驱动总线是一个重要的任务,因为单个引脚上的逻辑冲突可导致待机功耗为整个芯片标称值10uA 闲置功耗的2~15倍。

  在主总线驻留机制无法使用情况下,可以使用上拉/下拉,以及在大多数现代的CPLD中拥有的总线保持功能。如同大多数同类器件,莱迪思的ispMACH 4000ZE CPLD的I/O引脚都配备了可选的上拉和下拉电阻,在待机状态(图3)可提供合适的逻辑电平。4000ZE系列还配备了节省功耗的总线保持功能(也称为总线保持):一种弱激活驱动电路可设置为激活或零,同时产生比简单的电阻器消耗小得多的功耗。一点忠告:虽然总线保持功能可大大节省功耗,但必须肯定它是唯一的在线有源器件,否则会有吸入大电流的风险。

CPLD的总线管理选择

图3:CPLD的总线管理选择。[page]

  动态功耗管理

  设计人员需要关注两种类型的动态功耗。运行功耗预算的第一部分是CPLD需要实际工作时的那部分。管理策略的其他部分涉及关掉输入至此刻不需要的CPLD的部分,阻止它们切换,或在可能的情况下将它们全部关闭。

  精密的电源管理

  虽然CPLD逻辑的许多部分很可能被连续使用,在有意义的时间段内不能禁用,因此使用低电源电压仍然可以节省功耗。由于功耗是电压平方的函数,用1%的精确开关稳压器,可让设计运行于CPLD工作范围的下限,您可以节省相当多的功耗。例如,如果一个标称值为1.8V的CPLD工作在1.65V,它大约少消耗30%的功耗,这还不包括在较低Vcc的情况下泄漏电流的减少。

  选择逻辑门

  如同大多数的CPLD,ispMACH 4000ZE具有一个功能(莱迪思称为“Power Guard” 功耗卫士),当它们不需要相关的逻辑时,可禁用单独的输入。主机处理器、其他的外部逻辑,或CPLD的其他部分可以使用器件的块输入使能线,以保持CPLD的逻辑选定的块被时钟控制(图4)。例如,如果CPLD的某个部分被用作解码器电路,只有该功能正在使用时,主处理器可以使它能工作,使之能够在其余的时间保持休眠状态。

Power Guard电路

图4:Power Guard电路。

  根据实际的应用使用Lattice的Power Guard或其他方法来禁用时钟至选定的CPLD的输入引脚,这样可以大大降低动态功耗。尤其是如果逻辑信号的时钟频率超过30兆赫时,这些方法特别有用。图5说明了可以用选择逻辑时钟技术实现潜在的节省功耗的方法。

Power Guard 节省的功耗

图5:Power Guard 节省的功耗。[page]

  针对低功耗的I/O设计

  除了使用已经阐述的技术,目前大部分项目给予精明的工程师更多节省多余的微瓦功耗的机会-如果他们愿意关注潜伏在许多设计中的微小能源汲取部分。一个好的例子是无处不在的为开关提供读出电压的上拉电阻,以及连接到CPLD的输入线(图6)。通过使用CPLD的输出,或其他控制线至电源电压到读出线,只有当他们被读取时,并且读出线接地时,设计人员方可去除这个小而稳定的电流。

无源和有源功率开关读出线

图6:无源和有源功率开关读出线。

  其他提示

  配置可编程逻辑器件的JTAG接口引脚为浮动状态,以避免漏电流。保持VCCO的I / O电平高于VCC。越接近这个电压,吸收的电流越多。在可能的情况下,使用转换率慢的I/O。

  本文小结

  大多数基于CPLD设计至少包括一些未引起注意的角落,在这些地方潜伏着耗能大户,他们悄悄地汲取电池的能量。幸运的是,认真实施一些重要的原则可以制止这些讨厌的寄生部分。当选择CPLD和其他元件时,注意其静态和动态功耗等级:他们随供电电压、温度和工作频率而变化。同样要注意“最小”、“最大”和“典型“功耗指标,它们将影响你的设计。尽量减少CPLD的偏置电流,确保其待机配置不与其他与之相连的器件相冲突,关闭任何不必要的内部功能。

  管理动态功耗,只给当前CPLD需要的部分加时钟。莱迪思的Power Guard功能提供一个简单的方法来选择关闭时钟至专门的输入,如果无法使用的话,还有其他的技术可用。使用精确的电源控制驱动逻辑,可实现节省额外的动态功耗,使用尽可能低的电源电压。检查I/O的连接,看看是否有不必要的可去除的加载的汲取功耗的上拉/下拉电阻,或只在需要时才选择加载电阻。

  如果你仔细地将这些工具应用到下一个项目,设计中就不会有隐藏的汲取功耗的大户,你的产品将会有很长的寿命。

关键字:CPLD  嵌入式 引用地址:在嵌入式设计中降低CPLD的功耗

上一篇:基于FPGA的RS232异步串行口IP核设计
下一篇:Altera获中兴通讯全球最佳合作伙伴奖

推荐阅读最新更新时间:2024-05-02 21:03

贸泽开售嵌入式本地语音助手应用的NXP i.MX RT106S跨界处理器
贸泽开售适用于嵌入式本地语音助手应用的NXP i.MX RT106S跨界处理器 2021年8月20日 –专注于引入新品的全球电子元器件授权分销商贸泽电子(Mouser Electronics)即日起备货NXP Semiconductors的全新i.MX RT106S跨界处理器。这款处理器采用了Arm® Cortex®-M7内核的高级实现,可为嵌入式本地语音助手应用以及物联网、智能工业和智能家电应用提供所需的高CPU性能和实时响应能力。 贸泽分销的 NXP i.MX RT106S处理器 是EdgeVerse™边缘计算平台中的一款产品。该处理器的运行主频最高可达600MHz,具有1MB的片上SRAM,并支持面向GUI和增
[嵌入式]
贸泽开售<font color='red'>嵌入式</font>本地语音助手应用的NXP i.MX RT106S跨界处理器
DDR SDRAM在嵌入式系统中的应用
引 言   很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。   随看密度与性能的不断提升,现场可编程门阵列(FPGA)已被广泛应用于各种嵌入 式系统中。而且,现在很多的FPGAs都提供了针对DDR SDRAM的接口特性:其输入输出引脚都与SSTL一II电气特性相兼容,内部提供了DDR触发器、
[嵌入式]
提高FPGA嵌入式处理器的系统除错率
目前,越来越多的 FPGA 设计开始采用 嵌入式处理器 ,如 PowerPC 和赛灵思 (Xilinx) 的 MicroBlaze 处理器来完成控制任务,采用C语言等软件语言描述这些控制任务,要比使用 VHDL 或 Verilog 等硬件语言描述更加容易。 当进行嵌入式系统设计时,绝大部份的设计时间可能花费在除错阶段,因此缩短发现问题并解决问题的时间非常重要。作为一款整合除错器, Computex 公司的 F-Sight 同时具备硬件和软件除错能力。一方面,它支持 FPGA 内部嵌入式处理器的全方位软件除错。另一方面,它还支持监视 FPGA 硬件讯号。本文将介绍如何利用 F-Sight 提高除错效率。
[嵌入式]
提高FPGA<font color='red'>嵌入式</font>处理器的系统除错率
主打嵌入式应用,二代Intel Core强调智能特性
随着发布第2代 Intel Core (酷睿)处理器,英特尔公司日前宣布,即将推出7款该系列的最新处理器,瞄准嵌入式应用,适用领域包括数字电子看板、数字保全与监视、工业、医学、以及零售市场,让业者不必重新设计硬件即能着手推动未来的技术创新。 第2代Intel Core (酷睿)处理器提供延长为7年生命周期的保固。新芯片采用英特尔先进32奈米(nm)制程技术,搭载英特尔第一个“智能 有目共睹”(visibly smart)的微架构,将视觉功能与3D绘图技术等先进效能与微处理器整合到单一芯片上。 第2代Intel Core处理器内建处理器绘图引擎,能和处理器的核心共享包括快取与内存等资源,以提高芯片的运算与绘图效能,并
[嵌入式]
通过测试避免嵌入式软件缺陷
当表达一个要求时,商务人员的期望是实现只要能够正常工作。但对于最终产品是否真正按料想的方式工作,在商务或软件历史上就几乎没有达成过一致意见。从工程角度看,与性能、可靠性、安全性等相关的任何问题如果不能满足要求就都应该被视作缺陷。而从商务角度看,人们认为避免这些问题本身就是所表达的要求的一部分。 商务期望与在开发和测试过程中的要求演变之间的这种隔阂原因比字面意义上要深刻得多。这是与传统组织文化相关的典型症状,即工程师认为商务人员不理解软件开发过程的复杂性。与此同时,组织的商务侧人员认为工程师患有聪明开发人员综合病症(SDS)——一种病态失调,即工程师所做的都是他们认为最好的,因为他们聪明嘛。 实现策略 那么解决方案是什么?
[测试测量]
通过测试避免<font color='red'>嵌入式</font>软件缺陷
基于CPLD的IRIG-B码对时方式在继电保护装置中的应
时间的精确和统一是变电站自动化系统的最基本要求。只有电力系统中的各种自动化设备(如故障录波器、继电保护装置、RTU微机监控系统等)采用统一的时间基准,在发生事故时,才能根据故障录波数据,以及各开关、断路器动作的先后顺序和准确时间,对事故的原因、过程进行准确分析。统一精确的时间是保证电力系统安全运行,提高运行水平的一个重要措施。全球定位系统(GPS)的出现为实现这些需求提供了可能。   基于GPS的对时方式有3种:1)脉冲对时方式;2)串行口对时方式;3)IRIG-B时间编码对时方式。脉冲对时和串行口对时各有优缺点,前者精度高但是无法直接提供时间信息,而后者对时精度比较低。IRIG-B码对时方式兼顾了两者的优点,是一种精度很
[嵌入式]
基于<font color='red'>CPLD</font>的IRIG-B码对时方式在继电保护装置中的应
剖析适合STM32的五种嵌入式操作系统的优缺点
基于STM平台且满足实时控制要求操作系统,有以下5种可供移植选择。分别为μClinux、μC/OS-II、eCos、FreeRTOS和都江堰操作系统(djyos)。下面分别介绍这五种嵌入式操作系统的特点及不足。 1、μClinux μClinux是一种优秀的嵌入式Linux版本,其全称为micro-control Linux,从字面意思看是指微控制Linux。同标准的Linux相比,μClinux的内核非常小,但是它仍然继承了Linux操作系统的主要特性,包括良好的稳定性和移植性、强大的网络功能、出色的文件系统支持、标准丰富的API,以及TCP/IP网络协议等。因为没有MMU内存管理单元,所以其多任务的实现需要一定技巧。
[单片机]
剖析适合STM32的五种<font color='red'>嵌入式</font>操作系统的优缺点
研华MIO-5152 3.5”嵌入式单板电脑等你来体验
重磅星品,免费借测!研华MIO-5152 3.5”嵌入式单板电脑等你来体验 研华MIO-5152 3.5”嵌入式单板电脑,基于Intel 第八代 Elkhart Lake 平台,CPU性能秒J1900,赛低压I5,GPU可达10 TOPS AI算力。 接口升级,支持4K三显示、2网口、6 COM、6 USB等。拥有15K/8K的静电防护,采用热冷效应材料等高可靠性设计,保证在严苛环境下的稳定使用。此外,还通过了CE 和 FCC认证,提供至少15年的产品生命周期,现广泛应用在仪器仪表、机器人、医疗检测及网络通信等应用中。 为了让广大用户更好地体验到研华MIO-5152的魅力,特限时开启免费借测活动,欢迎报名申请借测!
[工业控制]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved