扩频通信芯片STEL-2000A的FPGA实现

发布者:古宝奇缘最新更新时间:2011-02-20 来源: 21ic关键字:扩频通信  STEL-2000A  FPGA 手机看文章 扫描二维码
随时随地手机看文章

  扩频通信因其很好的保密性、隐蔽性、抗干扰性以及抗多径效应等优势得到了快速发展和广泛应用。因此,许多公司推出了各种型号的扩频集成电路,典型的有STEL-2000A,该芯片因外围电路简单而得到了广泛应用。

  然而,由于该芯片是基于专用集成电路(ASIC)技术,其内部电路和大部分功能已经固化,对不同的场合缺乏灵活性,对以后系统升级也造成很大困难。而现场可编程门阵列(FPGA)内部资源丰富,功能强大,并且可重复编程,现场可修改设计,加之其相应的EDA软件功能完善,仿真能力好,有丰富的IP核资源,在成本和灵活性等方面都有很大优势,使得利用FPGA进行复杂数字系统的设计已成为主流。

  近几年来国内外有许多学者利用FPGA对扩频通信系统中的某一个模块进行设计,如:数控振荡器、PN码发生器、匹配滤波器。也有学者尝试对整个系统进行设计,但这些努力大多仅限于软件上的功能仿真,并且对一些关键模块缺乏清晰的描述。

  本文对扩频芯片关键模块的实现方法进行了阐述,并推导出详细参数,基于ISE 10.1实现了整个系统,最后下载到FPGA芯片中调试成功。

  1 STEL-2000A系统的整体框架

  1.1 发射子系统

  在发射子系统中,如图1所示,输入的串行二进制数据序列首先进行串并转换,分成两路(I路和Q路)速率减半的序列,由于采用QPSK调制方式,为了避免相位模糊问题,在串并转换后进行差分编码,然后将差分编码器的输出序列与PN码生成器输出的伪随机序列进行异或运算,完成信号的频谱扩展,再将扩频输出的两路数据分别与数控振荡器(NumericallyContmlkd Oscillator,NCO)的两路正交载波输出各自相乘,最后将相乘后的结果相加,这样就实现了DQPSK调制,输出的是数字化的已调信号。

发射子系统

  1.2 接收子系统

  接收系统要完成数字中频信号到基带信号的转换、信号的捕获、同步、解扩、差分解调以及并串转换等功能,如图2所示。进入接收系统的是经正交采样(Quadraturc Samping)后的数字中频信号,经下变频器生成基带信号,再将其输出送入匹配滤波器。在匹配滤波器中,主要实现信号的同步与解扩。解扩后的数据进行差分解调,差分解调过程中的中间结果送入自动频率控制(Automatic Frequency Control,AF-C)模块以生成校正信号来自动调整NCO的输出频率,最后将解调输出数据经并串转换便得到原始数据序列。

接收子系统[page]

  2 关键模块分析与实现

  2.1 NCO模块

  NCO采用Xilinx公司提供的直接数字式频率合成器(Direct Digital Synthesizer,DDS)IP核,DDS的工作原理如图3所示,在参考时钟的驱动下,N位加法器对频率控制字K和N位累加寄存器中的值进行相加,相加后的结果存入累加寄存器中,以累加寄存器中的值为地址将波形存储器里相应地址的数据读出,即输出正弦或余弦信号的幅度值。

DDS的工作原理

  累加寄存器长度为N,则波形存储器2N用个样点来表示正弦波的一个周期,地址每次累加K相当于每隔K个点输出一次,输出一个完整的正弦波需要时间公式,则DDS的输出频率fout满足关系式公式。当K取1时输出频率为最大频率分辨率公式。参数设置主时钟为100 MHz,△f=1.0 Hz,可得N=27,由于要求的输出频率为2 MHz,可得:K=2 684 355。据此对DDS IP核进行元件例化程序如下:

程序

程序

  2.2 下变频模块

  下变频模块主要是将输入的数字中频信号进行数字式下变频,从而产生基带信号,即待解扩的信号。设输入信号是经正交采样后的数字中频信号:

公式

  式中,I_PN和Q_PN为扩频后的信号,ω为本地NCO产生的正弦和余弦信号的角频率。

  让输入信号与本地NCO产生的正弦与余弦信号进行相乘,即:

公式

  这里需要4个乘法器和2个加法器,由于对乘法器的速度要求较高,本系统调用了Virtex-II Pro开发板上FPGA芯片XC2VP30的硬核乘法器。将Iout和Qout进行低通滤波就得到基带信号。

  对于低通滤波器的实现,STEL-2000A使用了积分清洗滤波器(Integrate and Dump Filter,I&D)。本系统采用比较成熟且实现方便的级联积分梳状(CIC)滤波器来实现低通滤波的功能。该滤波器由加法器、反相器和延时器构成,不需要乘法器,这比一般的FIR和IIR节省很多FPGA资源。实现框图如图4所示,fs为采样频率。

实现框图

  系统中CIC滤波器参数的设置为:M=1,N=4,R=20。为了保证运算不发生溢出,可以根据公式:公式,计算出内部需要的最大信号线宽度。在本系统中输入信号线宽度B=3,则取BMAX=20。为减少后端匹配滤波器的运算量,取CIC滤波器输出的高三位近似。

  CIC滤波器部分设计程序如下:

程序

程序[page]

  2.3 匹配滤波器模块

  匹配滤波器实现信号的同步与解扩,CIC滤波器的输出I_conv、Q_conv分别经过两组延时器,然后与本地PN码序列相乘,将所有相乘的结果相加。理论上讲下变频送来的基带扩频信号经匹配滤波器后在给定的观测时刻相关峰值为:Isum=Acosψk(t),Qsum=Asinψk(t),ψk(t)为在给定观测t时刻第k个符号的载波相位。

  相关峰幅值公式,在STEL-2000A中作如下近似:

公式

  得到相关峰幅值后,与一个预设好的门限值进行比较,当峰值大于门限值时,表示发送的序列与PN码寄存器里的伪随机序列对齐,此时输出一个定位脉冲sybmol,其实现框图如图5所示。

实现框图

  匹配滤波器部分设计程序如下:

程序

程序

  2.4 差分解调模块

  当检测到定位脉冲时(即检测到相关峰最大幅值),将此时Isum和Qsum的值送入寄存器以供差分解调使用。对于DQPSK的解调,关键是判断第k位和第k-1位符号之间的相位差△ψ,STEL-2000A中引入点积Dot和叉积Cross来判断△ω。

  信号经匹配滤波器后,基带信号可为:I(k)=Acosψ(k),Q(k)=Asinψ(k)。ψ(k)为第k个符号的载波相位。

公式

  由于本系统采用DQPSK调制方式,所以△ψ的取值有0,π/2,π和3π/2四种,sin(△ψ)和cos(△ψ)的取值有0,+1,-1三种,在进行最佳判决接收时相对较难实现。本系统引入了π/4的固定相移。给出简单的推导如下:

公式

  从式(9)、式(10)可以发现只需要在延时之前对两路信号进行简单的算术组合即可得到π/4的固定相移,差分解调器实现框图如图6所示。输出的Dot(k)和Cross(k)值查表1,即可得到最后的差分解调结果。

差分解调器实现框图

输出的Dot[page]

  3 测试结果

  测试系统为FPGA产生输入信号“01011001”的周期循环序列,输入信号经过发射模块后的数字信号输出直接进入接收模块,输入信号产生模块、发射模块和接收模块都在同一块FPGA芯片内。系统的参数设置为:主时钟为100 MHz,数据最大速率为31.25 Kb/s,工作时钟为31.25 kHz,PN码长为64位,速率为1 Mchip/s,NCO的工作时钟为100 MHz,输出的数字正弦和余弦信号频率为2 MHz。

  通过在线分析仪ChipScope Pro,可以看到经QPSK调制后待输出的信号(图7,8),其中图7的I和Q是串并转换后的信号,此时的输入信号为“10110010”,I_chafen和Q_chafen是差分编码后的信号,I_PN和Q_PN信号是经过扩频后的信号,tx_out是最后的已调信号。将已调信号绘制成曲线如图8所示。

经QPSK调制后待输出的信号

  在接收部分,利用ChipScope Pro可以观察到下变频器的输出信号I_conv和Q_conv,匹配滤波器的输出信号,Isum、和Qsum定位脉冲sym-bol(图9),I_de和Q_de为差分解调后的信号,图中显示此时的解调结果为“00101011”,相对于输入信号而言只是有一段时延,从而验证该系统实现了STEL-2000A的核心功能。

匹配滤波器的输出信号

  4 结论

  通过对扩频芯片STEL-2000A的功能研究,详细分析了其关键模块的基本原理。在此基础上,利用FPGA实现了整个系统的功能,并对其进行了测试。测试结果表明该系统功能的正确性。另外,由于FPGA的灵活性,系统可以根据不同场合改变其中的参数,比如改变PN码的长度、改变CIC滤波器的级数和抽取系数、调整匹配滤波器的门限值等以适应其在不同应用场合的需要。

关键字:扩频通信  STEL-2000A  FPGA 引用地址:扩频通信芯片STEL-2000A的FPGA实现

上一篇:基于MC9S08QG8低端微控制器的无线控制器设计
下一篇:一种基于PLL的测试测量时钟恢复方案

推荐阅读最新更新时间:2024-05-02 21:16

Achronix收购FPGA网络解决方案领导者Accolade Technology的关键IP和专长
此次收购增加了先进的SmartNIC FPGA功能,为Achronix客户的网络应用加快上市时间 加利福尼亚州圣克拉拉市,2022年9月19日——高性能现场可编程逻辑门阵列(FPGA)和嵌入式FPGA(eFPGA)半导体知识产权(IP)领域的领导性企业Achronix半导体公司宣布: 该公司已经收购了Accolade Technology的关键IP资产以及Accolade的技术团队,此举使Achronix的客户能够更快速且更轻松地设计高性能网络和数据中心系统。Accolade在FPGA的网络应用方面拥有深厚的专业知识,此次收购使Achronix能够为开发网络技术的客户提供强大的硬件和软件解决方案。 “如今,芯片设计人员被
[网络通信]
ARM、DSP、FPGA的技术特点和区别
ARM(Advanced RISC Machines)是微处理器行业的一家知名企业,设计了大量高性能、廉价、耗能低的RISC处理器、相关技术及软件。ARM架构是面向低预算市场设计的第一款RISC微处理器,基本是32位单片机的行业标准,它提供一系列内核、体系扩展、微处理器和系统芯片方案,四个功能模块可供生产厂商根据不同用户的要求来配置生产。由于所有产品均采用一个通用的软件体系,所以相同的软件可在所有产品中运行。目前ARM在手持设备市场占有90以上的份额,可以有效地缩短应用程序开发与测试的时间,也降低了研发费用。这里有一篇介绍ARM结构体系发展介绍。 DSP(digital singnal processor)是一种独特的微处理器,
[单片机]
英特尔发布行业首款集成高带宽内存、支持加速的 FPGA
今天,英特尔宣布推出英特尔® Stratix® 10 MX FPGA,该产品是行业首款采用集成式高带宽内存 DRAM (HBM2) 的现场可编程门阵列 (FPGA)。通过集成 HBM2,英特尔 Stratix 10 MX FPGA 可提供 10 倍于独立 DDR 内存解决方案的内存带宽。凭借强大带宽功能,英特尔 Stratix 10 MX FPGA 可用作高性能计算 (HPC)、数据中心、网络功能虚拟化 (NFV) 和广播应用的基本多功能加速器,这些应用需要硬件加速器提升大规模数据移动和流数据管道框架的速度。 在 HPC 环境中,大规模数据移动前后数据的压缩和解压缩功能至关重要。相比独立的 FPGA,集成 HBM2 的
[嵌入式]
英特尔发布行业首款集成高带宽内存、支持加速的 <font color='red'>FPGA</font>
一种基于HD-SDI技术的高清图像处理系统设计
  引言   随着数字视频的迅速发展,高清数字图像代替模拟图像成为必然趋势。光电系统采用全高清图像技术,不仅能大大提高显示效果,而且能显著提高系统的跟踪精度。因此,高清图像处理系统的开发成为光电系统技术发展必须突破的关键技术之一。SDI(Serial Digital Inter face)即串行数字接口,其标准由移动图像和电视工程师协会(SMPTE)制定,在当今的广播和视频产品领域得到了广泛的应用。标准规定如何通过同轴电缆在设备间传送未经压缩的串行数字视频数据。   在非编后期制作、广播电台等领域,基于 HD-SDI (High Definition-Serial Digital Interface)高清电视应用较为广泛,在1.4
[嵌入式]
一种基于HD-SDI技术的高清图像处理系统设计
Achronix推出基于FPGA的加速自动语音识别解决方案
提供超低延迟和极低错误率(WER)的实时流式语音转文本解决方案,可同时运行超过1000个并发语音流 加利福尼亚州圣克拉拉,2023年11月——高性能FPGA芯片和嵌入式FPGA(eFPGA IP)领域的领先企业Achronix半导体公司日前自豪地宣布: 正式推出Achronix与Myrtle.ai合作的最新创新——基于Speedster7t FPGA的自动语音识别(ASR)加速方案 。这一变革性的解决方案,实现了高精度和快速响应,可将超过1000个并发的实时语音流转换为文本,同时性能比竞争方案高20倍。Achronix于2023年11月12日至17日在丹佛举办的“2023年超级计算大会(SC23)”上演示了该方案。 该解决
[嵌入式]
Achronix推出基于<font color='red'>FPGA</font>的加速自动语音识别解决方案
基于FPGA的WALLACE TREE乘法器设计
摘要:为了使基于FPGA设计的信号处理系统具有更高运行速度和具有更优化的电路版图布局布线,提出了一种适用于FPGA结构的改进型WALLACE TREE架构乘法器。首先讨论了基于标准单元3:2压缩器的改进型6:4压缩器,根据FPGA中slice的结构特点通过在FPGA Editer软件工具编辑,对该压缩器进行逻辑优化,将其应用于FPGA的基本单元slice结构中。并对乘法器的其他部分结构优化整合,实现一个资源和性能达到合理平衡,且易于在FPGA中实现的乘法器。实际运行结果表明,该乘法器的关键路径延时小于8.4 ns,使乘法器时钟频率和系统性能都得到很大提高。 关键词:乘法器;WALLACE;FPGA;6:4压缩器 在数字信
[嵌入式]
基于<font color='red'>FPGA</font>的WALLACE TREE乘法器设计
莱迪思全现金收购AI软件公司Mirametrix
莱迪思日前宣布通过全现金方式交易收购 Mirametrix,这是一家专注于计算机视觉应用的高级人工智能 (AI) 解决方案的软件公司。 Mirametrix 软件已成功部署在全球超过 2000 万个终端中。将 Mirametrix 的专业知识与莱迪思创新的硬件和软件解决方案堆栈相结合,可以创建一个从硬件到应用层的端到端 AI 和计算机视觉解决方案。 “提供易于使用且满足特定应用需求的解决方案堆栈仍然是我们战略的关键部分,使客户能够轻松采用莱迪思的产品并快速进入市场。而通过将 Mirametrix 经过验证的人工智能和计算机视觉软件添加到现有的解决方案堆栈组合中,将使我们的客户更容易快速为其应用程序添加更多智能功能。”莱迪思半导
[嵌入式]
基于ARM+FPGA的大屏幕显示器控制系统设计
0 前言 随着计算机和半导体技术的发展,LED大屏幕显示系统成为集计算机控制、视频、光电子、微电子、通信、数字图像处理技术为一体的显示设备。目前LED大屏幕显示器向更高亮度、更高耐气候性、更高的发光均匀性、更大屏幕化、更高的可靠性方向发展。LED显示屏产业正成为我国电子信息产业的重要组成部分。大屏幕显示技术的发展进步,需要处理的数据量大大增加,系统的频率越来越高,系统的规模越来越大,对显示控制系统的要求不断提高。以往的LED大屏幕显示系统用中小规模集成电路实现,系统体积较大、调试困难、不易修改。随着半导体技术的进一步发展及大规模集成电路的广泛应用,ARM具有体积小、功耗低、数据处理能力强等特性,PLD能够满足LED大屏幕系
[单片机]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved