莱迪思推出具可配SERDES的FPGA低成本设计平台

发布者:电子魔法师最新更新时间:2011-04-25 来源: EEWORLD关键字:莱迪思  SERDES  设计平台  PCI  Versa套件 手机看文章 扫描二维码
随时随地手机看文章

    美国俄勒冈州希尔斯波罗市 -2011年4月20日-  莱迪思半导体公司(NASDAQ: LSCC)今日宣布推出新的LatticeECP3™Versa开发套件,这对在各种市场中开发前沿应用是非常理想的,诸如工业网络、工业自动化、计算、医疗设备、国防和消费电子产品。低成本的LatticeECP3Versa开发套件现在的促销价只有99美元。

    Versa套件使主流客户能以较低的成本评估获奖的LatticeECP3 FPGA中的高价值设计模块的功能:可配置的SERDES、级联DSP slice和高速DDR3存储器控制器。过时的传统微控制器和DSP的功能将改为用Versa套件来开发成高效的FPGA解决方案,以解决在应用中新出现的高速设计挑战,如变化的视频传输和中继器、视频图像信号处理、摄相机控制器、网络流量管理和适应性强的网络结构、太阳能板控制器和数据采集与控制。

    完整的Versa包包括了LatticeECP3 Versa评估板、7个演示系统,16个免费的参考设计和用于Versa套件的Lattice Diamond™的设计软件评估许可证。该演示系统、参考设计和Lattice Diamond软件可以免费下载www.latticesemi.com/ecp3versa  。功能丰富的LatticeECP3 Versa评估板带有PCI Express 1.1 x1和千兆比特以太网接口。板上的SMA连接器展示低抖动的LatticeECP3 SERDES的电气质量,并提供用于外部模块SFP收发器的扩展端口。

    此外,莱迪思提供限量促销的5个全面的IP套件,以加速客户产品的上市时间。套件提供用于解决各种复杂设计问题的现成模块,如高速数据传输、以太网、高速存储器接口、数字信号处理和视频像素处理。这5个IP套件通常零售价年费为每一个995美元。可获取数量有限的IP套件的许可证,第一年订购的促销价格每个仅为99美元。因此,不到200美元,客户就可以将功能丰富的Versa套件和IP套件用于他们的应用。

     “我们很高兴为客户提供业界最低成本的高端创新的设计平台 – SERDES、DSP和DDR3 -用于构建系统、网络和控制器应用,”莱迪思半导体公司芯片/解决方案营销总监Shakeel Peera说道,“莱迪思致力于提供优异价值的LatticeECP3 FPGA,将设计套件、参考设计、软件工具和捆绑式IP套件用于更广阔的市场,使我们的客户能够加快新产品的上市时间。”

    关于LatticeECP3 Versa开发套件

    该Versa的开发套件是一个综合包,包括硬件、软件、参考设计和IP,使客户能够迅速开发下一代系统。完整的Versa包包括:
    • 功能丰富、低成本的LatticeECP3 Versa评估板,包含PCI Express 1.1 x1和双千兆比特以太网接口。
    • 各种演示表明了LatticeECP3 FPGA的功能:PCI Express 1.1系统设计演示、千兆比特以太网网络演示、高速DDR3存储器控制器演示,以及容忍抖动的SERDES眼图演示。
    • 用于Windows和Linux平台的PCI Express设备的驱动程序。
    • 16个适用于 LatticeECP3 FPGA系列的免费参考设计。
    • 通过PC机用迷你USB电缆对FPGA编程
    • 快速入门指南

    最新版本的参考设计,IP核和Lattice Diamond设计软件可以从莱迪思的网站下载。

    关于莱迪思的IP套件

    莱迪思IP套件是可互操作的LatticeCORE™ IP核系列,针对莱迪思器件的架构进行了优化,能够用于各种特定技术的应用。Lattice Diamond设计环境中的IPexpress™工具能够使用户无缝地访问莱迪思IP服务器的最新IP核,并对它们进行配置。所有莱迪思IP核可以在购买之前进行充分评估。在免费评估模式中,用户能够完全配置IP核,将它集成到他们的设计之中,进行全面的验证,甚至在限定的时间内在硬件上运行。购买一年的单点锁定的IP套件许可证能够让IP核在硬件上运行无限的时间。单点锁定许可证可用于多个设计或项目,使用时间超过一年。

关键字:莱迪思  SERDES  设计平台  PCI  Versa套件 引用地址:莱迪思推出具可配SERDES的FPGA低成本设计平台

上一篇:FPGA在工艺上走得更快
下一篇:多运动目标实时提取系统设计与实现

推荐阅读最新更新时间:2024-05-02 21:21

基于嵌入式Qt的车载GUI平台设计
1 引言  随着经济社会的不断发展汽车已进入普通家庭,汽车用户对车载娱乐系统的要求不断地提高,希望汽车载娱乐系统的功能更加强大娱乐设施更加完美。嵌入式GUI(Graphical User InteRFace)可以满足用户需求,人机交互好,作为车载娱乐系统中人机交互界面的开发平台,对整个系统的设计起着决定性作用,越来越受到开发者的青睐。目前比较流行的GUI平台有Qt/Embedded、紧缩的X Windows系统、MicroWindows以及MiniGUI系统。  X Window系统是一个基于客户/服务器(Client/Server)结构的视窗系统,基于X的终端(服务器)上显示出来。此系统配置在大多数的UNIX系统、DEC的
[嵌入式]
基于EPLD技术的PCI总线接口设计
    摘要: 分析了PCI总线接口信号及时序,利用ALTERA公司的EPLD器件EPM7128设计和实现了PCI总线接口。     关键词: PCI总线 接口 EPLD器件 AHDL语言 PCI总线自其问世以来,以其诸多优点,在当今的计算机系统中得到了广泛应用,已经成为计算机设备的标准接口。本文在认真分析PCI总线的接口信号和接口时序的基础上,利用EPLD器件设计实现了PCI总线接口。由于EPLD器件支持在线编程,所以可以根据使用要求将PCI总线接口配置成即插即用和非即插即用两种形式,这种设计方式结构简单、集成度高,具有较高的实用价值。 1 PCI总线概述 局部总线特别是PCI总线的发展,打破了PC
[半导体设计/制造]
车载高速音视频传输SERDES芯片|慷智荣获 2022 第四届金辑奖“中国汽车新供应链百强”称号
2022年10月26日,由盖世汽车主办的2022第四届“金辑奖”颁奖盛典在上海闵行圆满落幕,慷智集成电路(上海)有限公司的车规级高速音视频传输SERDES芯片系列荣获“金辑奖”,公司荣获 “中国汽车新供应链百强”称号。 车载视频传输芯片是智能驾驶和智能座舱应用不可或缺的核心芯片,具有高带宽,保真、低延迟和高可靠等特点。慷智的车规级高速音视频传输SERDES芯片基于自主创新的高速数模混合电路技术和拥有完整知识产权的AHDL(Automotive High Definition Link)传输和实时双向通讯协议,以及全栈自研IP;芯片系列满足客户从1百万像素到8百万像素的应用需求。 随着汽车智能化的快速发展,车载摄像头和
[汽车电子]
车载高速音视频传输<font color='red'>SERDES</font>芯片|慷智荣获 2022 第四届金辑奖“中国汽车新供应链百强”称号
用I/O命令访问PCI总线设备配置空间
    摘要: 通过对PCI协议配置机制的分析,提出一种直接用I/O命令访问PCI总线设备配置空间的方法,给出了相应的C语言程序,并在实际应用中得到验证,从而在大多数情况下避免了复杂的驱动程序开发。     关键词: PCI总线 配置空间 操作系统 PCI总线推出以来,以其独有的特性受到众多厂商的青睐,已经成为计算机扩展总线的主流。目前,国内的许多技术人员已经具备开发PCI总线接口设备的能力。但是PCI总线的编程技术,也就是对PCI总线设备的操作技术,一直是一件让技术人员感到头疼的事情。PCI总线编程的核心技术是对相应板卡配置空间的理解和访问。一般软件编程人员基于对硬件设备原理的生疏,很难理解并操作配置空间,
[嵌入式]
莱迪思推出Lattice Diamond、iCEcube2等设计工具套件最新版本
莱迪思半导体公司(NASDAQ: LSCC),客制化智能互连解决方案市场的领先供应商,今日宣布推出Lattice Diamond 、iCEcube2 和ispLEVER Classic设计工具套件的最新版本。此次针对多款设计工具的升级再一次证明莱迪思半导体公司致力于为用户提供业界领先的低功耗、小尺寸和低成本的FPGA。 莱迪思软件市场部总监Mike Kendrick 表示: 莱迪思不断突破自我,保持在FPGA设计领域的领先优势。本次发布的升级可确保用户能够使用最新的软件设计工具套件,在多变的设计大环境下始终站在创新的最前沿。 Lattice Diamond 3.5版本 Lattice Diamond设计软件是一套
[嵌入式]
基于LabVIEW的STM32调试平台设计
0引言 ARM处理器是Acorn计算机有限公司面向低预算市场设计的第一款RISC微处理器。ARM处理器具有耗电少功能强、1 6位/32位双指令集和合作伙伴众多等特点。本设计采用STM32F103ZET6芯片进行研究。此芯片采用ARM 32位的Cortex-M3 CPU作为内核,芯片带有2通道12位的D/A转换器,12通道DMA控制器能支持外设:定时器、ADC、DAC、USART等,具有112个快速IO端口。同时此芯片具有多达13个通信接口,其中包括USB2.0全速接口 . LabVIEW是一种程序开发环境,采用图标代替文本行创建应用程序的图形化编程语言。LabVIEW是一种图形化的编程语言的开发环境,它广泛地被工业界、学术界和研究
[测试测量]
基于LabVIEW的STM32调试<font color='red'>平台</font><font color='red'>设计</font>
什么是PCI Express 标准
本白皮书主要着眼已经得到广泛采用的PCI 总线的成功优势所在,同时详细介绍下一代高性能I/O 互连技术PCI Express 它将作为标准的局域I/O 总线被广泛应用于未来各种计算机平台。本白皮书还将就PC 总线技术的演变历程、PCI Express 的物理层和软件层、PCI Express 所能带来的益处和竞争优势以及此项崭新技术在测量自动化系统领域里预示的令人振奋的深远意义,做个整体技术性概述。 PC 的演进历史  上世纪90 年代初,PCI 总线一经推出,即统一了当时并存的多种I/O 总线,诸如VESA 局域总线,EISA,ISA 和微通道等等,如图1所示。它首先被用于实现芯片与芯片间互连并替代了不全面的 ISA 总线。在
[嵌入式]
智能卡的自动化测试平台设计
  引 言   随着智能卡在金融、电信、移动通信、医疗保险、付费电视等领域应用的迅速增长,其可靠性要求越来越高,而针对智能卡模块的测试已经成为必不可少的质量保证手段。自动化测试不需要人工干预,能提高测试效率,受到更多重视和应用。在发展自动化测试的过程中,一个高效的自动化测试平台是其基本保障。根据智能卡的应用现状和市场需求,本设计用TCL语言和C语言联合编程的方法,以 PC/SC为编程接口,实现了智能卡的测试平台,能够对智能卡进行质量和性能的测试。   1 测试系统结构   具有测试功能的系统结构如图1所示。测试系统一般由测试平台、读/写器和智能卡三个部分组成。测试平台运行测试脚本,并对从智能卡返回的结果进行处理。智能卡内部有被
[测试测量]
智能卡的自动化测试<font color='red'>平台</font><font color='red'>设计</font>
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved