Altera公司(Nasdaq: ALTR)今天宣布,成功实现28-nm Stratix® V GX FPGA与PLX®技术公司(Nasdaq: PLXT) ExpressLane™ PCI Express® (PCIe®) Gen3的互操作。Stratix V GX FPGA具有硬核PCIe Gen3 IP模块,是目前发售的能够与PCIe Gen3交换机实现互操作的唯一一款FPGA。
Altera元器件市场资深总监Patrick Dorsey评论说:“业界性能最好的28-nm FPGA与业界第一款PCIe Gen3交换机实现互操作后,用户能够将精力集中在设计问题上,而不是器件之间电信号兼容性的验证问题,因此,显著缩短了开发时间。在高性能前沿应用中,Stratix V中的硬核PCIe Gen 3 IP模块减少了对逻辑资源的占用,同时提高吞吐量,降低功耗。”
Stratix V FPGA具有四个硬核PCIe Gen3 x8 IP模块。PCIe Gen3 IP模块支持x1、x2、x4和x8通路配置,每个通路传送速率高达8-Gbps,与前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了两倍。与相应的软核实施方案相比,Stratix V FPGA中的PCIe IP硬核模块节省了100,000多个逻辑单元。硬核PCIe Gen3 IP模块将PCIe协议堆栈嵌入到FPGA中,包括收发器模块、物理层、数据链路层和会话层。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本规范Rev 3.0、2.x和1.x。
PLX市场和业务开发副总裁David Raun评论说:“在辅助支撑系统的开发过程中,Stratix V GX FPGA与PLX PCIe Gen3交换机的互操作性非常关键,我们很高兴看到Altera这样的领先企业开发Gen3产品。PLX于2010年率先推出业界的第一款PCIe Gen3硅片,目前仍然是唯一发售Gen3交换机的公司,已经准备好为这一迅速发展的市场提供服务。”
PCIe Gen3是业界最流行的高速互联最新技术,PLX交换机在服务器、存储和通信平台上突破创新,提高端口数量,支持功能更强大、更新的设计。PLX Gen3系列产品包括11个器件,有12至48个通路,以及3到18个端口,为开发提供更多的配置。目前PLX提供所有器件。
Altera的28-nm器件系列——为满足特殊设计需求而定制
Altera的28-nm FPGA系列是业界最全面的器件产品,定制满足用户的各种设计需求。该系列通过其Arria® V、Cyclone® V和Stratix V FPGA系列以及HardCopy® V ASIC系列,为用户提供清晰的差异化解决方案。在工艺技术、体系结构、收发器技术和硬核知识产权(IP)模块上加大投入,设计人员采用该系列产品满足自己的成本、性能和低功耗需求,而且缩短开发时间,减小工作量。关于Altera 28-nm系列产品的详细信息,请访问www.altera.com.cn/28nmportfolio。
价格和供货信息
现在已经开始发售Stratix V FPGA。需要性能最好、最新技术的用户使用了高性能28-nm器件,包括14.1 Gbps收发器、嵌入式HardCopy模块以及精度可调DSP模块。关于PCIe技术的其他信息,请访问:http://www.altera.com.cn/technology/high_speed/protocols/pcie-hard-ip/pro-hard-ip.html。关于Stratix V FPGA的详细信息,请访问www.altera.com.cn/stratix5。关于价格信息,请联系您当地的Altera销售代表。
关键字:FPGA 交换机 PCIe 低功耗
引用地址:Altera率先实现28-nm FPGA与PLX技术公司PCIe Gen3交换机的互操作
Altera元器件市场资深总监Patrick Dorsey评论说:“业界性能最好的28-nm FPGA与业界第一款PCIe Gen3交换机实现互操作后,用户能够将精力集中在设计问题上,而不是器件之间电信号兼容性的验证问题,因此,显著缩短了开发时间。在高性能前沿应用中,Stratix V中的硬核PCIe Gen 3 IP模块减少了对逻辑资源的占用,同时提高吞吐量,降低功耗。”
Stratix V FPGA具有四个硬核PCIe Gen3 x8 IP模块。PCIe Gen3 IP模块支持x1、x2、x4和x8通路配置,每个通路传送速率高达8-Gbps,与前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了两倍。与相应的软核实施方案相比,Stratix V FPGA中的PCIe IP硬核模块节省了100,000多个逻辑单元。硬核PCIe Gen3 IP模块将PCIe协议堆栈嵌入到FPGA中,包括收发器模块、物理层、数据链路层和会话层。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本规范Rev 3.0、2.x和1.x。
PLX市场和业务开发副总裁David Raun评论说:“在辅助支撑系统的开发过程中,Stratix V GX FPGA与PLX PCIe Gen3交换机的互操作性非常关键,我们很高兴看到Altera这样的领先企业开发Gen3产品。PLX于2010年率先推出业界的第一款PCIe Gen3硅片,目前仍然是唯一发售Gen3交换机的公司,已经准备好为这一迅速发展的市场提供服务。”
PCIe Gen3是业界最流行的高速互联最新技术,PLX交换机在服务器、存储和通信平台上突破创新,提高端口数量,支持功能更强大、更新的设计。PLX Gen3系列产品包括11个器件,有12至48个通路,以及3到18个端口,为开发提供更多的配置。目前PLX提供所有器件。
Altera的28-nm器件系列——为满足特殊设计需求而定制
Altera的28-nm FPGA系列是业界最全面的器件产品,定制满足用户的各种设计需求。该系列通过其Arria® V、Cyclone® V和Stratix V FPGA系列以及HardCopy® V ASIC系列,为用户提供清晰的差异化解决方案。在工艺技术、体系结构、收发器技术和硬核知识产权(IP)模块上加大投入,设计人员采用该系列产品满足自己的成本、性能和低功耗需求,而且缩短开发时间,减小工作量。关于Altera 28-nm系列产品的详细信息,请访问www.altera.com.cn/28nmportfolio。
价格和供货信息
现在已经开始发售Stratix V FPGA。需要性能最好、最新技术的用户使用了高性能28-nm器件,包括14.1 Gbps收发器、嵌入式HardCopy模块以及精度可调DSP模块。关于PCIe技术的其他信息,请访问:http://www.altera.com.cn/technology/high_speed/protocols/pcie-hard-ip/pro-hard-ip.html。关于Stratix V FPGA的详细信息,请访问www.altera.com.cn/stratix5。关于价格信息,请联系您当地的Altera销售代表。
上一篇:直序扩频的研究与FPGA实现
下一篇:莱迪思发运了7千5百万片MachXO可编程逻辑器件
推荐阅读最新更新时间:2024-05-02 21:47
慧荣科技推出最新PCIe NVMe SSD控制芯片
2018年6月8日,台北——全球闪存控制芯片领导品牌慧荣科技(Silicon Motion Technology Corporation, NasdaqGS: SIMO)于台北国际电脑展(Computex Taipei)推出一系列最新款PCIe SSD控制芯片, 全系列符合PCIe Gen3 x4 通路NVMe 1.3规范,并以现场实测展现验证其优越效能,为PCIe SSD定义新标准。慧荣科技以最完整的PCIe NVMe SSD控制芯片解决方案,来满足全方位巿场需求,包括专为超高速Client SSD设计的SM2262EN、为主流SSD市场开发的SM2263EN,以及适用于BGA SSD的SM2263XT DRAM-Less控制
[半导体设计/制造]
基于FPGA的数字复接系统帧同步器设计与实现
摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。
关键词:数字复接;帧同步器;FPGA
在数字通信网中,为了提高传输效率,常常需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行传输。实现此功能的设备称为数字复接系统。
数字复接系统包括发送端和接收端两部分,通常称为复接器和分接器。为了使分接器的帧状态相对于复接器的帧状态获得并保持相位关系,以便正确地实施分接,数字复接系统在发送端把低速数字信号合并为高速信号的同时,往往还要插入用于同步的帧同步码;而在接收端,分接器要把发送端数字信号中的帧同步码检测出来并去除,然后才能分解为原来的
[应用]
美高森美宣布提供陶瓷四方扁平封装RTG4 FPGA工程技术样品
美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号: MSCC )发布采用陶瓷四方扁平封装(CQFP)的 RTG4™ 高速度信号处理,耐辐射可编程逻辑器件(FPGA)工程样品。全新 CQ352封装 符合用于 太空应用 的CQFP行业标准,具有352个引脚,相比更多引脚数目的封装,其集成度成本效益更高,并且是唯一用于同级高速耐辐射FPGA器件的CQFP封装。 作为一个行业标准,CQFP封装凭借支持多种太空飞行应用的能力而闻名,主要因为其较低成本的集成和成熟的装配技术,使得CQFP封装相比陶瓷柱栅阵列(CCGA)封装更加容易安装在印刷电路板(PCB)上。因此,CQFP深受世界各地太空客户的青睐,特别是
[嵌入式]
Bluetooth 4.0有助微型产品降低功耗表现
以往在功耗控制改善表现有限的蓝牙(Bluetooth)技术,在Bluetooth 4.0技术规范进一步确定后,具体呈现低功耗蓝牙(Bluetooth LE)之功能特性,尤其在3.0+高速传输(HS)规格加持下,Bluetooth可兼具满足大多数应用的高速传输表现,同时又能在功耗控制上有节能优势,亦可加速行动联网产品、医疗电子、车载电子的应用渗透率...
Bluetooth目前已经可以说是行动装置的必备无线传输技术,由于在Bluetooth技术开发时,即已降低无线传输功耗为技术开发目标,定位以低速传输、连结应用为主,因此相关导入商品的技术应用也不脱无线键盘、耳机、滑鼠等低速装置连接设计为主,但实际上目前最普及的B
[手机便携]
基于FPGA的160路数据采集系统设计
l 引言 随着科学技术和国民经济的发展,电能需求量日益增加,对电能质量的要求也越来越高。这对电能质量的监测提出了挑战。电能质量的监测往往需要多通道数据采集,但因其覆盖面积大,周期性强,采集数据量大,因此对数据采集系统的采集、传输速度和精度提出了较高的要求。常用的数据采集方案往往采用单片机或数字信号处理器(DSP)作为控制器。以控制模数转换器(ADC)、存储器和其他外围电路的工作。但因单片机自身指令周期及处理速度的影响,很难达到多通道高速数据采集系统的要求,虽然DSP可以实现较高速的数据采集,但在提高其速度的同时,也增加了系统成本。现场可编程门阵列(FPGA)以其时钟频率高,内部延时小,速度快,效率高,组成形式灵活等特点
[测试测量]
使用蓝牙低功耗和嵌入式处理器实现智能遥控器
虚拟助手将继续集成到我们家中的更多设备中。亚马逊最近宣布,它将把Alexa植入各种新设备中,包括耳塞,眼镜甚至戒指,从而为消费者提供更多信息访问方式。这些新的语音产品是无线并且免提。该设备可以毫不费力地连接到您的手机或其他主机,并耐心地听着要发出的命令。无线技术是通过蓝牙RF芯片组,处理则是需要支持无线连接和运行唤醒字引擎(WWE)来识别语音命令的专用嵌入式处理器。 这种趋势的另一个例子是每台新的平板电视,机顶盒和媒体播放器随附的直板形遥控器。它们也将很快实现完全无线和免提。当然,当您要进行语音控制时,许多工具仍将支持旧的IR红外线,但是这些很快就过时了。用户需要一种无缝响应其命令的设备,而不是像对讲机那样。与最近的亚马逊产品
[家用电子]
高性能 低功耗 低成本:IC产业链共同追求
编者按: 移动多媒体广播、数字电视、3G通信、汽车电子等新兴领域不仅为集成电路未来的发展提供了广阔的市场空间,而且要求IC企业提供更好、更快、更多的高性能、低功耗、低成本的产品,以满足新市场需求。在日前召开的北京微电子国际研讨会上,业界专家就目前IC设计、制造、封装的新技术、新方法和新走向以及产业链发展与建设进行了深入研讨。 美国pericom公司总经理陈少民: 技术创新成本正在不断提高 自集成电路发明以来,其应用市场在不同的时代里由不同的产品所主导。在上世纪80年代以前,大型计算机的应用是集成电路市场的主要驱动因素;进入80年代以后,随着个人电脑的迅速普及,个人电脑芯片在集成电路市场占据了最重要的地位;上世纪90年代
[焦点新闻]
基于FPGA的DDS 信号发生器(三)
1 DDS原理 1.1 书上的解释 DDS(Direct Digital Synthesizer)技术是一种全新的频率合成方法,是从相位概念出发直接合成所需波形的一种频率合成技术,通过控制相位的变化速度,直接产生各种不同频率、不同波形信号的一种频率合成方法。 系统的核心是相位累加器,其内容会在每个时钟周期(system clock)更新。相位累加器每次更新时,存储在Δ相位寄存器中的数字字M就会累加至相位寄存器中的数字。假设Δ相位寄存器中的数字为00…01(即M=1),相位累加器中的初始内容为00…00。相位累加器每个时钟周期都会按00…01(M=1)更新。如果累加器为32位宽,则在相位累加器返回至00…00前需要2^32(超过
[测试测量]