FPGA的轮询合路的设计和实现

发布者:cxx7848653最新更新时间:2012-10-21 来源: 21ic关键字:FPGA  轮询 手机看文章 扫描二维码
随时随地手机看文章
   

针对高密度接口设计中基于字节处理和整包处理的转换问题,本文提出了分片轮询调度和改进式欠账轮询调度相结合的调度策略,该策略在很大程度上保证了公平性和稳定性。仿真结果显示,该设计完全符合要求。

1、 引言

4X2.5G线路接口卡是T比特路由器的一种重要接口,属于高密度线路接口,这种接口是当前路由器设计中的一个重点和难点。所谓高密度,指的是在一块绕路接口卡上提供多个接口。之所以出现高密度线路接口的需求,是因为互联网的规模不断的扩大,对路由器的接入能力提出了日益增大的需求,如果还沿用单板单接口的设计方法将导致路由器的物理规模不断的扩大,不符合现代设备发展的趋势。在4X2.5G线路接口卡的设计中,笔者采用单片多路的SDH处理芯片S19202集中完成物理层的处理,然后根据整体设计方案在其后端进行数据的技术处理。

针对多路报文在送往转发单元时的公平性和稳定性需求,以及SDH芯片S19202的特点,提出了输入报文合路采用分片轮询(Cell Round Robin Scheduling;CRR)和改进的欠账式轮询调度(Defect Round Robin Scheduling;DRR)相结合的调度策略。这种调度策略保证了4路POS接口之间的公平性和整包处理的稳定性,并且在工程上易于实现。本文第2节详细阐述了该调度策略的设计与实现过程,第3节对全文进行了总结。

2、 轮询调度的设计与实现

在4X2.5G线路接口卡的设计中,采用了AMCC公司的SDH处理芯片S19202进行链路层数据处理,该芯片的特点是4个接口共享同一组接收总线和同一组发送总线,另外提供通道选择信号来指示当前工作的线路接口号,其输入端每个接口的缓存大小最大只有1k字节,根本不足以缓存一个长的整包(最长包可达到1500字节)。

针对这个特点,设计中使用了在S19202后端的FPGA进行分片轮询和整包接收的处理,保证了4个接口的公平性和稳定性;针对4个接口的报文共享一条到转发的通路时,由于各接口的报文长度差异,可能造成的不公平和不稳定,提出了一种改进式欠账轮询的调度策略。通过分片轮询和改进式欠账轮询的结合使用,保证了4个接口合路的公平性和稳定性。

 

 

图1 输入合路模块中的轮询调度策略

输入合路模块中联合调度策略的原理如图1所示,对SDH芯片S19202送出的4路数据进行分片逐个轮询,并缓存进相应通道的整包接收FIFO,相应通道若没有数据则轮空,转入下一通道;整包轮询合路调度则逐个轮询4个整包FIFO,若该FIFO有整包,则在每一轮询周期发送一个整包,否则轮空。

在该联合调度策略中,分片轮询调度比较容易实现,仅需在FPGA实现的最前端设计一个轮询机,利用SDH芯片S19202提供的通道指示信号(在FPGA设计用SRX_CHANNEL表示)对每个通道进行固定的轮询访问,有数据则存入相应的通道整包接收FIFO即可。而整包调度是使每个通道得到服务的公平性和稳定性的关键,它直接决定着接收服务的通道所得到的服务带宽、时延以及时延抖动等性能指标,因此本文把研究重点放在了整包调度的设计与实现上。

目前,在整包调度上,主要的调度算法有先到先服务(FCFS)、逐包调度(PRR)、公平排队、虚时钟、加权循环服务(WRR)等多种策略。由于多数调度方式在包长不定的IP网络中实现时遇到了困难,为此,M.Sheedhar等提出了适用于IP网络的欠帐式循环调度(DRR),该算法由于其较低的实现复杂度、良好的公平性及稳定性而被经常采用。

但是,DDR算法直接用于高密度线卡设计中会有一定的问题。首先,DRR算法是针对集成服务网络中不同业务需求而提出的,在一般应用中由于队列数较多,所以需要减小队列数,而在我们的设计中只有4个队列,所以不需要减小队列数;其次,在线卡设计中合路报文的包长无法直接给出,如果一定要加上包长则需用多加一级缓存,这就增大了设计复杂度也提高了成本;同样由于经典DDR算法严格要求储蓄计数器值大于队头包长才输出,这种不允许带宽透支只允许盈余的要求会导致出现有包但是无法输出的现象。

根据4X2.5G线路接口的实际情况和DDR算法的思想,我们可以给出如下适合高密度POS接口使用的改进式欠账式循环调度策略:

1) 逐包轮询;

 

[page]

 

   

采用这种改进的DRR算法下,可以保证在变长包的情况下,各个接口的整包缓存队列在报文合路时公平的带宽,确保合路调度的稳定运行。

DRR整包轮询合路的基本工作过程为:轮询4个整包缓存队列,每读取一个整包都判断该包是否是协议包,如果是协议包,则按照上交CPU报文格式送协议FIFO,如果是需要转发的报文,则按照转发报文格式送数据报文FIFO。

调度机轮询到某个队列时,为该队列的储蓄计数器加上40;然后判断该队列是否为空,如果为空,则马上转向下一个队列;如果非空,则判断当前该队列是否有整包,如果当前该队列无整包,则转到下一个队列;否则,如果该队列目前有整包则输出该队列的队头包到合路队列,同时该路的储蓄计数器的值要减去输出报文的长度;然后重复上述过程,直到该队列无整包或者队列的储蓄计数器的值小于40时跳转到下一队列服务,其详细工作流程如图2 所示:

 

 

图2 改进的DRR合路调度流程图

DRR合路调度单元已在ALTERA公司的quartusII4.1环境下用VHDL编程实现,其仿真波形如图3所示:

 

 

图3 DRR合路调度单元仿真波形图

仿真结果显示这种采用分片轮询和欠账轮询的结合的合路调度策略设计可以达到性能需求,确保变长分组合路调度的公平性和稳定性。

3、 结束语

根据SDH芯片的S19202的特点和性能要求,通过在FPGA内部编程实现分片轮询和改进式欠账轮询结合的调度策略,保证了4X2.5G线路接口卡输入端各个接口合路的公平性和稳定性。经测试该设计性能稳定,整个工作流程简单实用,符合设计要求。

关键字:FPGA  轮询 引用地址:FPGA的轮询合路的设计和实现

上一篇:中国FPGA差异化发展路径 把握高安全性市场
下一篇:基于FPGA的按键弹跳消除模块的研究与应用

推荐阅读最新更新时间:2024-05-02 22:23

Actel:功率至关重要
今天,我们的互动、沟通和交流越来越多地采用电子方式。不幸的是,电子设备运作所需的电能令人吃惊的占据温室气体的一大部分,而这更与全球暖化问题息息相关。最近,基于这些室温气体的预测显示,到本世纪末,全球的平均气温将升高达 11 华氏度 。 随着人们意识到这个现实,各家公司纷纷讨论降低能耗,对于电子行业来说,更加责无旁贷,不能逃避。为了超前功率曲线的发展,我们必须降低整个体系的功耗——从芯片到系统。 在这个行业中,我们看到经过专门设计的低功耗芯片纷纷推出以降低功耗,而不会对性能带来很多的影响。同样重要的是,这些产品还要具备使用方便和灵活的可选功能或模式,以
[嵌入式]
FPGA 应用于无人机零延时1080p60无线显示1+4电台
泰崆科技(Taccon TeleJet WWW.JOINTWAVE.COM)日前推出泰睫系列 J100/J50/J30/J11等型号的无人机零延时1080p60无线显示1+4电台。工作于2.4GHz/1.4GHZ ISM频段,采用Altera 公司Cyclone V和Xilinx公司Artix-7系列FPGA,内置全球领先的零延时视频编解码算法结合TDMA分时复用双通信通信、高性能前向纠错FEC和视频解码超强纠错,运用SVC视频算法和通信算法相结合机制,大大提高系统效率,具有体积超小、恢复链接极快、带宽超级稳定、距离远、上行信道带宽高上行带宽十分健壮等特点,并针对无线信道传输1080p高清视频进行了优化,可流畅地传输H.264 &
[嵌入式]
<font color='red'>FPGA</font> 应用于无人机零延时1080p60无线显示1+4电台
利用Maxim外设模块加速FPGA原型设计 显著降低成本
    Maxim Integrated Products的15种模拟和混合信号外设模块能够插入与Pmod标准兼容的任意FPGA/CPU扩展端口。 Maxim推出能够直接插入符合Digilent Pmod标准的任意FPGA/CPU扩展端口的15个外设模块套装。简单的连接操作和便利的软件集成可加速原型开发进度,实现从概念至设计方案的快速移植。这套模块的价格极具竞争力,即使在预算最紧张的情况下,也可以采用先进的高性能IC进行方案测试。 Maxim认识到外设模块在电路原型设计中越来越受青睐。该套装支持多种常用的模拟和混合信号功能,模块均配备软件示例以及支持三个流行FPGA平台的FPGA配置文件。简单明了的例程用于每个模块的演示,
[嵌入式]
Actel增强Fusion混合信号FPGA IP产品系列
爱特公司(Actel Corporation)宣布推出与其子公司Pigeon Point Systems携手开发的硬件平台管理应用的IP内核增强组件。全新的增强内核使Actel Fusion®混合信号FPGA更适合用于平台管理应用,尤其是获Pigeon Point市场主导的板级管理参考设计 (Board Management Reference, BMR) 系列支持的xTCA™应用。 Pigeon Point Systems总裁Mark Overgaard称:“这些DirectCore增强组件进一步表明了将Fusion混合信号FPGA用于本地xTCA管理控制器的优势,并展示了爱特公司和Pigeon Point Sys
[嵌入式]
FPGA在锁相频率合成中的应用
    摘要: 介绍了∑-Δ调制频率合成器的原理、实现方法∑-Δ调制器的FPGA实现。     关键词: ∑-Δ调制 频率合成器 FPGA 锁相环路由于具高稳定性、优越的跟踪性能及良好的抗干扰性,在频率合成得到了广泛应用。但简单的锁相环路对输出频率、频率分辨经等指标往往不能满足要求,所以要对简单锁相环路加以改进。小数分频锁相环则是改进方案之一。 采用小数分频锁相环带来的一个严重问题是分数调制(又称相位调制)问题。产生的原因是:当环中锁定时,分频器的分频比不是固定的,而是在N和N+1之间变化。由于输出频率fo=N·F×fr,所当分频比为N时,鉴相器的fo/N信号相位超前fr的相位,而且两者相位差不断增加,直
[应用]
采用MPSoC/3D架构 赛灵思16纳米FPGA出鞘
赛灵思(Xilinx)发布首款16奈米(nm)现场可编程闸阵列(FPGA);该产品采用多重处理系统单晶片(MPSoC)、三维(3D)电晶体架构,以及台积电16奈米进阶版鳍式场效电晶体(FinFET+)制程,将锁定LTE-A/5G通讯系统、先进驾驶辅助系统(ADAS)、工业物联网等应用领域,预计于2015年第二季投产、第四季正式出货。 赛灵思全球资深副总裁暨亚太区执行总裁汤立人表示,16奈米FPGA能提供较28奈米元件二至五倍的效能。 赛灵思全球资深副总裁暨亚太区执行总裁汤立人表示,无线通讯网路、高解析度视讯系统、光纤封包网路传输、云端与资料中心、工业物联网等应用的未来发展,效能扩充性、系统整合度、智慧化以及资料安全性、可
[嵌入式]
精确综合:下一代FPGA综合平台
概述 电子系统设计正在发生着重要的转变。可编程逻辑器件使设计者可以开发具有千万门以上、频率超过300MHz以及嵌入式处理器的电路,能够集成完整的系统。这一技术进步通过提供ASIC领域之外的全面的方法,正在引起设计过程的转变。 在迅速变化的可编程逻辑领域,EDA提供商面临的挑战是,如何提供与硅容量和复杂性同步的设计工具和方法。例如,ASIC领域用了15年来合并硅处理和基于可靠的功能性EDA软件的设计方法。这种ASIC技术曾经是工业领域的驱动力和发展方向。可以说ASIC处理造就了电子工业廉价的方案,导致了电子工业的进步和创新。但目前这个过程已经趋于成熟,它更适合于极高端的设计,慢慢地脱离了大众化的市场。 过去的实践已经表明,当电子设计
[嵌入式]
数字差分BPSK扩频接收机的设计与FPGA实现
1 引言 随着软件无线电技术的发展,传统的基于复杂模拟硬件的接收设备逐渐向数字IC产品过渡,而FPGA作为ASIC产品原型设计的可编程逻辑器件,以其丰富的逻辑资源和可重新配置的优势,成为人们前期研究与开发的重要手段。因此,在可编程逻辑器件上实现数字扩频接收机关键技术进行研究,具有重要的应用价值。 本文给出了一种数字差分BPSK直接序列扩频接收机的方案,并通过simulink进行了仿真,同时本文深入探讨了方案中的关键技术在FPGA中的实现结构,在保证系统稳定性,和不影响系统性能的前提下降低硬件复杂度的问题上提出了FPGA实现方案,并最终在Xilinx XC2V500 FPGA上实现了整个系统,对工程实践有一定的指导意义。 2
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved