Mentor Graphics宣布推出新的用于PCIe 4.0的验证IP

发布者:E匠人最新更新时间:2014-12-16 来源: EEWORLD关键字:Mentor  FPGA  ASIC  验证IP 手机看文章 扫描二维码
随时随地手机看文章

    俄勒冈州威尔逊维尔,2014 年 12 月 8 日---Mentor Graphics公司(纳斯达克代码:MENT)今天宣布其新的Mentor®EZ-VIP PCI Express验证IP的即时可用性。这一新的验证IP (VIP)可将ASIC(应用程序特定集成电路)和FPGA(现场可编程门阵列)设计验证的测试平台构建时间减少多达10倍。

    验证IP旨在通过为常见协议和架构提供可复用构建模块来帮助工程师减少构建测试平台所花费的时间。然而,即使是标准协议和常见架构,其配置和实施也可能会因设计而异。因此,传统的VIP元件可能需要数天甚至数周来准备模拟或仿真测试平台。

    “在移动、网络及服务器SoC中使用ARMv8-A架构和ARM® CoreLink™高速缓存一致性互连进行设计时,我们的合作伙伴可以选择使用PCIe根联合体解决方案,”ARM®系统和软件组总监Jim Wallace说,“ARM®一直使用在Questa®和Veloce®上运行的Mentor PCIe VIP库来帮助验证PCIe与ARM® AMBA®接口域之间的关键交互,以实现快速部署和准确的协议检查。”

    与传统的验证IP不同,Mentor的新PCIe EZ-VIP是“设计感知型”产品,可消除测试平台装配过程中的多个耗时步骤。这使验证工程师能够更快地配置和实施过去繁琐的设置任务,以直接产生高价值场景,从而将曾经需要数天或数周的过程减少到几个小时。

    “我们很高兴与Mentor合作,为验证PCIe EZ-VIP提供支持,”PLDA的CTO Stephane Hauradou说,“成为第一批快速为ASIC和验证工程师开发并引进PCIe 3.0和PCIe 4.0控制器的提供商之一后,PLDA很高兴将通过硅验证的XpressRICH3和XpressRICH4 IP与PCIe EZ-VIP相结合,为ASIC项目团队提供一种可靠、可高度配置且易用的完整解决方案。”

    “拥有易用且通过预先验证的PCIe验证IP对于我们的客户来说非常重要。我们一直与Mentor合作,帮助客户通过我们的Expresso 3.0核心验证其PCIe EZ-VIP,”Northwest Logic的董事长Brian Daellenbach说,“因此,客户可以将Mentor PCIe VIP与我们通过硅验证的PCI Express核心结合使用,来创建并验证其具有高可信度的设计。”

    Mentor的PCIe EZ-VIP包含适用于PCIe 1.0、2.0、3.0、4.0和mPCIe的串行和并行接口的预封装且易用的验证环境,可用于验证PHY、Root Complex和Endpoint设计。测试计划、符合性测试、测试序列和协议覆盖范围都作为SV和XML源代码包含在内,从而允许简单复用、扩展和调试。Mentor VIP元件还包含一整套协议检查、错误注入和调试功能。

关键字:Mentor  FPGA  ASIC  验证IP 引用地址:Mentor Graphics宣布推出新的用于PCIe 4.0的验证IP

上一篇:TM1300 DSP系统以太网接口的设计
下一篇:Altera最新版软件扩展支持Arria 10 FPGA和SoC

推荐阅读最新更新时间:2024-05-02 23:22

基于FPGA的智能仪器远程控制系统
目前智能仪器已广泛应用于科研和工业生产当中,但是许多仪器分散在不同的地理位置上,不易操作和维护,并且实时跟踪性能差,人为误差大,数据无法保存,另外大量高档仪表价格相当昂贵。为解决上述难题,在计算机的提示下完成操作,可以减少人为因素造成的损坏,并提高测试数据的准确度。由于智能仪器是RS232接口,上位机用的是USB接口,所以还需由FPGA实现RS232与USB之间的接口转换。由于FPGA可以并行处理,集成度高,可用资源丰富,所以利用FPGA进行数据处理,可以减少上位机的工作量,减少数据处理的时间,还可以缩短设计周期,减小板卡体积,以便于集成到其他板卡上。 1 控制系统及接口简介 1.1 系统功能 在整个系统中,上位机可以实时对
[嵌入式]
可复用SPI模块IP核的设计与验证
引 言 随着集成电路设计技术和深亚微米制造技术的飞速发展,集成电路的规模越来越大,出现了片上系统SoC(System on Chip,又称之为系统级芯片)。由于其在速度、功耗和成本方面的优势,发展势头迅猛。SoC芯片是一个复杂的系统,为了在规定时间完成设计,并提高设计的可靠性,只有依赖基于IP复用的SoC设计方法。如何为SoC设计提供可复用的IP核,成为SoC设计的基础和难点。 东南大学ASIC系统工程技术研究中心针对AMBA(Advanced Microcontroller Bus Architecutre,先进微控制器)总线规范开发了一款代号为Garfield的嵌入式微处理器。此微处理器除采用ARM公司ARM7TDMI
[单片机]
可复用SPI模块<font color='red'>IP</font>核的设计与<font color='red'>验证</font>
FPGA作为下一代汽车电子设计的灵活及低成本解决方案需要考虑的问题
设想一下:如果你驾驶最新款的汽车,以每小时 75 英里的速度在高速公路上疾驰,并一边欣赏着流行的乐曲。 突然间,引擎管理系统或稳定控制系统失效。面对这个情势,您不仅可能会遭遇严重 (甚至致命) 的车祸,而车厂的声誉也可能遭到损害,如果类似情况不止出现在你身上的话。 随着汽车在过去 25 年中从纯机械设备演变成高度集成的线控驾驶汽车电子系统,设计人员面临的挑战也不断增加。他们必须把复杂的电子设备增添到每一个后续车型中,同时还得维持高标准的品质和可靠性,并满足严格的低成本和大批量生产要求。 传统上,汽车开发人员一直依赖于 MCU、ASIC 和硕大的线束来实现和控制电子系统,并扩展每一代汽车的功能。如今,这些解决方案正逼近其
[汽车电子]
将<font color='red'>FPGA</font>作为下一代汽车电子设计的灵活及低成本解决方案需要考虑的问题
基于FPGA微秒级实时金融指数行情计算
中国金融市场已经是全球最大的金融市场之一,随着市场规模的不断扩大,金融市场的功能发挥日益明显,服务相关产业和国民经济的能力不断提高。金融交易系统(例如股票交易系统)具有交易时间相对集中、交易指令和数据密集的特点,对交易系统处理速度具有很高的要求。近年来,资本市场的快速发展和算法交易技术(尤其是高频交易)在全世界范围内的应用,使得交易所在低交易延时领域面临着巨大的技术挑战。 交易所对于交易系统延时测量监控需求也越来越迫切,同时对于大规模数据密集型计算的实时性要求也越来越高。对于交易系统及环节的高精度延时测量,达到近实时的分析性能基本可以准确快速的监测股票交易系统性能和状态,但对于大规模实时交易数据分析,则需要达到更快的处理速度,
[嵌入式]
基于<font color='red'>FPGA</font>微秒级实时金融指数行情计算
并行NOR Flash在SOPC开发中的应用设计
   引言   随着FPGA技术的发展,出现了一种新概念的嵌入式系统,即SOPC(System On Programmable Chip)。SOPC技术融合了SoC和FPGA的优点,将处理器、片上总线、片上存储器、内部外设、I/O接口以及自定义逻辑集成在同一片FPGA中,而且软硬件可裁剪、可升级、可修改,具有软硬件在系统编程能力,在保证高性能的同时具有非常高的灵活性。由于大部分功能部件在FPGA内实现,外部只需要很少的器件,如大容量的RAM、Flash、DAC、ADC等。在系统需要脱离计算机独立运行时(绝大部分情况如此),非易失的存储器件Flash是必不可少的。Flash可以用来存储配置比特流、代码、数据或参数等重要信息。本文以
[嵌入式]
并行NOR Flash在SOPC开发中的应用设计
米尔基于Zynq 7000系列单板的FPGA农业生产识别系统
米尔基于Zynq 7000系列单板的FPGA农业生产识别系统 随着农业生产模式和视觉技术的发展,农业采摘机器人的应用已逐渐成为了智慧农业的新趋势,通过机器视觉技术对农作物进行自动检测和识别已成为采摘机器人设计的关键技术之一,这决定了机器人的采摘效果和农场的经济效率。目前市面上最常见的是基于单片机开发的自动采摘机器人,但是随着人工智能的快速发展,通过建立神经网络基于大量图像数据训练的识别方法成为新一代智慧农业发展必不可缺的硬性条件。 智慧农业 作为农业生产机器人升级芯片的选择,FPGA实时高速采集功能,搭配ARM端高性能处理系统搭建机器人自动识别采摘系统不为是最优的选择。Xilinx公司的Zynq 7000 系列的芯
[嵌入式]
米尔基于Zynq 7000系列单板的<font color='red'>FPGA</font>农业生产识别系统
利用FPGA解决TMS320C54x与SDRAM的接口问题
在DSP应用系统中,需要大量外扩存储器的情况经常遇到。例如,在数码相机和摄像机中,为了将现场拍摄的诸多图片或图像暂存下来,需要将DSP处理后的数据转移到外存中以备后用。从目前的存储器市场看,SDRAM由于其性能价格比的优势,而被DSP开发者所青睐。DSP与SDRAM直接接口是不可能的。FPGA(现场可编程门阵列)由于其具有使用灵活、执行速度快、开发工具丰富的特点而越来越多地出现在现场电路设计中。本文用FPGA作为接口芯片,提供控制信号和定时信号,来实现DSP到SDRAM的数据存取。 1 SDRAM介绍 本文采用的SDRAM为TMS626812A,图1为其功能框图。它内部分为两条,每条1M字节,数据宽度为8位,故存储总容量为2M
[应用]
英特尔借由投入FPGA推动机器学习与AI
自从机器学习(machine learning;ML)与人工智能(AI)在近期受到欢迎后,包括英特尔(Intel)等科技大厂也积极抓紧机会投入开发相关领域。该公司高层日前也表示,英特尔正利用现场可编程闸阵列(FPGA)技术,提供ML或AI的解决方案。   据New Electronics报导,为了抢搭ML与AI风潮,英特尔透过收购与内部发展打造解决方案。英特尔的可编程系统事业群(Programmable Systems Group;PSG)前身为Altera,AI产品专家Bill Jenkins表示,PSG专注在机器学习。   ML/AI目标则包含资料中心、自驾车与工业系统以及以大量数据分析来解决无法预测的问题。   Jenkin
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved