FPGA+CPU:并行处理大行其道

发布者:csw520最新更新时间:2015-07-29 来源: EEWORLD关键字:FPGA  CPU  并行处理 手机看文章 扫描二维码
随时随地手机看文章
   深亚微米时代,传统材料、结构乃至工艺都在趋于极限状态,摩尔定律也已有些捉襟见肘。而步入深亚纳米时代,晶体管的尺寸就将接近单个原子,无法再往下缩减。传统ASIC和ASSP设计不可避免地遭遇了诸如设计流程复杂、生产良率降低、设计周期过长,研发制造费用剧增等难题,从某种程度上大大放缓了摩尔定律的延续。
 
  显而易见的是,在巨额的流片成本面前,很多中小规模公司不得不改变策略,更多的转向FPGA的开发和设计。反观FPGA市场,即便是5年前,其相对于ASIC的市场增速还是相当迟缓的,但在近些年,尤其是迈进90nm节点之后,其成本优势逐渐凸显。
 
  二十年如一日,长期霸占着可编程逻辑器件市场的两大巨头Xilinx和Altera依然动作频频。8月的Altera研讨会,13个城市的技术巡演,大张旗鼓地力推28nm工艺上的V系产品、SOPC Builder到Qsys新平台的更迭乃至SOC FPGA的新构想。相比之下,9月的Xilinx则低调许多,但依然拿出了7系列产品与对手叫板。从一年前的65nm到今天的28nm,由于门延时早已不再是速度性能提升的瓶颈,因此用户能够感受到的变化只是器件密度的提高和单位成本的下降。除此以外,只能说厂商绞尽脑汁的优化器件架构和改善开发工具性能成为了另一道可供观赏的风景线。
 
  无独有偶,Xilinx和Altera都纷纷加速推出了内嵌硬核CPU的FPGA器件。FPGA+CPU的解决方案并不稀奇,早在五年前就被提出并付诸实践,Xilinx和Altera也一直在致力于自己的软核CPU的推进,但市场反应显然没有达到预期。Xilinx顺应市场需求,率先于去年4月发布了集成ARM Cortex-A9 CPU和28nm FPGA的可扩展式处理平台(Extensible Processing Platform)架构。时隔不到一年,可扩展处理平台Zynq-7000系列又被搬上了前台,Xilinx的用心良苦可见一斑。Altera也不示弱,英特尔在去年秋季发布的凌动E600C可配置处理器中就集成了Altera的FPGA,并且Altera即将推出的同样集成Cortex-A9 CPU的SoC FPGA明显是要与Xilinx唱对台戏。
 
  对于我们而言,更多的是需要去探讨和思索这种新的开发平台是否真的满足客户日益增长的“物质文化”需求。我们也不禁会问:FPGA+CPU的集成架构到底是顺应了历史发展的趋势,还是仅仅昙花一现转眼即逝?
 
  如图1所示,一个比较简化的传统嵌入式系统如左图所示,单片集成了CPU的FPGA架构则如右图所示。单从硬件架构层面来看,好像没有太大的优势,仅仅只是二合一而已。但是真正做过系统开发的工程师都知道,这种二合一所带来的不仅仅是BOM成本降低和布局的简化,更多的利好是我们肉眼看不到的软硬件底层衔接的优化和无形之中的灵活性以及潜在的性能提升。
  
  图1
 
  基于FPGA的CPU集成将带来的一些潜在优势包括:更易于满足大多数系统的功能性需求;潜在的改善了系统的性能;在某些应用中的灵活性和可升级性大大提高;处理器到外设的接口能够得到优化;软硬件互联的接口性能获得极大的提升;有利于设计的重用和新设计的快速成型;简化单芯片甚至整板的PCB布局布线。
 
  FPGA+CPU的单片集成相较于传统应用的优势由此可见一斑,但从另一个角度看,正如CPU从单核到多核演进在延续着摩尔定律的“魔咒”,FPGA+CPU的强势出击更像是并行处理在嵌入式应用中的大行其道。
 
  延续一贯的作风,Xilinx和Altera在其嵌入CPU的FPGA器件上都不约而同地选择了性能出色的ARM Cortex-A9内核,可见他们目前瞄准的市场趋向于中高端应用客户。而在低端应用方面,即便是网络爆炸的时代,默默无闻的Capital-Micro公司依然不为广大工程师们所熟知,但他们开发的可重构系统芯片CsoC(Configurable SoC)却悄然无声地在中低端市场应用中杀出了一片血路。值得一提的是,这是一家地地道道的中国本土FPGA厂商。
 
  从1971年Intel的第一片4位处理器问世至今恰好已有40个年头,虽然嵌入式行业经历了翻天覆地的巨变,但即便你认为它是“土得掉牙”却简单实用的8位MCS-51单片机却依然独树一帜,尤其是在国内的整个工控行业中还是有着很强的生命力。从05年成立至今,Capital-Micro先后推出了Astro和AstroII两代CSoC。其内嵌的8051在两代器件上分别可以稳定地运行到100MHz和150MHz。虽然由于FPGA制造工艺还处于0.13um,大大制约了逻辑性能,但目前的这两代产品至少可以满足包括步进电机控制、LCD驱动控制、接口扩展、LED控制卡、微型打印机在内的工业应用需求。
 
  从器件的内部架构上来看,如图2所示,AstroII中不仅有同类产品中堪称性能“卓越”的8051硬核,也集成了一些常见的外设如定时器、看门狗、UART、IIC和SPI等。当然,8051的程序启动也完全采取了类似很多ARM的直接映射(Fully Shadowed)方式,确保读写缓慢的ROM不再成为制约CPU性能的瓶颈。而8051与FPGA的互联方面,不仅可以使用8051的EMIF寻址(23位宽可寻址地址总线),4K×8bit的DPRAM也是高速数据传输的不错选择,并且在这些互联接口上都已经固化好了同步逻辑,无需设计者浪费精力。此外,从最廉价的晶体时钟支持,到I/O数量的最大化,再到其平易近人的价格,无不向我们展示着这款国产芯片的“经济适用”。
  
  图2
 
  总而言之,无论是Xilinx还是Altera,抑或是横空出世的Capital-Micro,他们所力推的全新单片集成器件,无不预示着FPGA+CPU的并行处理架构将在嵌入式应用中开辟出一片崭新的天地,在这个单片性能提升即将迈入极限的深亚纳米时代,灵活多变的FPGA凭借其独有的并行性必将助力传统CPU的性能再次迈向新的高度。
关键字:FPGA  CPU  并行处理 引用地址:FPGA+CPU:并行处理大行其道

上一篇:美高森美推出汽车等级SoC FPGA和FPGA器件
下一篇:Altera FPGA为RICOH SP 3600DN系列新打印机提供支持

推荐阅读最新更新时间:2024-05-02 23:50

专利诉讼暴增或成反向指标 人工智能产业即将爆发
在全球顶尖的产业专家和投资机构看来,专利和专利诉讼的数量才是判断产业是否爆发的两个最重要指标。原加州伯克利大学中美战略研究中心主任、北京大学访问教授吴霁虹昨日公布自己的研究发现,人工智能领域的诉讼已经出现暴增,这意味着人工智能已进入商业化应用阶段,万亿级人工智能产业即将爆发。 顶级指标发出“买入”信号 技术的突飞猛进和成本的下降,让人工智能跨越了产业化的门槛,万亿级的产业蓝海徐徐展开。9日,在深圳举行的第五届中国电子信息博览会“2017人工智能产业发展高峰论坛”上,北京大学访问教授吴霁虹表示,人工智能已进入商业化应用阶段。而在科大讯飞董事长刘庆峰看来,坚持技术创新和打造产业生态,让技术应用实现落地,是产业共襄盛宴的当前关键
[物联网]
基于FPGA和单片机的串行通信接口设计
摘要:本文针对由FPGA构成的高速数据采集系统数据处理能力弱的问题,提出FPGA与单片机实现数据串行通信的解决方案。在通信过程中完全遵守RS232协议,具有较强的通用性和推广价值。 1 前言 现场可编程逻辑器件(FPGA)在高速采集系统中的应用越来越广,由于FPGA对采集到的数据的处理能力比较差,故需要将其采集到的数据送到其他CPU系统来实现数据的处理功能,这就使FPGA系统与其他CPU系统之间的数据通信提到日程上,得到人们的急切关注。本文介绍利用VHDL语言实现 FPGA与单片机的串口异步通信电路。 整个设计采用模块化的设计思想,可分为四个模块:FPGA数据发送模块,FPGA波特率发生控制模块,FPGA总体接口模块以
[工业控制]
基于<font color='red'>FPGA</font>和单片机的串行通信接口设计
基于FPGA微秒级实时金融指数行情计算
中国金融市场已经是全球最大的金融市场之一,随着市场规模的不断扩大,金融市场的功能发挥日益明显,服务相关产业和国民经济的能力不断提高。金融交易系统(例如股票交易系统)具有交易时间相对集中、交易指令和数据密集的特点,对交易系统处理速度具有很高的要求。近年来,资本市场的快速发展和算法交易技术(尤其是高频交易)在全世界范围内的应用,使得交易所在低交易延时领域面临着巨大的技术挑战。 交易所对于交易系统延时测量监控需求也越来越迫切,同时对于大规模数据密集型计算的实时性要求也越来越高。对于交易系统及环节的高精度延时测量,达到近实时的分析性能基本可以准确快速的监测股票交易系统性能和状态,但对于大规模实时交易数据分析,则需要达到更快的处理速度,
[嵌入式]
基于<font color='red'>FPGA</font>微秒级实时金融指数行情计算
一种基于FPGA的CAN总线通信接口的设计
  CAN总线是现场总线的一种,因为其成本低、容错能力强、支持分布式控制、通信速率高等优点在汽车、工业控制、航天等领域得到广泛应用。但是计算机没有CAN总线接口,为了进行CAN总线的调试,必须具有专用的适配卡才能实现与计算机的通信。目前常用的CAN转换器是基于单片机设计的,一般只适用于单路CAN总线的数据转换,可扩展性差。   在小卫星相机下位机系统中使用了多种总线,如CAN总线与卫星管理计算机的通信;RS422(或RS485)总线与成像单元等下行单元的通信。在进行相机下位机系统地面调试时,可能需要多种总线转换器。采用FPGA将不同总线协议转换成USB2.0、RS232等可与计算机直接交换数据的协议,可增强设计的灵活性,降低设计
[嵌入式]
一种基于<font color='red'>FPGA</font>的CAN总线通信接口的设计
国内60亿元的FPGA市场,谁“煮”沉浮
eeworld网消息:全球半导体市场格局已成三足鼎立之势,ASIC (Applica TI on Specific Integrated Circuits,专用集成电路)、ASSP(Applica TI on Specific Standard Parts,特殊应用标准产品)、FPGA(Field Programmable Gate Array,现场可编程门阵列)三分天下。相较于ASIC和ASSP巨大的市场容量而言,FPGA还只是一个小众市场。但是市场统计研究数据表明,FPGA已经逐步侵蚀ASIC和ASSP的传统市场,并处于快速增长阶段。现阶段FPGA的应用不断扩展,从汽车、广播、计算机和存储、消费类、工业、医疗、军事、测试测量、
[嵌入式]
安捷伦高速数字转换器荣获奖项三项大奖
中国北京,2014年3月17日讯——安捷伦高速数字转换器团队近期荣获了三项大奖。继去年安捷伦M9703A荣获由《测试与测量世界》评选的最佳测试信号分析仪后,安捷伦的产品又获得了以下三大殊荣:U5303A PCIe 12位数字转换器荣获2013年“最佳测试奖”产品奖项(数据采集),M9703 AXIe 12位数字转换器在推出新功能后不久,便入围“最佳测试奖”决赛候选名单, U5340 FPGA开发套件顺利入围“金老鼠夹子奖”设计工具类(硬件和软件)决赛名单。 Didier Lavanchy对安捷伦高速数字转换器团队取得的成绩感到非常自豪,他说:“安捷伦2014年在硬件和软件方面取得的成绩是对安捷伦独特的模块化战略的肯定。通过为客
[测试测量]
安捷伦高速数字转换器荣获奖项三项大奖
基于DSP的新型无分电器点火装置
随着电子技术的迅猛发展和绿色环保的要求,人们对汽车发动机点火系统性能的求越来越高,不仅要求实时性强、点火正时特性好、抗干扰能力强,而且要求集成较高、减少故障点、具有自诊断和备用点火功能,同时还要求与PC机通讯并能进行系统软件升级、重要数据更新和在线系统仿真。下面介绍一种基于DSP的新型汽车无分电器点火装置。 1 系统构成 系统中央处理单元ECU由一片DSP和一片通用单片机组成。DSP主要用于对信号的采集、处理,控制算法实现,与辅助单元和PC机进行通讯;单片机主要用于系统监测和备用点火等。系统结构框图如图1所示。 系统采用了集成点火组件。点火组件用于完成闭合角控制、恒电流控制、过电压保护、停车断电保护等功能,并能通过缸序判别
[嵌入式]
传奇芯片架构师Jim Keller离职后,AMD取消了K12 ARM CPU项目
据外媒WccfTech消息,传奇芯片架构师JimKeller在一次会议上表示,在他离开前雇主AMD后,他的K12ARMCPU项目被“愚蠢地取消”了。 据报道,“计算的未来”会议由印度科学研究所计算机科学与自动化系举办,在会议上,JimKeller简要概述了他之前从事的各种项目以及芯片设计的基础知识。    JimKeller表示,当他在AMD时,他从事Zen1的开发工作,并制定了Zen2和Zen3的计划。    如上图所示,AMD曾在PPT上宣布过K12ARMCPU 项目,该系列处理器原定于2017年上市,针对密集服务器、嵌入式细分市场。据JimKeller透露,K12ARMCPU项目实际上是在他离开AMD公司后被某些产品
[家用电子]
传奇芯片架构师Jim Keller离职后,AMD取消了K12 ARM <font color='red'>CPU</font>项目
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved