推荐阅读最新更新时间:2024-03-30 22:44
安捷伦中国增资6400万元 将支持TD研发
本报讯 安捷伦中国公司昨天在北京宣布,今年将向中国增资约6400万元人民币,以增强其在华的研发实力,并进一步扩大其在华研发人员规模。据透露,安捷伦投资的6400万元人民币主要将用于支持中国国产3G标准TD-SCDMA的研发工作。 安捷伦同时宣称,目前安捷伦已经能够提供从基站到手机,基于国产3G标准TD-SCDMA的全部测试设备。
[焦点新闻]
赛灵思推出业界首个90nm非易失性FPGA解决方案-- SPARTAN-3AN新平台
面向领域优化的FPGA为非易失性FPGA市场带来基于SRAM的器件所具有的性能和功能,支持更高的系统集成度,提供更低的系统成本和更高的安全性 2007年3月5日,深圳 -可编程逻辑解决方案世界领先提供商赛灵思公司 (NASDAQ: XLNX)日前宣布推出新的 Spartan-3AN FPGA 平台,进一步拓展其多平台战略。Spartan-3AN FPGA 平台是目前业界最先进的非易失性现场可编程门阵列 (FPGA) 解决方案。基于成熟的 90nm Spartan-3 系列产品的低成本 FPGA 架构,新平台在单芯片解决方案中融合了 SRAM 技术以及可靠的非易失性闪存技术的性能和功能优势。这一新平台提供了业界最大的用户闪存容量
[新品]
赛灵思拚机器学习、FPGA获百度采用,本季营收优
全球可编程逻辑解决方案领导厂商赛灵思(Xilinx Inc.) 于美国股市26日盘后公布2018会计年度第1季(截至2017年7月1日为止)财报:营收年增7%(季增1%)至6.15亿美元、连续第7个季度呈现增长;毛利率为68.8%;每股稀释盈余年增3%(季增11%)至0.63美元。 美联社报导,根据Zacks Investment Research的调查,分析师原先预期赛灵思2018会计年度第1季营收、本业每股盈余分别为6.156亿美元、0.60美元。 展望本季,赛灵思预估营收将介于6.05-6.35亿美元(中间值为6.2亿美元)、毛利率预估约69-71%。 根据Zacks的调查,分析师原先预期赛灵思本季营收将达6.121亿美元。
[半导体设计/制造]
基于FPGA的UART接口模块设计
UART(UniversalAnynchronousReceiverTransmitter,通用异步接收发送器)是广泛应用的串行数据传输协议之一,其应用范围遍及计算机外设、工控自动化等场合。虽然USB传输协议比UART协议有更高的性能,但电路复杂开发难度大,并且大多数的微处理器只集成了UART,因此UART仍然是目前数字系统之间进行串行通信的主要协议。 随着FPGA的广泛应用,经常需要FPGA与其他数字系统进行串行通信,专用的UART集成电路如8250,8251等是比较复杂的,因为专用的UART集成电路既要考虑异步的收发功能,又要兼容RS232接口设计,在实际应用中,往往只需要用到UART的基本功能,使用专用芯片会造成资源
[嵌入式]
Intel推出Stratix 10 FPGA芯片
Intel再次隆重介绍了自家的Stratix 10 TX FPGA芯片。 这是地球上最快的FPGA芯片,浮点性能达到10TFLOPS(每秒10万亿次),简单来说,可以在1秒内处理420张蓝光碟片的数据信息。 按照Intel的说法,它的性能是消费级产品的10~100倍。规格方面,Stratix 10内建300亿颗晶体管,14nm工艺。 不过FPGA(现场可编程门阵列)芯片不同于常见的CPU,它可以通过重新编程能进行专门的、特殊化的场景运算任务。 我们不妨来对比下,Intel i7-8700K大约是22亿颗晶体管、每秒运算1100亿次;NVIDIA的TITAN V是211亿颗晶体管,每秒运算大约15万亿次(单精度)。 Strati
[嵌入式]
FPGA的配置及接口电路
与CPLD不同,FPGA是基于门阵列方式为用户提供可编程资源的,其内部逻辑结构的形成是由配置数据决定的。这些配置数据通过外部控制电路或微处理器加载到FPGA内部的SRAM中,由于SRAM的易失性,每次上电时,都必须对FPGA进行重新配置,在不掉电的情况下,这些逻辑结构将会始终被保持,从而完成用户编程所要实现的功能。
FPGA的配置方式分为主动式和被动式,数据宽度有8位并行方式和串行方式两种。在主动模式下,FPGA在上电后,自动将配置数据从相应的外存储器读入到SRAM中,实现内部结构映射;而在被动模式下,FPGA则作为从属器件,由相应的控制电路或微处理器提供配置所需的时序,实现配置数据的下载。 1配置引脚
FPGA
[嵌入式]
MAX19542 模拟数字转换器(ADC)
MAX19542是单片、12位、170Msps的 模拟-数字转换器 (ADC),经过了优化,在300MHz以及以上的高IF频率上具有出色的动态性能。该器件转换速率可达170Msps,而功耗仅为907mW。 采样速率170Msps,输入频率240MHz时, MAX19542具有76.4dBc的无杂散动态范围(SFDR)。器件在10MHz的频率上具有出色的65dB信噪比(SNR),在高达250MHz的输入频率范围内保持平坦(3dB以内)。此特性使MAX19542非常适合蜂窝基站收发系统中功放预失真等宽带应用。 当数据以相同的采样速率输出到单路并口时,MAX19542工作于并行模式;当数据以采样率的一半输出到两个独立的并口时
[模拟电子]
音频交换混合矩阵设计与实现
音频交换混合矩阵是各种会议、演播、指挥系统的核心设备,连接不同的音频输入、输出设备,实现音频的交换及混合功能,并实现音频信号的控制与调度。 传统的音频矩阵通常基于模拟开关电路设计,设计复杂,实现难度较大,不适合构建中大规模交换矩阵。而且,大多数矩阵不具备音量调节及信号混合功能,需要配合调音台、信号混合器设备使用。 本文提出一种基于FPGA ( Field ProgrammableGate Array)的音频交换混合矩阵的设计方案。该方案以交换技术原理为基础,采用数字音频信号采样及处理技术,构建交换混合矩阵,实现了16 ×16路音频信号的交换、混合;设计及实现难度小,且可根据系统需求裁减或增加系统交换容量、设置音频信号
[嵌入式]