技术文章—FPGA器件的负载点解决方案

发布者:EEWorld资讯最新更新时间:2019-12-12 来源: EEWORLD关键字:FPGA  负载点 手机看文章 扫描二维码
随时随地手机看文章

描述电源系统的需求很容易,执行这些需求却更具挑战性。只要它比上一代产品更小、更可靠、更有效且成本更低,那么设计经理、营销团队和用户就会很高兴。FPGA等现代半导体器件使这项具有挑战性的任务变得更加困难,它们需要以大电流提供多个容限严格的电压轨,并涉及到时序等其他复杂问题。

 

在这篇技术文章中,Aimtec公司将研究现代电源架构如何帮助解决这些挑战,并讨论如何选择电源模块。本文还将考虑设计与购买这些模块化解决方案哪种更好。

 

现代电源架构及向中间总线的过渡

 

在早期的系统中,大多数半导体采用5V供电,电源通常只是一个单元,有时带有多个电压轨,以便适应多个模拟器件,并通过布线将电能分配到系统各处。可靠性至关重要的系统有时会以冗余配置的方式集成两个(或多个)电源。

 

大约25年前,半导体电压开始向更低的电压迁移,并且随着电信系统的普及,基于电池电压的48V供电变得越来越普遍。这时候就形成了分布式电源架构(DPA)的概念,这种架构解决了先前方法的一些缺点。

 

采用高压总线(通常为48V)局部供电的电源转换器称为“砖”,这种转换器可以执行所需的逻辑电平转换。随着总线电压提高十倍,电流成比例地减小,损耗也减小了电流降的平方。这种显著的减少使得可以使用更细的电线,从而降低了系统成本和重量,同时仍然提高整体效率。

 

DPA的主要缺点是每个电源“砖”都包含隔离,这会降低效率,并增加尺寸、成本和复杂性。随着大多数DPA系统都使用了好几个砖,这个问题就变得非常重要。

 

图1:DPA和IBA的比较

 

DPA的修改版——中间总线架构(IBA)——可执行从48V到半稳定局部总线的转换(尽管可使用多种电压,但通常为12V),从而解决这一问题。这些中间总线转换器(IBC)可以提供隔离,并接入多个非隔离转换器,从而执行到半导体所需逻辑电平的转换。

 

这种转换器由于放置在它们所供电负载的附近,因此被称为负载点(PoL)转换器。这样可以最大程度地减少大电流走线的长度,减少损耗,并提高对负载波动的快速响应。

 

现代FPGA的电源需求

 

通常,FPGA需要提供若干严格稳压的不同电压轨,并辅以上电时序,从而确保实现可靠的操作并避免损坏。需要供电的地方包括内核、输入/输出和任何辅助功能。

 

内核所需的电压通常在0.9V和1.2V之间,并且容差为5%(有时以毫伏表示),而I/O的电压取决于所使用的数字I/O逻辑。一个系统中可以有多个I/O电压。辅助电压通常为2.5V,但是视具体的FPGA情况不同,范围可能在0.9V至3.3V之间。为了不影响敏感电路,这个电源轨通常会设置滤波电路,以便消除任何纹波。

 

图2:FPGA需要相当复杂的电源配置

 

FPGA负载是高度动态的,因此会产生包括大电流尖峰在内的瞬变。FPGA的制造商规定使用多个1µF至10µF的去耦电容器,这些电容器可能会在启动期间影响电源模块。

 

向FPGA施加电压的时序很重要。为此,PoL模块通常包含一个使能引脚,这个引脚可以由分立逻辑或专用器件(例如TI的LM3880)控制。

 

PoL转换器:概述

 

IBA应用中所用PoL转换器通常会从一个电压跳变到另一个较低的电压。用于此目的的拓扑通常称为“降压”,从理论上讲,该操作很简单。MOSFET开关会通过断开和闭合,在其打开时利用电感器中所存储的能量为负载供电。输入和输出电压之间的关系由MOSFET驱动信号的占空比决定,该占空比永远不可能大于1,因此输出始终小于输入。

 

 

图3:从理论上讲,降压转换器比较简单

 

PoL转换器可以以具有内置功能和密集布局的预构建模块方式获取,这样可以使其非常适合放置在现代电子设计中的狭窄空间以内。为了选择最佳器件,设计人员应考虑几个因素,例如输入和输出电压以及输入范围必须适合应用这些因素就显而易见。

 

一些器件具有固定输出电压,而另一些则需要在调整引脚与地之间增设简单电阻来设置输出电压。采用可变输出PoL具有若干优点,例如能够在无需更改PCB布局的情况下更改输出电压——如果将来需要更改负载(例如FPGA),这点就很有用。这也说明同一料号可以在设计中多次使用,从而推动规模经济并降低所需管理、购买和库存的零件。

 

使能引脚可用于在不需要PoL的输出时将其关闭以节省能量,并且可以实现启动控制——尤其是对于FPGA来说,其电源轨通常需要进行时序控制更是如此。为了确保电压精度、线路调整率、负载调整率、纹波/噪声和瞬态性能等参数满足FPGA的需求,输出规格尤其重要。特别是在将PoL与高度去耦的FPGA配合使用时,还应确定能够启动电容性负载。

 

器件的效率决定了会产生多少废热——如果废热很高(效率低),则可能需要采取散热管理措施,例如风扇和散热器,这对任何设计来说都会增加体积和成本。与之相关的是热降额,因为并非所有额定功率都可以在最高工作温度下使用——制造商会以功率与环境温度关系图的方式展示安全工作区域。

 

分立式还是模块化?哪种方法更好?

 

制造商提供的芯片组和应用笔记许诺PoL器件的设计非常简单,这对于为实验室使用构建“一次性”产品的情况可能正确。但是,要创建可以重复工作数千次的、经过良好调试和容错的设计,情况却完全不同——这就需要考虑许多因素。

 

在主PCB上增加大电流PoL布局,可能需要使用较厚的铜箔,这会大大增加成本。即使不是如此,为了避免PoL中存在的开关引起的EMI问题,PCB布局也至关重要——除非芯片制造商给出了适合用户空间的调试布局,但这种情况却很少见。EMI设计可能很费时,需要专业的技能和设备。

 

通常,“制作”还是“购买”的决定性因素,是对分立式解决方案的BOM成本与模块购买价格进行比较。但是,对于获知真相来说,这还远远不够准确——还必须将开发和认证成本(可能需要多次反复)与维护BOM、采购和组装分立式解决方案的运营成本一起考虑在内。公司内部设计不可避免地会延长项目的时间进度,这意味着较晚将产品发布到市场上,会降低在市场形成阶段占领份额的能力。

 

模块化PoL解决方案

 

Aimtec的AMSRLx-NZ系列是现代PoL的一个很好的例子。小型、高效的6、10和16A器件适用于许多应用,包括电信、计算机网络、5G通信、工作站、服务器和LAN/WAN。

 

12V输入非常适合于IBA,因为它可以覆盖8.3至14.0V的范围,并且可以通过单个电阻在0.75至5.0V的范围内调整输出,并启动高达6000µF的电容性负载,从而满足FPGA和其他器件的需求。10和16A版本上的远程检测功能,还可以应对PoL及其负载之间的任何压降。

 

其输出电压精度通常为±1%,线路和负载调整率分别为±0.3%和±0.4%,因此可提供稳定、准确的输出,而与大多数FPGA兼容。当与470µF电容器配合使用时,这类器件可以在约20µs的时间内从50%的负载跳变恢复,偏差仅为±100mV。

 

这些PoL由于其效率为96%,并且在待机模式下,电流消耗仅为1mA,因此还几乎不需要采取散热管理措施。它们可以在60℃的自然通风条件下提供全部功率,而如果采用强迫通风,只需要提供300LFM气流,就可以将其扩展到85℃。

 

这些器件功能丰富,包含了远程检测和控制引脚以及短路保护、欠压锁定(UVLO)和过流保护。

 

图4:只需要加一个简单的滤波器,就可以确保符合CISPR32/EN55032 B类标准要求

 

纹波和噪声的峰峰值约为65mV,这些器件只需要加一个简单的滤波器,就可以达到CISPR32/EN55032 B类标准要求。

 

Aimtec PoL以小型表面贴装封装形式供货,其6A器件所占面积仅为11.4×20.3×6.6mm3。

关键字:FPGA  负载点 引用地址:技术文章—FPGA器件的负载点解决方案

上一篇:Lattice Radiant 2.0设计软件加速FPGA设计,可进行更精细的控制
下一篇:超强算力图像处理加速方案,妙解达摩克利斯之剑

推荐阅读最新更新时间:2024-11-08 14:25

高效能64位SoC FPGA问世 大举进攻通信等市场
业界首颗64位系统单芯片(SoC)现场可编程门阵列(FPGA)抢先亮相。Altera宣布将以英特尔(Intel)14纳米(nm)三门极 (Tri-gate)制程推出Stratix 10系统单芯片FPGA,采用四核心、64位安谋国际(ARM)Cortex-A53处理器,以及浮点数字信号处理器(DSP)及高效能FPGA结构,期大举进攻资料中心加速运算、雷达系统及通讯设备等应用市场。   Altera企业策略与行销资深副总裁Danny Biran表示,对客户而言,高整合度元件将持续成为复杂、高效能应用产品的最佳解决方案;而Stratix 10 SoC能让工程师拥有一个多功能且效能强大的异质(Heterogeneous)运算平台,让他们
[模拟电子]
高效能64位SoC <font color='red'>FPGA</font>问世 大举进攻通信等市场
FPGA平台架构用于复杂嵌入式系统
设计嵌入系统的主要挑战来自于需要同时优化众多设计因素。这些需要优化的设计因素包括单位成本、NRE(不可回收工程)成本、功率、尺寸、性能、灵活性、原型制造时间、产品上市时间、产品在市场生存时间、可维护性、可重配置能力、工程资源、开发和设计周期、工具、硬件/软件划分,以及其他许多因素。 Virtex-II ProTM平台FPGA产品基于高性能的Virtex-IITM结构,为嵌入式系统设计提供了一个极灵活的解决方案。利用Virtex-II ProTM器件,嵌入式系统设计人员可以在单片器件内集成范围广泛的硬和软IP核心,其中的硬件和固件具有可升级能力,从而可延长产品的在市场生存时间。 Virtex-II 结构的可编程能力降低了系统开发
[嵌入式]
爱特Fusion嵌入式系统开发展示FPGA设计
     爱特公司 (Actel Corporation) 宣布推出Fusion嵌入式系统开发套件,进一步展示混合信号FPGA所提供的集成优势,让系统设计人员以高成本效益的方式快速构建完整的系统级芯片设计原型。这款套件备有Actel Fusion® 混合信号FPGA,是支持各种处理器包括免授权费用的ARM® CortexTM-M1和 Core805处理器型款的FPGA产品。       爱特公司市场拓展和业务发展副总裁 Rich Kapusta 称:“使用Fusion和全新开发套件,嵌入式系统设计人员现在能够轻易将定制逻辑和可编程模拟功能集成进其嵌入式处理器设计中。业界尚无其它产品能如Fusion FPGA器件和这款易于使用的
[嵌入式]
基于FPGA的宽带数字信道化接收机的设计
现代电磁信号环境越来越复杂密集,要求 电子 战 接收机 必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好地满足上述要求,还可实现监视信道内信号的全概率截获。   数字信道化过程是宽带数字接收机的核心,目前广泛采用基于多相滤波的数字信道化结构。这种结构先用高速的模数 转换器 (A/D)进行数据采样,得到的高速数据流经抽取降低数据速率后进入多相 滤波器 组,该滤波器组是由一个原型滤波器调制到多个支路。 现场可编程门阵列 (FPGA)中丰富的乘法器、锁存器及数字信号处理算法IP核等资源,可以非常灵活地实现宽带数字信道化接收处理算法。本文采用基于多相滤波器的结构实现了一
[嵌入式]
基于<font color='red'>FPGA</font>的宽带数字信道化接收机的设计
FPGA/CPLD状态机的稳定性设计
  随着大规模和超大规模FPGA/CPLD器件的诞生和发展,以HDL(硬件描述语言)为工具、FPGA/CPLD器件为载体的EDA技术的应用越来越广泛.从小型电子系统到大规模SOC(Systemonachip)设计,已经无处不在.在FPGA/CPLD设计中,状态机是最典型、应用最广泛的时序电路模块,如何设计一个稳定可靠的状态机是我们必须面对的问题.    1、状态机的特点和常见问题   标准状态机分为摩尔(Moore)状态机和米立(Mealy)状态机两类.Moore状态机的输出仅与当前状态值有关,且只在时钟边沿到来时才会有状态变化.Mealy状态机的输出不仅与当前状态值有关,而且与当前输入值有关,这一特点使其控制和输出更加灵活,
[嵌入式]
<font color='red'>FPGA</font>/CPLD状态机的稳定性设计
使用MATLAB和Simulink算法创建FPGA原型
芯片设计和验证工程师通常要为在硅片上实现的每一行RTL代码写出多达10行测试平台代码。验证任务在设计周期内可能会占用50%或更多的时间。尽管如此辛苦,仍有接近60%的芯片存在功能瑕疵,需要返工。由于HDL仿真不足以发现系统级错误,芯片设计人员正利用FPGA来加速算法创建和原型设计。   利用FPGA处理大型测试数据集可以使工程师快速评估算法和架构并迅速做出权衡。工程师也可以在实际环境下测试设计,避免因使用HDL仿真器消耗大量时间。系统级设计和验证工具(如MATLAB和Simulink)通过在FPGA上快速建立算法原型,可以帮助工程师实现这些优势。   本文将介绍使用MATLAB和Simulink创建FPGA原型的最佳方法。这些
[模拟电子]
使用MATLAB和Simulink算法创建<font color='red'>FPGA</font>原型
基于并行流水线结构的可重配FIR滤波器的FPGA实现
1 并行流水结构FIR的原理 在用FPGA或专用集成电路实现数字信号处理算法时,计算速度和芯片面积是两个相互制约的主要问题。实际应用FIR滤波器时,要获得良好的滤波效果,滤波器的阶数可能会显著增加,有时可能会多达几百阶。因此,有必要在性能和实现复杂性之间做出选择,也就是选择不同的滤波器实现结构。这里运用并行流水线结构来实现速度和硬件面积之间的互换和折衷。 在关键路径插入寄存器的流水线结构是提高系统吞吐率的一项强大的实现技术,并且不需要大量重复设置硬件。流水线的类型主要分为两种:算术流水线和指令流水线。对FPGA设计,逻辑功能是面向特定应用的,因此,采用需要较少额外控制逻辑的算术流水结构。 流水线结构就意味着将数字处理算法分割成
[应用]
基于NiosⅡ的直流电机PID调速控制系统
0 引言     以往的直流电机调速系统通常采用单片机或DSP进行控制,而单片机需要使用大量的外围电路,且系统的可升级性差,如更换控制器,往往要对整个软硬件进行重新设计,可重用性不高。而采用DSP作为主要控制器,如果碰到处理多任务系统时,一片DSP不能胜任,这时就需要再扩展一片DSP或者FPGA芯片来辅助控制,从而实行双芯片控制模式。但这样做,既增加了两个处理器之间同步和通信的负担,又使系统实时性变坏,延长系统开发时间。基于以上此类问题,本文提出了采用Altera公司推出的NiosⅡ软核来控制直流电机调速系统,它的好处在于Ni-osⅡ属于软核处理器,可以直接通过软件形式扩展成双核乃至多核,无需外加芯片;再者NiosⅡ软核处理器
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved