一种新型低电荷共享电荷泵电路

发布者:shmilyde最新更新时间:2007-11-05 来源: 中国集成电路关键字:CMOS  锁相  逻辑 手机看文章 扫描二维码
随时随地手机看文章

1、引言

目前,电荷泵锁相环是所有锁相环中最受关注的一种,例如它在射频的频率合成器、数字电路中的时钟产生以及时钟恢复电路中都被广泛采用,这主要是因为电荷泵锁相环具有良好的跟踪能力和捕获能力。研究开发性能良好的电荷泵锁相环有着重要的现实意义[1]。同时,CMOS工艺具有工作电压范围宽、静态功耗低、抗干扰能力强等优点,是当今集成电路制造业的主流工艺[2]。因此,使用CMOS工艺设计的锁相环路应用范围越来越广,而电荷泵是电荷泵锁相环里面除VCO外最重要的电路模块,而电流失配、电荷共享、过冲和时钟馈通等现象一直限制着电荷泵性能的提高[3],因此研究性能良好的电荷泵有非常重要的现实意义。

2、传统电荷泵

2.1基本原理

图l是典型的电荷泵结构。此处电荷泵为两个受鉴频鉴相器(PFD)输出信号控制的开关电流源,它与后面的环路滤波器共同作用,将PFD的逻辑信号转化为电压信号,该电压信号进而调节压控振荡器的振荡频率[4]。

当鉴频鉴相器输出电压信号UP为高时,电荷泵上端开关导通,电荷泵将以电流Ip对滤波器充电。

当鉴频鉴相器输出电压信号DN为高,打开电荷泵下端开关,电荷泵以电流Ip对滤波器放电。因为这种结构的鉴频鉴相器通过电流充、放电来改变低通滤波器的电压Vout所以对Vout电压幅值没有限制。因此电荷泵锁相环的捕获范围很宽,直接由压控振荡器能够工作的频率范围来决定。同时,当电荷泵上下的开关都关断时,低通滤波器的电压可以保持Vout不变,而且UP和DN信号表征的是输入与输出之间的相差,UP和DN均为低电平说明鉴频鉴相器的输出相差为0。所以,这种结构的电荷泵和鉴频鉴相器具有锁定时相差为0的优点。

当鉴频鉴相器和电荷泵一同使用时,电路结构如图2所示。电路有充电、放电和保持三种状态。当QA=QB=0时,K1和K2关断,保持Vout不变。如果QA为高,QB为低,电容Cp通过I1充电。反之,如果QA为低,QB为高,Cp通过I2放电。因此,如果A超前B,QA连续产生脉冲,Vout值逐渐升高,呈阶梯形。I1和I2就分别为上述的UP和DOWN电流,通常取一样的值[5]。虽然电路能正常工作,但也产生了下述的电荷共享问题。

2.2"电荷共享"问题

电荷泵的"电荷共享"是电荷泵的主要问题之一,问题来源于电流源漏端所存在的一定的电容间。其原理如图3所示,开关S1和S2都断开,那么M1使结点X放电到零电位,M2使结点Y充电到VDD。在下一个相位比较瞬间,开关S1和S2都导通,从而Vx的电压上升,Vy电压下降,如果忽略在开关S1和S2上的电压降,则有Vx一Vy一Vcont(图b),如果相位误差为零,而且且ID1=|ID2|,则在开关导通时,Vcont值将发生跳变。此时即使Cx=CY,VX和VY的变化量也不相等。例如,若Vcont比较高,则Vx变化量大而Vy变化量较小。这两者变化的差额必须由Cp来提供,从而导致Vcont跳动[7]。

3. 抑制"电荷共享"的方法

上述电荷共享现象可以通过"自举"(bootstrapping)的办法来消除[8]。

如图4所示,其思路就是在相位比较完后,将VX和VY的电位"固定"到Vcont。当S1和S2断开时,S3和S4导通,再用单位增益放大器将结点X和Y的电位保持在Vcont,在下一个相位比较瞬间,S1和S2导通,S3和S4断开,这时候VX和VY的电位都等于Vcont,所以在CP和X点、Y点的电容之间不会发生电荷共享。而新型低电荷共享的电荷泵就是这种结构的具体电路实现。

4、低电荷共享的新型电荷泵

图5是本文提出的新型电荷泵电路,它将单一晶体管的开关改为双向传输门,这使电流传输不受晶体管阈值电压的影响,并可扩大X、Y两点的电压跟随范围。用一个单端放大器构成负反馈,形成电压跟随器,偏置电流源同时为放大器提供尾电流。改进后的电荷泵同一般的电荷泵相比,多了一个跟随器,这个跟随器使得电流源在关断时,漏端电压能够跟随Vcont,这样当开关打开时,可以认为△v等于零,同时避免了两个电流源漏端寄生电容的电荷共享效应。否则会引起较大的上下电流不对称效应,增大锁相环的抖动。

5、传统电荷泵和新型电荷泵的对比

对比仿真采用GSMC0.18Dμm工艺库,在相同的尺寸和各种工艺角 TT、FF、SS,供电电压1.8v10%,温度0℃到125℃等仿真条件下进行,仿真软件为spectre和hspice。这里的传统电荷泵结构仅比上述的新型电荷泵少了右边的差动放大器。通过观察CPLL锁定时的压控振荡器的控制电压Vcont的波纹大小可初步比较得出电荷泵的性能,由于两者的抖动在本次中都很小(10ps数量级),所以肉眼不能从时钟信号观察出来。从图6和图7可以看出新型电荷泵的Vcont波纹的振幅约为4mV,仅为传统的电荷泵的振幅12mV的l/3,这减少的量主要是从抑制电荷共享而获得,另外两个波纹产生的原因是时钟馈通和电流过冲。更小的波纹将导致CPPLL的更小的抖动。

从表1的仿真结果可以知道,新型电荷泵由于结构上的改进,得到了比传统电荷泵更小的抖动和失配,由于增加了电压跟随电路,功耗会大一点.



我们阐述了一个低失配(mismatch2%)、低电荷共享的新型电荷泵,通过增加并不复杂的电路达到了加倍提高电荷泵性能的目的,这种电荷可广泛用于CPPLL中.

关键字:CMOS  锁相  逻辑 引用地址:一种新型低电荷共享电荷泵电路

上一篇:基于AP3029的便携式数码产品背光驱动电源的设计
下一篇:一种用于白光LED驱动的电荷泵电路设计

推荐阅读最新更新时间:2024-05-13 18:39

正确认识 PC-Based 逻辑分析仪
PC-Based逻辑分析仪简介 逻辑分析仪是利用时钟从测试设备上采集和显示数字信号的仪器,最主要作用在于时序判定。由于逻辑分析仪不像示波器那样有许多电压等级,通常只显示两个电压(逻辑1和0),因此设置了参考电压后,逻辑分析仪将被测信号通过比较器进行判定,高于参考电压者为High,低于参考电压者为Low,在High与Low之间形成数字波形。例如:一个待测信号使用200MHz采样率的逻辑分析仪,当参考电压设置为1.5V时,在测量时逻辑分析仪就会平均每5ns采取一个点,超过1.5V者为High(逻辑1),低于1.5V者为Low(逻辑0),而后的逻辑1和0可连接成一个简单波形,工程师便可在此连续波形中找出异常错误(bug)之处。 逻辑分析
[测试测量]
是德科技推出针对DDR4x16系统的逻辑分析仪BGA内插探头解决方
是德科技公司发布配合逻辑分析仪执行DDR4x16 DRAM设计测试的全新球形栅状阵列(BGA)内插器解决方案。该解决方案能够快速且精确地捕获地址、命令和数据信号,以完成设计调试和验证测量。Keysight W4631A BGA内插器适用于逻辑分析仪,是全球速度最快的内插器解决方案,搭配Keysight E5849A探头可以满足高速数据DDR4 DRAM设计探测需求。 随着产业界高速存储总线和系统全面转向数据速率高达3.2 Gb/s的DDR4,工程师在开发和测试用于服务器与嵌入式设备等应用的下一代存储器系统时将面临严峻挑战,而精确探测和捕获信号对全新设计调试与验证的重要性正在日益凸显。 W4631A内插器方案通过对DDR4x16
[测试测量]
联电8英寸代工涨价,背后的运行逻辑是什么?
  硅晶圆供不应求使得制造成本上升,目前客户需求强劲,8英寸厂接单满载,联电趁势陆续调涨代工价格。   财务长刘启东表示,2018年大环境不错,联电2018年营运展望乐观,公司发展策略以追求获利为导向,强化现金流,2018年营收成长幅度将低于业界平均水平。目前8英寸厂与成熟制程接单满载,14nm制程在挖矿需求强劲下,接单满载,第三季也将维持满载状态。    联电涨代工价实属必然   联电2018年第一季毛利率为12.4%,营业利益率为2.1%,创下近5年来新低,若以硅晶圆占直接制造成本为近10%估算,硅晶圆涨价30%结果将使得联电成本垫高3.0%,将完全吃掉2.1%营业利益率。   因此硅晶圆涨价对联电影响不小,当前客户对8英寸
[半导体设计/制造]
联电8英寸代工涨价,背后的运行<font color='red'>逻辑</font>是什么?
Altera成立成都代表处 拓展在华业务
2007年5月15号,北京 ——Altera公司今天宣布,在中国成都设立新的销售和技术支持办事处,以为该地区快速增长的可编程逻辑市场提供更好的服务。成都办事处是Altera在中国大陆设立的第四个代表机构,随着中国日益成为全球创新发展的中心,新办事处的成立印证了Altera致力于和中国电子设计团体密切合作的承诺。 Altera亚太区市场总监梁乐观表示:“对于希望积极创新,将产品尽快推向市场以尽早获得收益的中国公司而言,灵活的可编程逻辑器件是其最佳的低风险方案。新成都办事处的成立,将使Altera充分发挥资源优势,为该地区的新老客户提供最佳的销售和技术支持。” 其它信息: Altera成都代表处 成都市顺城街8号, 中环广场1号塔
[焦点新闻]
CMOS传感器如何在像素和尺寸上取得突破进展
多年来,电荷耦合器件(CCD)一直是数字成像的主导技术,在灵敏度、速度和可靠性方面都具有卓越优点。然而,随着制造工艺改进,基于CMOS的技术已超过了CCD。索尼注意到了这一趋势。自2015年开始以后的十年,他们决定停止CCD开发的进程。 自柯达早期的像素内电荷转移CMOS图像传感器以来,CMOS图像传感器已经取得了长足的进步。近日,柯达的CMOS图像传感器获得了技术与工程艾美奖。 柯达数十年的突破性技术为目前基于CMOS的图像传感器铺平了道路。 作为该领域加速创新的证明,索尼和OmniVision分别针对不同的市场:工业成像和医疗成像都发布了全新的CMOS图像传感器。 一个基于CMOS图像传感器的示意图,由一个
[传感器]
<font color='red'>CMOS</font>传感器如何在像素和尺寸上取得突破进展
比较逻辑分析仪与示波器之间的区别
目前电路的发展从抽象类似向着数字化发展,因此这些测量仪器的开发也正在朝着这种条件方法迈进。 现在,在参考测量方面,我们首先想到的是示波器,特别是那些对示波器有很高认识的老工程师。 逻辑分析仪是一种非常适合单片机类数字系统测量分析的新型测量工具。 在通信分析中比示波器更方便,更强大。 在示波器方面,示波器可以测量电压信号并显示出来,可以通过示波器的旋钮来测量电压的幅度和时间。示波器平常较多的用途就是测量供电电压是不是稳定,如果出现毛刺,特别是刚上电的时候,变压器上会出现电压尖峰冲击,示波器可以明显的看到。示波器对高电压也能够很好的显示,测量范围比较宽,可以动态显示被测信号,实时显示被测信号。对时间较长的波形,比如流水灯,十几分钟
[测试测量]
比较<font color='red'>逻辑</font>分析仪与示波器之间的区别
一种CMOS绿色模式AC/DC控制器振荡器电
  本文以比较器为基本电路,采用恒流源充放电技术,设计了一种基于1.0μm CMOS工艺的锯齿波振荡电路,并对其各单元组成电路的设计进行了阐述。同时利用Cadence Hspice仿真工具对电路进行了仿真模拟,结果表明,锯齿波信号的线性度较好,同时电源电压在5.0 V左右时,信号振荡频率变化很小;在适当的电源电压和温度变化范围内,振荡电路的性能较好,可广泛应用在PWM等各种电子电路中。    1 电压比较器   在以往的比较器电路中,存在单级增益不高,并以牺牲输出电压范围来提高增益,进而不能达到满幅度输出,导致电路性能差。本文所设计的比较器电路如图1所示,采用三级放大,第一级是差分输入级将双端变单端输出,两只NMOS管作为电流
[电源管理]
恩智浦发布世界上体积最小、带最大焊盘的逻辑封装
中国上海,2012年5月2日讯——恩智浦半导体NXP Semiconductors N.V.(NASDAQ:NXPI)今天发布了全新SOT1226“钻石”封装,它是世界上最小的通用逻辑封装,具有独特的焊盘间距设计。尺寸仅为0.8x0.8x0.35-mm的全新SOT1226采用无引脚塑料封装,体积比此前世界上最小的逻辑封装恩智浦SOT1115还小25%。 尽管尺寸更小,但SOT1226的焊盘间距为0.5-mm,比之前高出了50%,从而使焊接更加简单,为工程师节约了时间和成本。该封装是智能手机等前沿便携设备设计的理想之选,此类设计中PCB空间非常关健。钻石封装外形独特,提供节约空间的逻辑解决方案,从而实现设备最小化,并且不会增加与更
[模拟电子]
恩智浦发布世界上体积最小、带最大焊盘的<font color='red'>逻辑</font>封装
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved