全数字锁相环的设计及分析

最新更新时间:2012-04-13来源: 21IC中国电子网关键字:数字  锁相环  设计及分析 手机看文章 扫描二维码
随时随地手机看文章

 1 引 言

  锁相环是一种能使输出信号在频率和相位上与输入信号同步的电路,即系统进入锁定状态(或同步状态)后,震荡器的输出信号与系统输入信号之间相差为零,或者保持为常数。传统的锁相环各个部件都是由模拟电路实现的,一般包括鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)三个环路基本部件。

  随着数字技术的发展,全数字锁相环ADPLL(AllDigital Phase-Locked Loop)逐步发展起来。所谓全数字锁相环,就是环路部件全部数字化,采用数字鉴相器、数字环路滤波器、数控振荡器构成锁相环路,并且系统中的信号全是数字信号。与传统的模拟电路实现的锁相环相比,由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点,从而具备可靠性高、工作稳定、调节方便等优点。全数字锁相环的环路带宽和中心频率编程可调,易于构建高阶锁相环,并且应用在数字系统中时,不需A/D及D/A转换。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。

  随着电子设计自动化(EDA)技术的发展,可以采用大规模可编程逻辑器件(如CPLD或FPGA)和VHDL语言来设计专用芯片ASIC和数字系统。本文完成了全数字锁相环的设计,而且可以把整个系统嵌入SoC,构成片内锁相环。

  2全数字锁相环的体系结构和工作原理

  74XX297 是出现最早,应用最为广泛的一款全数字锁相环,在本文中以该芯片为参考进行设计、分析。ADPLL基本结构如图1所示,主要由鉴相器、K变模可逆计数器、脉冲加减电路和除N计数器4部分构成。K变模计数器和脉冲加减电路的时钟分别为Mfc和2Nfc。这里fc是环路中心频率,一般情况下M和N都是2的整数幂。

                             

  2.1 鉴相器

  常用的鉴相器有两种类型:异或门(XOR)鉴相器和边沿控制鉴相器(ECPD)。异或门鉴相器比较输入信号Fin相位和输出信号Fout相位之间的相位差 θe,并输出误差信号Se作为K变模可逆计数器的计数方向信号。环路锁定时,θe=0,Se为一占空比50%的方波。当θe=+π/2时,Se等于1;当 θe=-π/2时,Se等于0。因此异或门鉴相器相位差极限为±π/2,边沿控制鉴相器相位差极限为±π。

  2.2 K变模可逆计数器

  K 变模可逆计数器消除了鉴相器输出的误差信号Se中的高频成分,保证环路的性能稳定。K变模可逆计数器主要是根据鉴相器的输出作为方向脉冲,输出加减脉冲信号。当Se为低电平时,计数器进行加运算,如果相加的结果达到预设的模值,则输出一个进位脉冲信号CARRY;当Se为高电平时,计数器进行减运算,如果减的结果达到零,则输出一个借位脉冲信号BORROW。

  2.3脉冲加减电路

  K变模可逆计数器的CARRY和BORROW信号分别接到脉冲加减电路的INC和DEC信号。脉冲加减电路实现了对输入信号频率和相位的跟踪和调整,最终使输出信号锁定在输入信号的频率和相位上,可以称之为数控振荡器。

  2.4除N计数器

  除N计数器对脉冲加减电路的输出IDOUT进行N分频,得到整个环路的输出信号Fout。同时,因为fc=IDCLOCK/2N,因此通过改变分频值N可以得到不同的环路中心频率fc。

  3全数字锁相环的实现与仿真

  本设计在Altera公司的Max+PlusⅡ开发软件平台上,利用VHDL语言运用自顶向下的系统设计方法,完成ADPLL的设计。首先根据系统中各个功能模块的要求分别设计环路各个部件的逻辑电路,并进行仿真验证,然后再将各部件组合起来,进行系统仿真和验证。

  异或门鉴相器和除N计数器的实现较为简单,不再进行详细说明。

  3.1 K变模可逆计数器

  K 变模可逆计数器由两个独立的计数器"UPCOUNTER","DOWN COUNTER"组成,分别对应设计中的q0,q1。K为计数器的模值,总是2的整数幂,可由输入a[3..0]控制改变。计数器的操作由DN/UP信号控制。时钟clk频率为数字锁相环中心频率的M倍,clk上升沿计数。K计数器首先预置模数,然后把鉴相器的输出信号作为方向脉冲,控制内部计数器进行加、减计数。如果这个信号为高,"DOWN COUNTER"有效进行递减计算,"UP COUNTER"保持为零;相反,"UP COUNTER"有效进行累加计算,"DOWN COUNTER"保持为预置模数。"UP COUNTER"计数值超过K时,increase输出为1,计数器清零。"DOWN COUNTER"计数值为0时,decrease输出为1,计数器恢复为预置模数。

  a[3..0]=1时,设定K值为4。K变模可逆计数器仿真波形如图2所示。
                          

                                   

   3.2脉冲加减电路

  脉冲加减电路需要利用多个触发器配合产生时序,其输出为IDOUT。当没有进位或借位脉冲信号时,他把外部参考时钟进行二分频;当有进位脉冲信号inc 时,则在输出的二分频信号中插入半个脉冲,以提高输出信号的频率;当有借位脉冲信号dec时,则在输出的二分频信号中减去半个脉冲,以降低输出信号的频率。VHDL设计代码如下,图3为其仿真波形。

                          
  3.3全数字锁相环的实现与仿真

 将环路各个模块连接起来完成ADPLL的设计。为了简化设计,将K变模可逆计数器的时钟Mclk与脉冲加减电路时钟2Nclk接在一起,fin等于环路中心频率fc,fc=312.5 kHz。取M=16,N=8,Mclk=5 MHz。当a[3..0]=1时,设定K值为4。为了便于观察,将K变模可逆计数器的输入信号udcon引出。

  环路在进入锁定状态后,udcon为占空比为50%的方波。系统原理图和仿真波形分别如图4,图5所示。

                   

  由可得ADPLL的同步带理论值为:f0/4,即234.375~390.625 kHz。根据仿真实验结果,可以实现稳定锁相的频率范围为:250~357.14 kHz,略小于理论值范围。

  4全数字锁相环数学模型的建立与分析

  结合模拟和数字锁相的理论分析,可以得到全数字锁相环的相位和相差传递函数。图6为全数字锁相环的数学模型。

                           

  鉴相器可以看作增益为Kd的模块,输出占空比因子δk作为K变模计数器的输入DN/UP,控制"UP COUNTER"和"DOWN COUNTER"的动作。

                    

  对于异或门鉴相器,相差等于π/2时,δk=1,相差等于-π/2时,δk=-1。因此对于异或门鉴相器增益Kd=2/π,同理可得边沿控制鉴相器增益Kd=1/π。

  K变模计数器产生CARRY信号的频率为(f0为环路的中心频率):

                   

  对于K变模计数器,其输入输出信号分别为δk和θcarry,对应的Laplace变换为δk(s)和θcarry(s),所以K变模计数器的相位传递函数为:

                               

  对于脉冲加减电路,由于每个CARRY脉冲使其输出IDOUT增加1/2个周期,可以将他看作增益为1/2的模块。除N计数器可以看作增益为1/N的模块。系统的相位传递函数H(s)表示为:

                     

  为了获得最小波纹,对于异或门(XOR)鉴相器和边沿控制鉴相器(ECPD),K模值分别取为M/4和M/2,相应的时间常数分别为:τ(EXOR)= (N/8)T0,τ(ECPD)=(N/2)T0,其中T0=1/f0。由此可见,N越小,ADPLL的稳定时间越短。在本文中设计的锁相环,Kd=2/π,M=16,N=8,K=M/4=4,代入时间常数公式可得:τ=T0。

  5 结 语

  本文介绍了一种一阶ADPLL的设计方法,利用VHDL语言完成系统设计和仿真。ADPLL中可逆计数器的模值可以随意改变,用来控制ADPLL的跟踪补偿和锁定时间。除N计数器的分频值也可随意改变,使ADPLL可以跟踪不同中心频率的输入信号。设计好的ADPLL模块还可以作为可重用的IP核,应用于其他设计。同时,在理论分析的基础上,建立了全数字锁相环的一阶数学模型,从而可以根据具体的设计要求定量的计算参数,简化了ADPLL的设计。

关键字:数字  锁相环  设计及分析 编辑:冰封 引用地址:全数字锁相环的设计及分析

上一篇:最高能效,最低成本: BC²
下一篇:集成混频和放大功能的低价电路

推荐阅读最新更新时间:2023-10-18 16:37

深入了解NI PXI 4071 七位半数字万用表架构
1. 概述 NI在2002年发布了具有开创性的六位半FlexDMM PXI-4070。这个产品为工程师提供了传统精密仪器中内在测量挑战的解决方案 改善有限的测量吞吐量和灵活性。FlexDMM通过能够提供与售价数千美元的更高分辨率的数字万用表(DMM)相媲美的测量吞吐量,克服了这些挑战。NI在其发布之后,继续对FlexDMM进行创新,其中包括: 将最高速测量模式下的吞吐量提高了一倍 增加了1.8 MS/s的隔离高电压数字化仪模式 发布了PXI-4070的PCI版本 发布了PXI-4072六位半FlexDMM和LCR仪表 最新的产品是NI PXI-4071七位半FlexDMM。全新的PX
[测试测量]
深入了解NI PXI 4071 七位半<font color='red'>数字</font>万用表架构
Intersil推出首款密封式80A数字电源模块
ISL8273M针对先进FPGA、处理器和内存提供具有最高功率密度的POL解决方案 创新电源管理与精密模拟解决方案领先供应商 Intersil公司 (纳斯达克交易代码:ISIL)今天宣布,推出业内首款80A全密封式数字DC/DC PMBus电源模块---ISL8273M,为先进的FPGA、DSP、ASIC、处理器和内存提供负载点(POL)转换。ISL8273M是一款完整的步降式稳压电源,提供高达80A输出电流,支持行业标准5V或12V输入电源轨。最多可以结合四个ISL8273M电源模块的多相均流特性,使电源设计工程师能够设计输出电压低至0.6V的320A解决方案。ISL8273M电源模块尺寸仅为18mm x 23m
[电源管理]
数字控制电源性能提高的设计方案
在电源系统中,MOSFET驱动器一般仅用于将PWM控制IC的输出信号转换为高速的大电流信号,以便以最快的速度打开和关闭MOSFET。由于驱动器IC与MOSFET的位置相邻,所以就需要增加智能保护功能以增强电源的可靠性。 UCD9110或UCD9501等新上市的数字电源控制器需要具备新型的智能型集成MOSFET驱动器的支持。电源设计人员仍然对数字电源控制技术心存疑虑。他们经常将PC的蓝屏现象归咎于软件冲突。当然,这种争议会阻碍数字控制电源以及查找控制器故障期间功率级保护策略的推广。这推动了不依赖数字电源控制器信号的具备功率级内部保护功能的MOSFET驱动器的发展。 图1:数字电源的典型实施方案。 图1是数字控制电源的典型实施
[电源管理]
<font color='red'>数字</font>控制电源性能提高的<font color='red'>设计</font>方案
数字电源的现实应用还有多远?
电源系统的发展和创新是永远的话题。数年前开始进行热烈讨论和研发的 数字电源 迄今为止还没有一个十分明确的定义,但业界的一些共识可以总结为:1. 数字电源的核心是电源转换控制部分;2. 数字电源需要一个总线标准以协调处理器和电源转换的工作。 对于第一项,由于业界目前仍缺乏有效的理论方法和解决方案,还存在成本和一致性的困扰,使得对整个电源转换回路进行数字控制的应用发展相对缓慢。 对于第二项,业界比较趋于一致的是采用 PMBus 总线。PMBus是一种开放标准的数字电源管理协议,通过定义传输和物理接口及命令语言来促进与电源转换器或其它设备的通信。 从数字电源的发展情况来看,在初期的应用主要集中在电信、数据通信、服务器中1
[新品]
基于CPLD技术的数字时序控制电路设计
1、引言   六自由度电磁敏感定位系统作为一种新型的跟踪定位装置,可实时地确定目标的六个参数,已在机载火控系统(头盔瞄准具)、精密医疗器械、单兵作战模拟训练中获得广泛应用 。该跟踪系统由正弦信号发射电路、敏感信号接收电路组成的硬件和从敏感接收数据中求解目标参数的算法程序两部分组成,定位计算精度受制于上述两部分的误差。目前,在不考虑环境因素影响的情况下,算法误差已达到小于1毫弧的水平,因此,硬件电路的误差成为制约系统定位精度的主要因素。根据工作原理,该系统采取按时序依次激励发射天线,从而根据敏感天线接收信号组成接收矩阵计算目标参数。然而,作为时序控制电路的模拟器件,存在无法避免的温度漂移和时间漂移问题,从而大大影响了时序发射的
[工业控制]
基于CPLD技术的<font color='red'>数字</font>时序控制电路<font color='red'>设计</font>
数字电视DVB标准简介
1.1DVB的主要目标及标准 ? DVB(Digital Video Broadcasting)意为数字视频广播。DVB是欧洲有170多个组织参加的一 个项目。它包括了卫星、电缆电视和地面广播的普通电视和高清晰度电视的广播与传输。 ? DVB项目的主要目标是要找到一种对所有传输媒体都适用的数字电视技术和系统,对它的 要求是: ? (1)系统应能灵活传送MPEG-2视频,音频和其他数据信号。 ? (2)系统使用统一的MPEG-2传送比特流复用。 ? (3)系统使用统一的服务信息系统提供广播节目的细节等信息。 ? (4)系统使用统一的一级里德-索罗门前向纠错系统。 ?
[模拟电子]
<font color='red'>数字</font>电视DVB标准简介
一种220kV数字变电站建设特征技术实现
摘要:文章首先归纳了数字化变电站的主要特征,并分析了220 kv数字变电站分层分布式的特点,分别对站控层、间隔层和过程层进行了阐述;在此基础上,对220 kv数字化变电站建设中的主要技术问题进行了探讨与研究,最后提出建设220kv数字变电站应注意的问题,这对当前变电站数字化建设有着重要的现实意义。   随着社会的向前发展,以及以计算机为基础的现代信息技术的进步,近年来电力技术得到了长足的发展。智能化一次设备、网络化二次设备的出现及应用,使得变电站的建设有了很好的技术基础。本文以基于iec61850标准的220kv数字变电站的建设为例,试图对220kv数字化变电站的特征及体系结构进行阐述与分析,并探讨220kv数字化变电站建设
[模拟电子]
高速数字化仪和AWG在车辆总线(CAN/LIN/PSI5)测试中的应用(一)
引言 模块化仪器比传统仪器的尺寸大大减小,适合安装在电路卡上,同时也可以将多个卡插入具有通用计算机 接口 、 电源 和互连的框架中。模块化仪器框架包括使用标准PCIe接口的计算机、PXI测试框架或基于LXI的盒子, 工程师 通常会使用多个卡并将其配置到测试系统中,系统可能包含多个仪器、具有多个通道的单一仪器类型或两者的组合。 上图显示了配备两个PCIe模块化数字化仪的便携式计算机。这种紧凑、独立的装置可在车辆内使用,允许车辆行驶时进行测量。基于PXI的模块化系统并不具有自主性,他们需要外部显示器和键盘才能工作,但可以在单个机箱内按需配置更多数量的模块化仪器。基于LXI的系统(例如德思特数字化仪和AWG二合一 产品 )非常适
[汽车电子]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved