Cadence设计系统公司(NASDAQ: CDNS),今天宣布了业界最全面的用于系统级芯片(SoC)验证的通用验证方法学(UVM)开源参考流程。这种独特的流程可以使工程师通过采取高级验证技术来降低风险,简化应用,同时满足迫切的产品上市时间要求。
为了配合Cadence EDA360中SoC实现能力的策略,UVM参考流程1.0提供了一个真实的SoC设计与符合UVM标准的测试平台组件,并开放源码,让用户在此基础上能快速掌握并应用高级验证技术。用户可以下载整个验证环境,然后将UVM验证组件用于实际设计中。这样 ,只要运行在兼容UVM的模拟器上,用户就可以通过互动的方式在此过程中获得的实际的验证经验。所有代码都是以明码形式提供,用户可以进行修改,实现不同的验证场景,并精确地看到改变的结果。
最近被Accellera标准组织采用的UVM主要是建立在Cadence共同开发的开放验证方法学(OVM)的框架上。
“Cadence拥有提升功能验证效率的悠久历史,”ST Microelectronics验证经理Olivier Haller说。“这种参考流程能够让我们更轻松、快捷地将UVM应用于芯片验证中。ST计划使用该UVM参考流程来展示我们自己的高级验证方法学,并将其用于内部培训过程中。目前针对IP与SoC级验证难题,我们都可以从中找到一个非常完整的参考答案。”
SoC实现是EDA360构想中的的主要功能之一, IP与SoC级验证都是其中至关重要的步骤。UVM参考流程1.0提供了一个现实的范例,解决了工程师面临的主要难题:如何有能力去应用高级验证技术,如何达到验证重用,如何管理SoC中常见的低功耗模式,如何确保模块级到系统级的验证可扩展性,如何进一步并提高验证效率等等。该参考流程基于Incisive验证锦囊,包含了来自Cadence的设计与验证IP,并以开放源码的方式捐献给 www.UVMworld.org -- 一个支持新UVM标准的网站。
“当今的无线与消费电子芯片设计变得越来越复杂,开发团队面临的压力越来越大,需要采用更高效的验证方法与技术,”Cadence验证产品管理部主管Thomas L. Anderson说。“UVM参考流程使EDA360的SoC实现能力这一设想成为可能,创造了一个全面的简化高级技术的应用的环境。”
关键字:Cadence UVM 开源
编辑:于丽娜 引用地址:Cadence启动UVM采用计划 推出开源参考流程
推荐阅读最新更新时间:2023-10-12 23:19
Cadence公布新一代并行电路仿真器
Cadence设计系统公司,今天宣布推出Cadence® Virtuoso® Accelerated Parallel Simulator (APS), 这是其新一代电路仿真器,具有业界常用的Virtuoso Spectre® Circuit Simulator的完整精确性,用于解决所有工艺节点中最大型与最复杂的模拟与混合信号设计。作为Cadence多模式仿真解决方案(Cadence Multi-Mode Simulation,MMSIM)7.1版的一个关键部分,这种新型仿真器结合了可靠的Cadence仿真技术以及一种突破性的并行电路解算器,并配备一个全新设计的引擎,可以高效驾驭多重处理计算平台的性能。这样的电路仿真器具有和
[焦点新闻]
赛昉科技:把顺德开源芯片研究院建全球最大RISC-V生态基地
1月20日,广东省佛山市委副书记、顺德区委书记郭文海会见开源芯片项目团队,与全国政协常委、恒基兆业集团主席、赛昉科技联合创始人李家杰,格兰仕集团董事长兼总裁梁昭贤,以及赛昉科技联合创始人兼CEO徐滔,广东跃昉科技有限公司CEO汤天申、CTO江朝晖等科学家一行座谈,了解开源芯片研发、基地项目建设等情况,共同研究推动项目建设。 2019年12月15日,顺德区人民政府与恒基(中国)投资公司、格兰仕集团三方签约共建开源芯片基地;2020年1月17日,广东跃昉科技有限公司在顺德揭牌成立,标志着顺德建设世界级芯片产业生态链进入实质性阶段;2020年6月19日,顺德区人民政府与上海赛昉科技有限公司、广东跃昉科技有限公司三方正式签订合作协议,
[手机便携]
开源无人机软件初创企业Auterion获1000万美元种子融资
Auterion是一家初创公司,它提供了一个基于流行的PX4开源软件构建的无人机操作系统。该创企已经获得了1000万美元的种子融资。此轮融资的投资者包括Lakestar、Mosaic Ventures、Costanoa Ventures和Tectonic Ventures。 这家年轻的瑞士公司表示,此次注资将用于与更广泛的PX4社区密切合作,进一步开发开源代码,并以Auterion平台的形式将该技术带给更多的企业客户。 Auterion于今年早些时候软推出了一款全面管理的商用无人机操作系统,并希望帮助解决无人机和服务之间的互通性问题,该问题目前还没有统一的标准。让这个行业围绕一个单一的标准团结起来也将有助于无人机生态系统中的各种公
[机器人]
Cadence获得TSMC 7nm工艺技术认证
楷登电子近日正式宣布与台湾积体电路制造股份有限公司(TSMC)取得的多项合作成果,进一步强化面向移动应用与高性能计算(HPC)平台的7nm FinFET工艺创新。Cadence® 数字签核与定制/模拟电路仿真工具获得TSMC 7nm工艺 v1.0设计规则手册(DRM)认证及SPICE认证。合作期间,Cadence开发了包括多种解决方案的全新工艺设计包(PDK),进一步实现功耗、性能和面积(PPA)优化。下面就随网络通信小编一起来了解一下相关内容吧。 楷登电子近日正式宣布与台湾积体电路制造股份有限公司(TSMC)取得的多项合作成果,进一步强化面向移动应用与高性能计算(HPC)平台的7nm FinFET工艺创新。Cadence® 数
[网络通信]
开源硬件有多强大,示波器穿戴起来!
从腕表到口袋大小的设备,价格低廉的便携式测试和测量工具已经开始被越来越多的厂商关注。这些轻量级的移动测试设备也引起许多用户的关注。示波器手表用于快速便捷的测试或测量,手表使用的Atmel的8位微控制器ATXMEGA256A3U实现2个通道示波器,使用了夏普的LCD LS013B7DH03用于波形显示,有8个按钮用于测量操作,同时还具有Micro USB接口和pad数据接口。这或将是两个通道范围8逻辑分析仪输入和波形发生器,戴在手臂。它会做一个FFT和所有的功能有一个期待在一个小范围。与当前一代的依赖电脑的USB仪器显示和控制scope-watch有微小的液晶显示器! 规格不要说,但是它甚至可能告诉时间。
[测试测量]
智能手机续航力提高,节流更要开源
智能手机普及率越来越高,越来越成为人们生活工作不可或缺的工具,根据统计,2012年智能手机的市场增长在30%左右。成为消费电子市场最热门发展最快的产品。 伴随着手机的功能越来越多,显示屏越来越大,主频越来越快,CPU核心数越来越多。网络应用越来越普及和频繁。电池续航力也成为人们越来越关注的焦点。相信不少用过智能手机的人都会有这样的体验,充满电的智能手机,由于今天要外出出差或旅游一天,无法随时充电,在电话较多的情况下,只好忍痛关闭3G和GPS功能,当作非智能机用,使用体验大打折扣。 针对续航力的提高,目前厂家和方案商主要采用节流和开源两个措施。在节流层面上,通过整合芯片,改进制程,采用更先进的显示屏幕(如OLED)等硬件
[电源管理]
Cadence将集成的SiP技术扩展至最新的定制及数字设计流程
Cadence为系统级IC及封装协同设计带来显著的全新设计能力和生产力提升,从而领先于SiP领域
【加州圣荷塞2007年7月17日】 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,Cadence SiP(系统级封装)技术现已同最新版的Cadence Virtuoso 定制设计及Cadence Encounter数字IC设计平台集成,带来了显著的全新设计能力和生产力的提升。通过与Cadence其它平台产品的整合,包括Cadence RF SiP Methodology Kit在内,Cadence提供了领先的SiP设计技术。该项新的Cadence SiP技术提供了一个针对自动化、集成、可靠
[新品]
Xilinx、Arm、Cadence和台积公司构建全球首款7纳米CCIX测试芯片
集微网消息,赛灵思、Arm、Cadence和台积公司今日宣布一项合作,将共同构建首款基于台积7纳米FinFET工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在2018年交付。这一测试芯片旨在从硅芯片层面证明CCIX能够支持多核高性能Arm CPU和FPGA加速器实现一致性互联。 出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习、4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CCIX将支持部件在无需复杂编程环境的情况下,获取并处理位于任何地方的数据。 CCIX将利用现有的服务器互连基础架构,实现对共享内
[手机便携]