法国两家半导体研究机构CEA-Leti和Circuits Multi Projets日前宣布,他们将在一项定于明年9月份启动的300mm多项目晶片研究计划中采用基于20nm制程的全耗尽型SOI工艺制作这种芯片。这次 多项目晶片研究计划是由欧洲一个专门研究SOI技术的学术团体EuroSOI+负责参与支持的。
所谓的多项目芯片(multi-project wafer:MPW),指的是在同一片晶圆上采用相同的制程制出不同电路设计的IC芯片,这样可以为多家厂商或研究机构的IC设计验证节约成本,非常适用于产量较小的研究项目,也可以用作厂商验证不同电路设计效果用途。
据CEA-Leti表示,全耗尽型SOI工艺(FDSOI)相比传统的体硅工艺具备许多优点,其受短沟道效应的影响相对较小,同时仍基于传统的平面型晶体管设计,这样便可以延缓厂商转向复杂的垂直型Finefet晶体管设计的时间,而且还不需要使用较为复杂的沟道杂质掺杂工艺。
这种FDSOI技术的基本特色包括:晶体管的沟道采用未经掺杂的设计,绝缘层上硅膜厚度仅为6nm左右,同时采用了HKMG(High-k绝缘层+金属栅极)栅极结构;n型,p型管的门限电压统一为0.4V。另外开发者还采用Verilog-A语言编写了相关的开发工具和SPICE数据模型,其它有关的工艺模拟数据也相当齐全。
关键字:300mm 制程 FDSOI 绝缘层 栅极
编辑:汤宏琳 引用地址:法将基于20nm FDSOI从事多项目芯片研究
推荐阅读最新更新时间:2023-10-12 23:21
基础无刷栅极驱动器设计 —— 第2部分
无刷直流电机很酷(可以帮您结交朋友)。 没有人喜欢谈论实际的硬件(但是我打算这么做)。 分立式和集成式栅极驱动器各有优缺点。 我可以整天谈论功能和优点,但工程师想看的是一些真正的电路。在这篇博文中,我将直接比较分立式和集成式栅极驱动架构,展示两者的电路板级差异。 原理图和布局比较的两个关键指标是组件数量和解决方案尺寸。第一个度量标准是: 元件数量。这在原理图完成后可以相对容易地找到。然而,解决方案尺寸的估算更加复杂。我经常看到在集成电路元件尺寸上简单标注的解决方案尺寸。但是我发现这其实非常不准确,因为它并未考虑外部元件、元件与电路板上的布线之间需要的间隙。 我在本地设计软件上花费了一些时间,为无刷直流电机驱动器
[工业控制]
Cadence谈32/28/20纳米制程现状
Cadence指出,在32/28纳米制程上还有很大的成长空间,随着市场对于高阶制程需求若渴,2012年转入28纳米制程脚步会逐渐加快,而2013年更将是20纳米制程生产的起飞元年。
综观全球市场,对这些晶片产品的需求分布非常平均,32/28纳米制程的需求并不完全集中在欧美或日本这些传统科技大国,可以观察到如南韩、大陆,甚至美国公司聚集地的印度等亚洲地区,对于高阶制程的需求劲扬。台湾的IC设计公司安霸(Ambarella)即是一例,2011年安霸使用Samsung的32纳米制程,量产其数位相机影像晶片,以资本额较少的新公司而言,跨入高阶制程需要承担更大的风险,此举足见安霸的企图心。
在追求高效能、低功耗、高集积度的设计弹
[半导体设计/制造]
SK海力士20nm级制程转换,4年后100%完成
SK海力士(SK Hynix)抢进20奈米级制程进展迅速!韩媒报导,SK海力士引进38奈米制程,已在四年后停止30奈米级生产,全数转为20奈米级制程。
韩媒BusinessKorea 13日报导,2014年第四季,SK海力士的38奈米制程约占该公司DRAM生产的8%,预计今年下半改为2z DRAM(20奈米级)制程。业界消息称,今年Q1,25奈米制程已占SK海力士总生产的82%。DRAMeXchange预估,SK海力士将在今年Q3进入2z制程,明年迈上轨道。
相较之下,30奈米制程仍占美光(Micron)产能的40%、南亚科(2408)的90%。目前2z奈米DRAM制程以三星电子领先,
[手机便携]
台积电特殊制程升级抢攻手机指纹辨识
为了迅速卡位切入穿戴式装置商机,半导体大厂纷纷投入“人机互动”战场。工研院指出,台积电(2330-TW)启动特殊制程升级行动,抢攻穿戴装置、手机指纹辨识、汽车电子等。而联发科GPS晶片切入运动穿戴装置应用。日月光(2311-TW)看好行动装置及穿戴装置等发展前景,持续投入系统级封装(SiP)等高阶技术研发,以掌握商机。
经济部ITIS计划综合分析各大半导体厂布局穿戴装置领域,并在今(15)日发表研究成果,预估全球穿戴式市场规模在2018年市场规模将达206亿美元,出货量达1.91亿台。
工研院IEK系统IC与制程研究部资深研究员彭茂荣表示,台积电资本支出已达百亿美元,其中部分比例
[手机便携]
台积电16纳米与10纳米制程计划详解 2016年10nm生产
晶圆代工大厂台积电(TSMC)近日宣布将推出精简型、低功耗版本的16纳米FinFET制程,并公布其更先进纳米制程技术蓝图;台积电预定自今年中开始量产最新的16纳米FinFET Plus (16FF+)制程,并在2016年展开10纳米制程生产。
在20纳米芯片正式量产之后,台积电宣布于2015年中开始量产16FF+ 制程,该公司并表示采用此新制程的芯片性能可提升10%,功耗能比20纳米芯片低50%,周期时间(cycle time)则是20纳米芯片的两倍。台积电共同执行长刘德音(Mark Liu)并在于美国矽谷举行的年度技术大会上表示,该公司新制程到今年底将有超过50款芯片投片(tape-out),包括应用处理器、绘图
[半导体设计/制造]
三星新一代FinFET制程可望掳获高通?
一直在先进制程晶圆代工技术领域与台积电(TSMC)激烈竞争的三星电子(Samsung Electronics),可能以其第二代14奈米FinFET制程劫走所有高通(Qualcomm)的订单?三星最近宣布推出了采用其14奈米LPP (Low-Power Plus)技术的商业化量产逻辑制程。
香港Maybank Kim Eng分析师Warren Lau表示,高通在两年前约贡献所有台积电订单的近两成,到2017年之后会将大多数10/14奈米订单转往三星: 三星会是未来高通14奈米晶片与数据机的独家供应商;10奈米节点也会是相同的情况。
三星表示,高通正采用该公司最新的14奈米LPP制程生产其Snapdrag
[手机便携]
三重富士通半导体股份有限公司推出55nm CMOS毫米波制程套件
上海,2018年1月29日 – 三重富士通半导体股份有限公司(以下简称“三重富士通半导体”)与富士通研究所(注2)针对车载雷达及第5代移动通信系统等毫米波市场,共同研发出可实现高精度电路设计的55nm CMOS 制程设计套件(Process Design kit,简称PDK)。通过此PDK的运用,用户能够对包含放大器及变频电路等毫米波设计的大规模电路进行精确的设计。 【 背景 】 为实现低成本的第5代移动通讯系统及支持自动驾驶的车载雷达的相关技术,高性能低功耗具有毫米波(30-300GHz)功能的CMOS电路备受瞩目。但是因为毫米波信号波长较短,高精度的电子元件模型不易实现,所以需要多次的试制来达到要求的性能。因此造成了研
[半导体设计/制造]
台积电先进制程晶圆出货突破500万片大关
台积电先进制程晶圆出货正式突破500万片大关,达到535万片,若将这些晶圆堆迭起来,厚度将是台北101大楼的8倍高!这还是不包括目前正加紧量产的40纳米制程,同时台积电预计2009年第4季将量产32纳米泛用型制程,2010年第2季正式量产28纳米低功耗制程,首要瞄准智能型手机芯片市场。
台积电目前在晶圆代工市场占有率约50%,不过单就先进制程技术,市占率更高,外界推估90、65纳米制程基本市占率都超过7~8成以上。台积电内部统计,采用先进制程技术的客户包括将近200家业者,所设计的产品约2,500款芯片之多。
在500多万片12寸晶圆中出货最惊人的还是台积电一战成名的0.13微米制程技术,出货约320
[半导体设计/制造]