NetLogic Microsystems选用微捷码的Talus IC实现系统来实现其下一代28纳米基于知识的处理器和物理层产品

最新更新时间:2010-12-17来源: EEWORLD关键字:微捷码  Talus 手机看文章 扫描二维码
随时随地手机看文章


      芯片设计解决方案供应商微捷码(Magma®)设计自动化有限公司(纳斯达克代码:LAVA)日前宣布,专为互联网网络提供高质量智能半导体解决方案的全球领导者NetLogic Microsystems公司(纳斯达克代码:NETL)已选用Talus®来实现其下一代基于知识的处理器和物理层产品。这使得NetLogic Microsystems与微捷码将随着NetLogic Microsystems采用Talus Vortex、Talus Plan Pro和Talus Power Pro成功完成从130纳米至40纳米工艺节点设计投片而建立的关系得到了进一步扩展。Talus公认的解决先进设计问题的能力以及微捷码提供世界级支持的持续承诺是影响NetLogic Microsystems做出这一决定的重要因素。

      “我们基于知识的处理器产品除了一个可制定有关通过网络传输的单个信息包的复杂决定的大型知识数据库以外,还可部署先进的大范围并行处理器架构。我们的下一代28纳米设计有着超高挑战性的版面规划和紧密的时序收敛需求,” NetLogic Microsystems公司工程副总裁Dimitrios Dimitrelis表示。“微捷码与我们密切合作多年,能了解并主动响应我们的独特需求。拥有Talus的高质量布局、时钟树综合和布线后优化功能以及微捷码提供我们所需支持的承诺,我们对于使用微捷码软件进行下一代及更远未来的设计充满信心。”

      NetLogic Microsystems在今年更早些时候宣布作为28纳米早期开发合作伙伴,展开了与台积电(TSMC)的合作。NetLogic Microsystems已启动了先进产品开发,在台积电 NEXSYS™ 28HP(28纳米高性能)工艺节点上建立了几项业界领先的产品线。28HP工艺较之前工艺节点提供了显著的速度和功效优势。 

      “与尖端客户的长期密切合作让我们对新兴设计问题有了敏锐的洞察力,让我们能够将相应洞察结果应用到产品开发中,”微捷码设计实施业务部总经理Premal Buch表示。“现在通过进一步扩大与NetLogic Microsystem的关系包括进了先进的28纳米节点,这令我们兴奋不已。”

微捷码Talus IC实现系统

    微捷码的Talus IC实现系统是一款完全集成化的RTL-to-GDSII解决方案。对于NetLogic Microsystems来说,Talus最重要元件包括了布局技术、时钟树综合及布线后优化。布局技术针对NetLogic Microsystems的挑战性版面规划进行了增强,可提供最佳的可布线性、最低的引脚接入拥塞和最高的时序收敛可能性,从而使得设计师能够达成最高层时序目标并确保最大程度缩小总体芯片面积。

    Talus的时钟树综合不仅可平衡鲁棒性时钟树需求(平衡的延迟性与管理的偏斜),同时还可最大程度降低时钟缓存面积。行为驱动式智能时钟门控与布局算法的紧密结合可以最低功耗指标实现业界领先的时钟性能。

    40及40纳米以下设计的时序收敛必须在经过多个情景下的验证。Talus以全面的多模多角(MMMC)布线后优化引擎解决了这一问题。这款引擎可横跨所有主动角点地进行设计优化,同时还可确保在不使用惩罚性容限和过度设计的前提下满足所有时序、漏电和限制性需求。 在基于与NetLogic Microsystems的协作的最新Talus 版本中,这项技术得到了进一步增强,可满足其在签核情景数量上紧迫需求。

关键字:微捷码  Talus 编辑:editor 引用地址:NetLogic Microsystems选用微捷码的Talus IC实现系统来实现其下一代28纳米基于知识的处理器和物理层产品

上一篇:S2C提供USB-IF认证的CAST SuperSpeed USB 3.0 IP核
下一篇:微捷码高管:28纳米设计迫使企业快跑

推荐阅读最新更新时间:2023-10-12 23:22

一种SoC芯片在Magma Talus下的物理实现
摘要 本文介绍了一种SoC芯片架构,及其在0.18um CMOS工艺上以talus为主导EDA工具的物理实现。该芯片包含41个时钟域,4种低功耗工作模式,2个相互隔离的1.8v内部电源域,约有65万个标准单元,94个宏模块,250个pad,合计约900万个逻辑等效门,3600万个晶体管,芯片面积10.5mmx10.5mm。 关键字索引: 约束设计、布局规划、时钟树设计 第一章 芯片结构及物理实现流程介绍 该芯片主要由32位处理器、静态随机存储器、以太网MAC接口、SPI接口、USB1.1 Device接口、USART同异步通信接口、SCI智能卡接口、片外存储器控制器等模块组成。该芯片具备高处理
[半导体设计/制造]
Exar选择的Tekton和QCP来加速40纳米SoC的签核
先进的架构结合多模多角静态时序分析与提取技术使运行时间缩短了5倍 美国加州圣荷塞 2011年11月23日– 芯片设计解决方案供应商微捷码(Magma(r))设计自动化有限公司(纳斯达克代码:LAVA)日前宣布,Exar公司(纳斯达克代码:EXAR)已采用Tekton(tm)静态时序分析和QCP(tm)提取软件来加速40纳米片上系统(SoC)的签核和工程变更单(ECO)流程。Exar是在进行了广泛评估,结果显示Tekton和QCP可有效执行多模多角分析和提取、能提供较传统工具更快5倍的运行时间、能提供签核质量结果后才选择了微捷码解决方案。Exar现正利用微捷码解决方案来缩短开发周期,同时通过加快客户的下一代器件发货速度从而满足动态
[半导体设计/制造]
Melfas采用Talus和 FineSim SPICE进行基于ARM Cortex处理器的低功耗混合信号SoC的投片
芯片设计解决方案供应商微捷码(Magma®)设计自动化有限公司(纳斯达克代码:LAVA)日前宣布,电容式感应触控输入解决方案领域的领导者Melfas公司采用了FineSim™ SPICE电路仿真工具与Talus平台,包括Talus® RTL、Talus Vortex和Talus Power Pro,进行两款基于ARM® Cortex™处理器的下一代MCS-8000触控感应器芯片的设计实现。Melfas IC被广泛应用于移动电话、智能手机、MP3播放器、监控器及其它消费类电子产品中。Talus平台与微捷码支持基于ARM Cortex处理器的设计的RTL-to-GDSII 参考流程让Melfas能够较其之前实现流程取得更低超过5
[半导体设计/制造]
在RTL-to-GDSII设计流程中集成进DFT技术
芯片设计解决方案供应商微捷码(Magma®)设计自动化有限公司(纳斯达克代码:LAVA)日前宣布,通过与合作伙伴、可测性设计(DFT)解决方案提供商凌腾信息技术有限公司(SynTest Technologies Inc.)携手合作,在微捷码Talus® RTL-to-GDSII IC设计流程中集成进凌腾的DFT PRO Plus产品。这次集成完整了微捷码仅仅基于扫描的DFT方法,集成后的流程已通过了双方客户的验证。 “这款完全集成化的IC设计流程意味着我们能够处理大型复杂设计,轻松完成最终投片,缩短开发周期,”Uniquify公司总裁兼首席执行官Josh Lee表示。“由于它不仅保持了微捷码在验证和低功耗方面的效
[半导体设计/制造]
Icera与协作开发28纳米高性能低功耗流程 缩短下一代软调制解调器芯片组的设计周期
芯片设计解决方案供应商微捷码(Magma®)设计自动化有限公司(纳斯达克代码:LAVA)日前宣布,与智能手机和移动宽带设备软调制解调器芯片组领域先驱者Icera公司联合开发Icera面向下一代芯片组的28纳米高性能低功耗片上系统(SoC)设计流程。Icera器件被全球原始设备制造商(OEM)广泛用于为智能手机以及USB存储器、平板设备和上网本等移动宽带设备提供超小型、完全基于软件的多模4G LTE/3G/2G蜂窝调制解调器。Icera选择微捷码Talus平台是因为它所提供的高度集成化流程让Icera能够在缩短设计周期的同时解决28纳米设计复杂性、改善面积效率并降低功耗。 “为了保持在蜂窝调制解调器业务领域的技术领
[半导体设计/制造]
全新SystemNav加速板级失效分析
美国加州圣荷塞  2011年11月21日– 芯片设计解决方案供应商微捷码(Magma(r))设计自动化有限公司(纳斯达克代码:LAVA)日前发布了可将CAD导航和电路调试从集成电路(IC)扩展至堆叠式祼片、印刷电路板(PCB)和多芯片模块(MCM)的下一代工具——SystemNav(tm),它是唯一一款集多个交互式IC和PCB在线追踪、电路调试与CAD导航功能于一身的商用工具,实现了芯片、堆叠式祼片、MCM和PCB间快速信号追踪。采用SystemNav,代工厂团队能够先从芯片到电路板、再从电路板到芯片地追踪信号,然后快速导航失效分析工具到X、Y位置,确认故障的根源。   “自从在BoardView产品中引入了这项独特技术,我们与客户
[嵌入式]
Talus TCL界面实现复杂分区平面布局
摘要:本文介绍了几种65纳米以下芯片内分区的平面布局技术。这些技术可帮助我们在相对短时间里完成切实可行的平面布局,包括:分析逻辑连接、找出拥塞的根本原因以及控制局部密度。同时,我们还将分享有关zigzag缓冲区的技巧,这些缓冲区往往带来额外的时序和布线问题。本文中,我们会一一为您呈现‘如何通过微捷码Tcl界面来实施这些技术’的实例。 关键词索引:平面布局、逻辑锥体、拥塞、局部密度、Zigzag缓冲区 第I章:引言 随着芯片设计发展至65纳米及65纳米以下,对于设计师来说按时完成设计变得更加困难重重、更具挑战性。一方面,我们需采取额外步骤减少功耗问题(特别是在65纳米以下的漏电功耗),如:预置功率门控以及预定义多
[半导体设计/制造]
ZiiLABS采用Quartz进行ZMS-05投片
      2009年3月5日,芯片设计解决方案供应商微捷码设计自动化有限公司日前宣布,StemCell™计算的先驱者ZiiLABS采用了微捷码的Quartz™ DRC和Quartz LVS物理验证系统来进行近期发布的ZMS-05处理器的投片。Quartz工具是ZiiLABS基于微捷码Talus®平台的超低功耗65纳米(nm)片上系统(SoC)实现环境的一部分。Quartz产品的可扩展性以及与Talus的集成性均使得ZiiLABS能够显著降低ZMS-05投片的时间。       作为一款富媒体应用处理器,ZMS-05在低功耗环境内提供了高性能应用、图形和多媒体功能,使得客户能开发大范围产品以提供增强的移动互联网浏览、媒体回放和
[嵌入式]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved