TSMC和Cadence合作开发3D-IC参考流程

最新更新时间:2013-09-25来源: EEWORLD关键字:Cadence  3D-IC 手机看文章 扫描二维码
随时随地手机看文章

    【中国,2013年9月25日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,台积电与Cadence合作开发出了3D-IC参考流程,该流程带有创新的真正3D堆叠。该流程通过基于Wide I/O接口的3D堆叠,在逻辑搭载存储器设计上进行了验证 ,可实现多块模的整合。它将台积电的3D堆叠技术和Cadence®3D-IC解决方案相结合,包括了集成的设计工具、灵活的实现平台,以及最终的时序物理签收和电流/热分析。

    相对于纯粹在工艺节点上的进步,3D-IC技术让企业在寻求更高性能和更低功耗的道路上,有了更多的选择。3D-IC给开发当今复杂设计的工程师们提供了几项关键优势,帮他们实现更高的性能、更低的功耗以及更小的尺寸。今天宣布的内容,是两位3D- IC技术领先者一年前宣布的台积电CoWoS™参考流程的延续。

    “我们与Cadence紧密协作以实现真正3D芯片开发,”台积电设计架构营销部高级总监Suk Lee表示。“通过这一全新的参考流程,我们的共同客户可以充满信心地向前推进3D-IC的开发,因为他们知道其Cadence工具流程已通过3D-IC测试工具在硅片上进行过验证。”

    “3D-IC是进行产品整合的全新方法。它赋予摩尔定律新的维度,需要深度合作才能获得完美的功能产品,”Cadence首席战略官兼数字与签收集团副总裁徐季平表示。“这一最新的参考流程表明,我们携手台积电开发3D芯片的实际操作流程不仅可行,而且对于解决芯片复杂性方面是个有吸引力的选择。”

    Cadence 3D-IC流程中的工具囊括了数字、定制/模拟及最终签收技术。它们包括Encounter® Digital Implementation System、Tempus™ Timing Signoff Solution、Virtuoso® Layout Editor、Physical Verification System、QRC Extraction、Encounter Power System、Encounter Test、Allegro® SiP及Sigrity™ XcitePI/PowerDC。
  

关键字:Cadence  3D-IC 编辑:冯超 引用地址:TSMC和Cadence合作开发3D-IC参考流程

上一篇:ICON Technologies任命李泉和为业务经理
下一篇:明导科技工具被纳入台积电16纳米FinFET制程技术参考流程

推荐阅读最新更新时间:2023-10-12 23:31

CADENCE与SMIC合作,共同解决中国面临的无线设计挑战
设计链的合作综合了 Cadence 的射频方法学 “ 锦囊 ” 和 SMIC 的成功射频 IC 设计工艺 加州圣荷塞和中国上海 - 全球电子设计创新领域的领导者 Cadence 设计系统公司( NASDAQ : CDNS )与中芯国际( SMIC )( NYSE : SMI ; SEHK : 0981.HK )10日宣布进行一项新的合作,把 Cadence RF (Radio-Frequency) Design Methodology Kit (射频设计方法学 “ 锦囊 ” )投入中国射频 IC 设计市场。 SMIC 将开发支持 Cadence RF Design Methodol
[焦点新闻]
Cadence推出Palladium XP II 验证平台
要点概述: • Palladium XP II 验证平台使得验证效率提高两倍,芯片上市时间缩短四个月 • 系统开发增强套件为嵌入式 OS 验证交付速度提高 60 倍,并且使软/硬件联合验证的性能提高 10 倍 【中国,2013年9月10日】—— 为了进一步缩短半导体和系统制造商的产品上市时间,全球电子设计创新领先企业Cadence 设计系统公司 (NASDAQ:CDNS) 今日推出 Palladium® XP II 验证计算平台,它作为系统开发增强套件的一部分,可显著加快硬件和软件联合验证的时间。Palladium XP II 平台是屡获殊荣的 Palladium XP 仿真系统的更新产品,最多可以将验证性能再提高 5
[半导体设计/制造]
Cadence视频教程(第6讲)
[半导体设计/制造]
Cadence
Cadence 公司中文名 益华电脑 网站 http://www.cadence.com.cn/fecn/index.php 总部地址 加州的San Jose 中国地址 北京市海淀区海淀东三街2号欧美汇大厦15层1501至1508单元 电话 86-10-82516288 传真 86-10-82516266 E-Mail 官方介绍
[厂商大全]
Cadence针对Palladium Z1仿真平台发布VirtualBridge适配器,软件初启时间最高可缩短三个月
楷登电子(美国Cadence公司,NASDAQ: CDNS)今日正式发布全新VirtualBridge™适配器。较传统RTL仿真,基于虚拟仿真技术的VirtualBridge™适配器可以加速硅前验证阶段的软件初启。下面就随手机便携小编一起来了解一下相关内容吧。 同时,VirtualBridge适配器与传统在线(In-Circuit)仿真应用模式互为补充,通过Cadence® Palladium® Z1企业级仿真平台,可以让软件设计师提前3个月开始进行硅前软件验证工作。 VirtualBridge适配器是Palladium Z1平台提供的增值软件,通过扩展客户应用模式来实现硬件的最大获益。工程师可以与外围设备进行虚拟交互,在没有物
[手机便携]
CADENCE与无锡国家集成电路设计基地携手合作
采用 Cadence 领先的 Encounter 、 Virtuoso 和 Incisive 平台产品以推进当地 IC 设计水平 【 2006 年 9 月 7 日北京】 Cadence 设计系统公司(纳斯达克代码: CDNS ) 与无锡国家集成电路设计基地有限公司 (简称「无锡基地」)今日联合宣布,无锡基地 已经选择 Cadence 公司作为其主要的电子设计自动化( EDA )解决方案提供商。这次协议再次深化了 Cadence 与中国本土集成电路产业之间长期密切的合作。    在“十一五”期间,中国政府将大力扶持各地集成电路产业的自主创新。为发挥当地在集成电路设计产业的传统优势, 无锡市
[焦点新闻]
Cadence推Tensilica Vision Q7 DSP 为汽车提供双倍的视觉和AI性能
(图片来源:Cadence官网) 据外媒报道,Cadence Design Systems推出新的Tensilica Vision DSP,用于高要求的边缘视觉和AI处理应用,可每秒执行高达1.82万亿次操作(TOPS)。 Cadence Tensilica Vision Q7 DSP是该公司Tensilica Vision DSP系列的一个扩展,据称可以将汽车、AR/VR、移动和监测市场的视觉和AI能提高一倍。该公司表示,第六代Vision Q7 DSP在相同的领域提供了高达2倍的AI和浮点性能,满足了嵌入式视觉和AI应用日益增长的计算需求。Vision Q7 DSP IP是专为同步定位和映射(SLAM)而优化的
[汽车电子]
<font color='red'>Cadence</font>推Tensilica Vision Q7 DSP 为汽车提供双倍的视觉和AI性能
面对65nm和45nm设计挑战 Cadence让你实现“设计即所得”
新技术可通过将DFM功能集成到数字和定制设计流程中,使得半导体设计和制造之间的重新联合 加州圣何塞,2007年9月10日—— 你是否还记得一场被称为“所见即所得”的计算机技术重大突破?只要在电脑屏幕上打开一个文件,就可以精确地看到打印出来的页面会是什么样的,这曾被称作WYSIWYG。现在,25年时间转瞬即逝,将打印的图像面积缩小到一千万分之一,你就会知道半导体产业所面临的挑战:如何确保芯片的关键部件能够按照其设计被准确地生产出来——或者说,如何实现“设计即所得” 或WYDIWYG签收?全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天在每年一度的CDNLive!用户会议中发表讲话,指出这是一个
[焦点新闻]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved