叶甜春:中国14纳米工艺有望明后年实现量产

最新更新时间:2017-05-24来源: 互联网关键字:14纳米 手机看文章 扫描二维码
随时随地手机看文章

    由北京市和上海市人民政府牵头组织实施的集成电路重大专项在科研和产业发展上成绩斐然,科技部等今天召开重大科技专项成果发布会,指出我国打造集成电路制造创新体系的阶段性目标已经实现。


    2万科技工作者9年攻关,从无到有填补空白,由弱渐强走向世界。由北京市和上海市人民政府牵头组织实施的国家科技重大专项成功打造集成电路制造业创新体系,引领和支撑我国集成电路产业快速崛起,辐射带动我国LED和光伏产业世界领先。这是23日科技部和北京市、上海市政府组织召开国家科技重大专项“极大规模集成电路制造装备及成套工艺”成果发布会上的信息。

    此次发布的专项成果包括9年来已研发成功并进入海内外市场的30多种高端装备和上百种关键材料产品,面向全球开展服务的65至28纳米产品工艺和高密度封装集成技术成果。发布会上,集成电路专项技术总师叶甜春表示,我国集成电路专项已经在14纳米装备、工艺、封装、材料等方面进行了系统部署,预计到2018年将全面进入产业化。“十三五”还将重点支持7—5纳米工艺和三维存储器等国际先进技术的研发,支持中国企业在全球产业链中拥有核心竞争力,实现产业自主发展,形成特色优势。

    集成电路芯片是信息时代的核心基石,集成电路制造技术代表着当今世界微细制造的最高水平,集成电路产业已成为影响社会、经济和国防的安全保障与综合竞争力的战略性产业。但长期以来,我国集成电路产业一直受到西方在先进制造装备、材料和工艺引进等方面的种种限制,高端芯片主要依赖进口,集成电路产品连续多年进口额超过2000亿美元,超过石油成为最大宗进口产品。为实现自主创新发展,2008年,国务院批准实施集成电路专项,主攻装备、工艺和材料的自主创新。该专项由北京市和上海市人民政府牵头组织实施,这也是唯一由地方政府牵头组织实施的国家科技重大专项,共有200多家企事业单位、2万多名科学工作者参与技术攻关,集中在北京、上海、江苏、沈阳、深圳和武汉等6个产业聚集区。专项合理布局,引导政府投入要素资源,其中京沪两地累计投入103亿元用于专项配套。

    经过努力,我国集成电路重大专项成绩斐然。专项实施前,我国集成电路高端装备和材料基本处于空白状态,完全依赖进口,产业链严重缺失。通过9年艰苦攻关,我国成功研制14纳米刻蚀机、薄膜沉积等30多种高端装备和靶材、抛光液等100多种材料产品,性能达到国际先进水平,通过了大生产线的严格考核,开始批量应用并出口到海外,实现了从无到有的突破,填补了产业链空白。同时,制造工艺与封装集成由弱渐强,技术水平飞速跨越,国际竞争力大幅提升。2008年以前,我国集成电路制造最先进的量产工艺为130纳米、研发工艺为90纳米,专项实施至今,主流工艺水平提升了5代,55、40、28纳米三代成套工艺研发成功并实现量产,22、14纳米先导技术研发取得突破,并形成自主知识产权。封装企业三维高密度集成技术研发也达到国际先进水平。可喜的还有,集成电路专项高度重视创新技术研究,从战略高度布局核心技术的知识产权,已申请了2.3万余项国内发明专利和2000多项国际发明专利,所形成的知识产权体系使国内企业在国际竞争中的实力和地位发生了巨大变化,发展模式也从“引进消化吸收再创新”转变为“自主研发为主加国际合作”的新模式。

    据北京市经信委主任张伯旭介绍,在联合攻关过程中,组织方以培育产品、做强企业为宗旨,进行了组织实施的机制体制创新。首先,实行“下游考核上游,整机考核部件,应用考核技术,市场考核产品”的考核制,保证了科研成果的实用性,成就了一大批经得起市场检验的高端产品。其次,采取产业链、创新链、金融链有效协同的新模式,专项与重点区域产业发展规划协同布局,主动引导地方和社会的产业投资跟进支持,有效推动了专项成果产业化,扶植企业做大做强,形成产业规模,提高整体产业实力。在专项支持下,一批龙头企业进入世界前列,一批骨干企业开始积极参与国际竞争,专项支持的企业在资本市场备受青睐。

    谈及集成电路专项今后的发展,上海市科委总工程师傅国庆表示,面向2020年,专项将围绕传统产业升级和战略性新兴产业发展的需求组织攻关,推动创新成果的规模化应用,培育具有国际竞争力的产业集群,为“创新驱动发展战略”的实施提供科技支撑。

    发布会由科技部重大专项办公室主任陈传宏主持。

关键字:14纳米 编辑:王磊 引用地址:叶甜春:中国14纳米工艺有望明后年实现量产

上一篇:大基金投资的北斗星通推出28nm北斗多模芯片
下一篇:莫大康:中国半导体业离世界强国 还有多远

推荐阅读最新更新时间:2023-10-12 23:44

整体16/14纳米FinFET设备订单恐递延一季
   Needham & Co.半导体设备分析师Edwin Mok 27日针对晶圆代工领域提出了透彻分析,认为相关的半导体设备订单有望在今(2014)年下半年攀高,但16/14奈米FinFET(鳍式场效电晶体)订单却将递延一季。 barron`s.com报导,Mok发表研究报告指出,据了解晶圆代工厂格罗方德(GlobalFoundries;GF)正在提高纽约州Malta厂的20奈米制程产能,而三星电子(Samsung)也正在逐渐增加Austin厂的设备,这似乎支持了近来传出的高通(Qualcomm)将20奈米晶圆代工订单转交给三星、格罗方德的媒体报导。 Mok指出,由于台积电(2330)在28奈米晶圆代工领域拥有领导地位、还在2
[手机便携]
三星迎向FinFET时代11月量产14纳米AP样品
   三星电子(Samsung Electronics)将于11月推出先进代工制程14纳米鳍式场效电晶体(FinFET)样品,而此次应用14纳米制程的应用处理器(AP)试制品,也传出将先提供给高通(Qualcomm)、苹果(Apple)、超微(AMD)等主要客户。 据韩媒Newstomato报导,三星电子系统LSI事业部计画将于年内开始量产14纳米、20纳米晶圆代工产品。扩大产能(Ramp up)时机​​虽仍未决定,但业界分析,三星电子在与高通、苹果签订最终晶圆代工合约后,有可能将于2015年上半扩大产能。   被称作梦幻制程的14纳米FinFET制程,为了减少消耗电力以及提供性能,因此将半导体元件打造成3D立体结构。与20纳米平面
[手机便携]
台积电7月营收年增长14%,乐观7纳米动能强劲
晶圆代工厂台积电(12)日公布7月营收847.58亿元新台币(单位下同),月减1.3%,年增14%,为今年单月业绩次高。累计1-7月营收5444.61亿元,年减2%。 展望第3季,台积电日前预估营收落在2821-2852亿元间,约季增18%,乐观智能手机步入出货旺季,以及5G、高速运算需求启动,7纳米产能几近满载,是下半年主力成长动能。 针对先进制程进度,总裁魏哲家先前财报会时指出,7纳米强化版制程已经量产,预计第3季放量,看好各平台需求强劲至明年,今年7纳米、7纳米强化版制程合计将贡献台积电25%营收。 至于6纳米预估明年下半年设计定案,明年第4季量产;5纳米则受惠5G提前、需求强,将加速在明年上半年量产。 客户库存方面,魏哲家
[手机便携]
联电14纳米 明年试产
    联电(2303)14奈米先进制程生态系统成军,安谋(ARM)及新思(Synopsys)均助阵,加入联电14奈米鳍式场效电晶体(FinFET)合作夥伴。联电表示,14奈米已有128Mb SRAM产品良率产生,预定今年底接受客户设计定案(tape out),明年底试产。 联电虽在先进制程落后台积电,但推进到14奈米制程,包括相关矽智财等生态体系逐步成形,联电昨天与安谋和新思同步宣布共同拓展成为14奈米FinFET的合作夥伴。 联电宣布,以安谋Cortex-A系列处理器为核心架构的核心测试晶片(PQV)已透过联电的14奈米完成设计定案,代表安谋Cortex-A 系列处理器核心通过联电高阶制程验证。 联电表示
[手机便携]
三星领先台积 14纳米进化
    三星昨(21)日宣布成功试产第1颗导入3D 鳍式场效晶体管(FinFET)的14纳米测试芯片,进度领先台积电,显示在苹果「去三星化」趋势已定下,三星力拚台积电的野心只增不减。 韩联社报导,三星与安谋 (ARM)、益华(Cadence)、明导(Mentor)与新思(Synopsis)共同合作,成功试产出旗下第1颗采用FinFET技术的14纳米测试芯片。 三星系统芯片部门主管表示,14纳米FinFET制程技术可提升电子装置效能并降低耗电量,进一步改善行动环境,这也是IBM之后,第2家搭载安谋处理器架构,试产成功的14纳米FinFET测试芯片。 晶圆代工行动装置芯片商机大,FinFET技术可以解决不断微缩的纳米芯片的漏电问题。三星
[半导体设计/制造]
台积16纳米完胜,三星14nm接单欠佳
    半导体设备商透露,三星近期已通知设备相关协力厂,暂缓逻辑晶片厂扩建脚步,主因三星考量旗下14奈米制程遭台积电16奈米完封,短期接单状况欠佳,若在此时继续投资扩厂,恐面临产能大量闲置窘境,对三星相对不利。 至截稿前,无法取得三星回应。业界分析,若三星放缓逻辑晶片扩建脚步,反映台积电16奈米制程气势如虹,几乎已确定苹果下世代处理器A10代工大单落袋,是台积电在先进制程技压三星的一大胜利。 此外,三星逻辑晶片新产能若延后开出,也有助化解一旦产能大量开出后,竞价抢单的疑虑,藉此维持代工价格稳定,让市场在健康机制下运作。 市场看好,随着苹果订单持续增加,台积电今年将扩大资本支出,主要用于加速16奈米及10奈米产
[家用电子]
Cadence和GLOBALFOUNDRIES合作改进20及14纳米节点DFM签收
【中国,2013年5月13日】全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)近日宣布,GLOBALFOUNDRIES已携手Cadence®,为其20和14纳米制程提供模式分类数据。GLOBALFOUNDRIES之所以采用Cadence模式分类和模式匹配解决方案,是因为它们可以使可制造性设计(DFM)加快四倍,这对提高客户硅片成品率和可预测性非常关键。 “我们已集成了Cadence模式分类技术,根据模式相似性将成品率不利因素分成若干模式组,包括不精确模式,从而提高了DRC+这一基于模式匹配的光刻签收流程的效率。”GLOBALFOUNDRIES DFM合伙人兼高级总监Luigi Capodieci表
[半导体设计/制造]
格罗方德公布7纳米制程资讯,预计较14纳米制程提升40%效能
根据科技媒体《ZDNet》的报导,在日前的 2017 年国际电子元件会议(IDEM 2017)上,晶圆代工大厂格罗方德(GlobalFoundries)公布了有关其 7 纳米制程的详细资讯。与当今用于 AMD 处理器,IBM Power 服务器芯片,以及其他产品的 14 纳米制程产品相比,7 纳米制程在密度、性能与效率方面都有显著提升。另外,格罗方德还表示,7 纳米制程将采用当前光刻技术。不过,该公司也计划尽快启用下一代 EUV 光刻技术以降低生产成本。 报导中指出,格罗方德最新一代的 3D 或 FinFET 电晶体,在 7 纳米制程下具有 30 纳米的鳍间距(导电通道之间的间距)、56 纳米的栅极间距、以及 40 纳米的最小
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件
更多每日新闻

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved