EUV微影前进7nm制程,5nm仍存在挑战

最新更新时间:2018-01-24来源: eettaiwan关键字:7nm制程  5nm 手机看文章 扫描二维码
随时随地手机看文章

EUV微影技术将在未来几年内导入10奈米(nm)和7nm制程节点。不过,根据日前在美国加州举办的ISS 2018上所发布的分析显示,实现5nm芯片所需的光阻剂仍存在挑战。

极紫外光(extreme ultraviolet;EUV)微影技术将在未来几年内导入10奈米(nm)和7nm制程节点。 不过,根据日前在美国加州举办的年度产业策略研讨会(Industry Strategy Symposium;ISS 2018)所发布的分析显示,实现5nm芯片所需的光阻剂(photoresist)仍存在挑战。

同时,EUV制造商ASML宣布去年出货了10台EUV系统,今年将再出货20至22台。 该系统将拥有或至少可支持每小时生产125片晶圆所需的250W雷射光源。

IC Knowledge总裁Scotten Jones表示:「在7nm采用EUV的主要部份已经到位,但对于5nm来说,光阻剂的缺陷仍然高出一个数量级。 」

经过20多年的发展,新的和昂贵的系统均有助于为下一代芯片提供所需的优质特性,并缩短制造时间。 Scotten说,这些系统将首先用于制造微处理器等逻辑芯片,随后再应用于DRAM,但现今的3D NAND闪存芯片已经不适用了。

「EUV大幅减少了开发周期以及边缘定位的误差...,但成本降低的不多,至少一开始时并不明显。 此外,还有其他很多的好处,即使没什么成本优势,它仍然具有价值。 」

Jones预计,ASML将在2019-2020年之间再出货70台系统。 这将足以支持在Globalfoundries、英特尔(Intel)、三星(Samsung)和台积电(TSMC)规划中的生产节点。


Jones表示,ASML计划将系统的正常运行时间从现在的75%提高到90%,这同时也是微影技术业者最关切的问题。 此外,他表示相信该公司将会及时发布所需的薄膜,以保护EUV晶圆避免微尘的污染。

为了开发针对5nm可用的抗蚀剂,「我们有12到18个月的时间来进行重大改善。 业界将在明年产出大量晶圆,这将有所帮助。 」Jones并估计,到2019年晶圆厂将生产近100万片EUV晶圆,到了2021年更将高达340万片晶圆。

ASML的目标是在2020年时,将其250W光源所能达到的每小时145片晶圆的吞吐量提高到155片/时。 ASML企业策略和营销副总裁Peter Jenkins在ISS上指出,该公司已经展示实验室可行的375W光源了。

目前该公司的薄膜已经能通过83%的光线了,至今也以245W光源进行超过7,000次的晶圆曝光测试了。 然而,第二代7nm节点在搭配用于250W或更高的光源时,预计还需要一个传输率达到90%的薄膜。

GF、英特尔、三星与台积电的7nm版本

Jones谈话中最有趣的部份内容就是对于10nm、7nm和5nm节点的详细分析。 台积电去年秋天通过7nm制程,目前正使用现有的光学步进器实现量产。 他说,Globalfoundries将在今年晚些时候推出类似的制程。

两家公司计划在明年初量产第二代7nm制程,采用EUV制作触点和通孔,将15个光学层数减少到5个EUV层。 这一制程可望缩短周期时间,而且不需要薄膜。

Globalfoundries去年六月份宣布在2019年采用EUV实现7nm的计划。 Jones「台积电私下告诉客户也计划如此。 」琼斯说。

芯片制造商可能必须使用30mJ/cm2剂量的抗蚀剂,这高于其目标的20mJ/ cm2。 他们还可能必须使用电子束系统检查光罩的缺陷,而不是像EUV系统一样使用13.5mm波长寻找缺陷的光化系统。

Globalfoundries、三星和台积电除了使用触点和通孔外,还计划为不同的7nm版本使用EUV和薄膜来制作1x金属层。 这些制程将提供微缩,并使23层光学层减少到9层EUV。

这正是三星将在明年初推出的首款7nm节点,即7LPP。 台积电的7FF+版本,预计将在2019年中期推出,Globalfoundries则将在明年年底推出7LP+。

Jones详细介绍了他预计到2020年将会看到的各种10nm、7nm和5nm制程版本

Jones表示,英特尔目前使用的10nm制程采用光学步进器实现量产,提供的密度相当于其竞争对手所能实现的最佳7nm版本。 他预期英特尔将在2019年采用EUV升级10nm+制程。

三星和台积电已经在讨论可能在2019年底前提供5nm制程。 他们应该会是第一批使用EUV制造1D金属层的制造商。 他说,如果有更好的抗蚀剂出现,这个制程就能使用EUV减少多达5个切割光罩,让FinFET减少到仅使用1个光罩。

另外,Jenkins表示,ASML已经为支持高数值孔径(NA)的EUV系统完成光学设计部份了,而且整体设计「顺利」。 该公司已于2016年底宣布计划在2024年量产该新系统。

尽管EUV是推动半导体产业制造更小芯片的重要里程碑,但预计并不至于颠覆目前的芯片制造设备和装置市场。 Jones说,晶圆厂将会持续需要大量的现有资本设备和供应,才能与EUV一起迈向未来的制程节点。

关键字:7nm制程  5nm 编辑:王磊 引用地址:EUV微影前进7nm制程,5nm仍存在挑战

上一篇:国产SSD主控企业一览:技术、人才、资金三道坎
下一篇:全新光电和晶元光电将加大6英寸VCSEL晶圆的生产

推荐阅读最新更新时间:2023-10-13 00:03

台积电采购7nm蚀刻制程设备,中微半导体占5名单一席
全球半导体产业的年度重头戏将是7纳米制程布局,目前台积电动作最积极,近期在7纳米制程设备采购策略上,台积电出现重大转变,5大设备商包括应用材料(Applied Materials)、科林研发(LAM) 、东京威力科创(TEL)、日立先端(Hitach)、中微半导体纳入采购名单,涵盖美、日及大陆设备商,台积电致力平衡7纳米制程设备商生态价格的用意不言可喻。 全球半导体产业在进入7纳米制程世代之后,可望是台积电、三星电子(Samsung Electronics)、GlobalFoundries对决局面,业界预期台积电这一盘棋将大赢,就像当年成功押宝28纳米制程在智能手机应用商机,这次台积电在7纳米制程抛出高速运算(HPC)的议题,
[半导体设计/制造]
明年或只有iPhone处理器采用7nm制程
苹果 (AAPL-US) 无法满足 iPhone X 的需求,因为这款手机在世界各地仍然销售一空,但市场已经出现有关于明年 iPhone 的讨论。 据报导,苹果公司准备在 2018 年 9 月推出 3 款 iPhone 手机,并且所有 iPhone 手机的基本设计应该都与 iPhone X 相同。 一份新的报告也揭示了智能手机业务未来的一个小细节,但这对于 iPhone 和 Android 的竞争来说至关重要。 高通 (QCOM-US) 和联发科 (2454-TW) 尚未推出 7 奈米制程的行动处理器。 《数字时代》说,这不是大多数智能手机买家会关心的细节。 苹果明年推出的新手机采用的 A12 芯片将是台积电 7 奈米制程生
[手机便携]
5nm缓存新技术——STT-MRAM
2018年5月29日,IMEC宣布制造了全球最小的SRAM芯片,面积缩小了24%,可适用于未来的5nm工艺。这是今年以来在5nm节点上缓存的最先进技术。 需要指出的是,本设计设计虽然适用于5-nm SRAM,但不适合逻辑单元,因为该SRAM需要3个晶体管,才能提供单个FinFET的性能,显然面积比较大且能耗较高。 图1、IMEC通过形成栅极制造SGT SRAM单元 随着制程迈向5nm甚至3nm,半导体工艺复杂性剧增导致高密度SRAM在先进技术节点处的缩小变得更为有限。为减少面积和能耗,STT-MRAM已成为替代基于SRAM的最后一级高速缓存存储器的有希望的候选者。STT-MRAM器件的核心元件是磁隧道结,其中薄介电层
[嵌入式]
<font color='red'>5nm</font>缓存新技术——STT-MRAM
三星推首款5nm移动处理器Exynos 1080:vivo或首发
今天,三星和 vivo 联合举行了发布会,宣布 Exynos 1080 芯片在中国上市。这是三星采用 EUV FinFET 技术构建的首款 5nm 芯片。就像去年 Exynos 980 芯片首次在 vivo X30 上出现一样,即将面世的 X 系列 vivo 手机可能是首款配备 Exynos 1080 的机型。 与三星的 7nm 工艺相比,5nm 处理器将晶体管数量增加了 80%以上。与 8nm LPP(低功耗增强版)工艺相比,5nm Exynos 1080 的性能提高了 14%,功耗降低了 30%。与 7nm DUV 相比,新芯片的性能提高了 7%,功耗降低了 18%。 Exynos 1080 是具有 1 + 3 + 4
[手机便携]
高通/Exynos 5nm旗舰CPU
iPad Air 4率先用上5nm处理器A14,这颗芯片还将被应用到iPhone 12系列上。苹果A14仿生芯片之后,华为、高通、三星等手机芯片厂商将会陆续跟进。其中高通、三星即将发布的5nm旗舰处理器分别为高通骁龙875和三星Exynos 1000。 据报道,高通骁龙875、三星Exynos 1000均为“1+3+4”八核心设计,即一颗超大核心+三颗大核心+四颗能效核心组成。 消息称三星Exynos 1000和高通骁龙875有望采用ARM最新的超大核Cortex X1以及大核心Cortex A78,四颗能效核心可能是Cortex A55。 由于采用了超大核心,Exynos 1000性能有望会与高通骁龙875的差距缩短,达到近乎相
[手机便携]
遥望5nm:FinFET大热接班人水平GAA初探
尽管传统Finfet投入实用化的时间似乎还不长,但其寿命已经将近终结,10/7nm节点Finfet还可勉强支撑,但之后的5nm,人们要想继续微缩集成电路的尺寸,必须要改良Finfet技术,它的替代者很可能会是近期呼声颇高的水平GAA(水平沟道栅极环绕技术)。 大热门:水平沟道栅极环绕技术 实际上芯片厂商们一直在研究5nm节点水平可用的各种新晶体管技术,不过目前为止只有三星对外公开了自己的计划。今年5月份,三星展示了未来几年技术发展路线图,按该图显示,2020年以前三星会在其4nm节点启用基于纳米片形状的鳍片结构(官方的称呼是MBCFET:Multi-Bridge-Channel MOSFET多路桥接型沟道MOSFET).如
[手机便携]
5G基带芯片工艺节点要进入5nm!上海发布了5G产业三年计划
9月26日,上海正式发布了《上海5G产业发展和应用创新三年行动计划(2019-2021年)》(下称:《行动计划》),力争到2021年将上海打造成全球知名的5G产业发展高地和应用创新策源地。 《行动计划》明确指出,上海将发挥5G研发集聚、网络先行、场景丰富、人才汇聚等优势,做强强项、补齐短板,带动5G全产业链融合发展,建设和培育一批影响面广、带动效果显著的应用示范基地和重点应用项目。具体来说,要实现三大目标: 产业规模大幅提升。到2021年,全市5G产业实现“三个千亿”的目标,即5G制造业、软件和信息服务业、应用产业规模均达到1000亿元。全市5G产业链企业数量超过300家,5G龙头企业进入全国电子百强5家以上,百亿元规模企业8家以
[手机便携]
印度推首款本土ARM芯片:5nm工艺 96核
5月15日消息,对于印度来说,他们正在加大资金支持力度,为的是本土处理器的研发。 现在,印度高级计算发展中心 (C-DAC) 宣布正在本土首款ARM架构的CPU,其整体参数看起来还是相当不错。 从公布的这款AUM处理器看,提供96个ARM内核(ARM Neoverse V1架构,每个小芯片包含 48个V1内核)、96GB HBM3、128 个 PCIe Gen 5通道,基于台积电5nm工艺。 此外,这款处理器的TD是320W,两个芯片上都内置了96MB的二级缓存和96MB的系统缓存,主频3-3.5GHz,其双插槽服务器可以支持最多4个标准GPU加速器,其最快会在年底上市。 C-DAC还准备了Vega系列CPU基于双核和四
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件
随便看看

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved