据报道,日前,美国电脑芯片巨头英特尔旗下的“组件研究集团”对外公布了多项新技术,据称可以在未来十年帮助英特尔芯片不断缩小尺寸、提升性能,其中的一些技术准备将不同芯片进行堆叠处理。
在美国旧金山举办的一次国际半导体会议上,该团队通过多篇论文公布了上述新技术。
过去几年,在制造更小、更快速的芯片方面(所谓“X纳米芯片”),英特尔输给了中国台湾的台积电和韩国三星电子两大对手;如今,英特尔正在千方百计重新赢得芯片制造领域的领导者地位。
此前,帕特·基辛格(Pat Gelsinger)担任英特尔信任首席执行官之后,推出一系列在2025年重新赢得优势地位的商业发展规划。而这一次该公司技术团队推出了一系列“技术性武器”,帮助英特尔在2025年后一直保持技术优势。
据报道,传统的芯片制造都是在二维方向上,在特定面积内整合更多晶体管。英特尔技术团队提出了一个新的技术突破方向,那就是在三维方向上堆叠“小芯片”(或“芯片瓦”),从而在单位体积内整合更强大的晶体管和计算能力。该公司展示的技术显示,可以在相互叠加的小芯片上实现十倍于传统数量的通信连接管道,这也意味着未来小芯片一个叠加在另外一个“身上”的空间很广阔。
半导体上最重要、最基本的组件是晶体管,它们相当于一个开关,代表数字逻辑体系的“1”或“0”状态。英特尔在这次大会上公布的一项可能是最重要的研究成果,正好展示了一种相互堆叠晶体管的新技术。
英特尔技术团队表示,通过晶体管堆叠技术,可以使得在单位尺寸内整合的晶体管数量增长三成到五成。单位面积的晶体管数量越多,半导体的性能也就越强大,这正是全球半导体行业在过去50多年时间里不断发展的最重要原因和规律。
在接受新闻界采访时,英特尔“组件研究集团”总监兼高级工程师保罗·费舍尔(Paul Fischer)表示,通过把半导体零组件一个堆叠在另外一个身上,英特尔技术团队可节省芯片空间,“我们正减少芯片内部连接通道的长度,从而节省能耗,这样不仅提高芯片成本效益,更能增强芯片性能。”
关键字:英特尔 台积电
引用地址:
目标不止2025!英特尔公布“赶超三星台积电”战略
推荐阅读最新更新时间:2024-10-17 21:39
反超台积电重回工艺世界第一!Intel最先进18A芯片即将落地
9月17日消息,Intel和亚马逊网络服务公司 (AWS)今天宣布了一项为期多年、价值数十亿美元的战略扩大合作,双方将共同投资定制芯片,为AI应用性能加速提供支持。 作为扩大合作的的一部分, Intel将在18A(该公最先进的工艺节点、等效1.8nm)工艺上为AWS生产AI架构芯片。此外,还将在Intel 3工艺上为AWS生产定制Xeon 6芯片。 Intel CEO帕特·基辛格表示:“我们与AWS的长期合作关系的扩大反映了我们工艺技术的实力,并为客户工作负载提供了差异化的解决方案。” “Intel的芯片设计和制造能力,加上AWS全面且广泛采用的云、人工智能和机器学习服务,将在我们共享的生态系统中释放创新,支持两家公司业务的增长以
[半导体设计/制造]
消息称英特尔已将 3 纳米以下制程全面交由台积电代工,全球裁员 15% 以求扭转颓势
9 月 9 日消息,据台媒“工商时报”报道,英特尔晶圆代工业务发展受阻,据称已将 3 纳米以下制程全面交由台积电代工,并启动全球裁员 15% 的计划以求扭转颓势。 台媒引用一位“半导体行业人士”指出,先进制程投入成本高昂,而随着竞争对手逐渐落后,行业呈现“赢者通吃”的趋势。英特尔的 CPU 从 Lunar Lake 开始采用台积电代工模式,虽然英特尔仍在坚持晶圆代工业务,但博通等公司已对英特尔提供的服务感到担忧,认为其不适合量产。 根据英特尔最新一季财报,晶圆代工业务亏损扩大至 28 亿美元(IT之家备注:当前约 198.94 亿元人民币),营业利润率为-65.5%。英特尔公司坦言他们在爱尔兰工厂扩张 Intel 3、Intel
[半导体设计/制造]
消息称英特尔挖角台积电工程师,芯片代工竞争加剧
7 月 30 日消息,据台媒工商时报报道,英特尔正在积极挖角台积电在亚利桑那州的高级工程师,以提升其芯片代工业务的竞争力。面对台积电进军美国市场的强势姿态,英特尔试图通过这一“人才争夺战”来缩短与台积电之间的技术差距。 IT之家注意到,近年来英特尔代工业务(IFS)表现不佳,未能达到预期目标,外部订单也低于预期。此外,英特尔甚至将下一代 AI 加速器“Falcon Shores”的生产外包给台积电,导致成本大幅上升。这些挑战迫使英特尔寻求新的战略,而挖角台积电工程师正是其中之一。 虽然挖角人才短期内难以显效,但英特尔希望通过这一举措长期提升工艺效率和技术能力,最终与台积电正面竞争。英特尔 CEO 帕特・格尔辛格曾公开表达对 IFS
[半导体设计/制造]
台积电法说会:TSMC 2.0与英特尔IDM 2.0
当英特尔通过 IDM 2.0 进入代工业务时,我印象深刻。是的,英特尔以前也尝试过代工业务,但这次他们通过 IDM 2.0 改变了公司的面貌,可以说是“全力以赴”。进展令人印象深刻,今天我认为英特尔已经准备好通过提供可靠的替代方案来取代台积电的领先业务,从而获得非台积电的业务。价值一万亿美元的问题是:英特尔会在竞争中抢走台积电的业务吗?我当然希望如此,这是为了半导体行业的更大利益。 在最近的台积电投资者电话会议上,也是魏哲家担任董事长兼首席执行官后的第一次电话会议,台积电将其代工战略定为 Foundry 2.0。这不是战略的改变,而是基于台积电多年来成功实践的新品牌,增加了额外的产品和服务以吸引客户。3D IC 封装是一个明显
[半导体设计/制造]
Intel酷睿Ultra 200V首次完全台积电代工!3nm、6nm的组合
6月19日消息,Intel已经官宣了下代低功耗处理器Lunar Lake的架构、技术细节,但还没有具体型号、参数上市时间,制造工艺也没提。 根据最新消息,Lunar Lake也就是未来的酷睿Ultra 200V系列,将首次完全外包给台积电代工,其中计算模块是台积电N3B 3nm,平台控制模块则是台积电N6 6nm。 事实上,代号Meteor Lake的第一代酷睿Ultra 100系列除了核心计算模块是Intel 4工艺,其他模块都是台积电代工,但官方从未确认具体工艺节点。 Lunar Lake预计第三季度末正式发布,首次引入全新的Lion Cove P核架构、Skymont E核架构、Xe2-LPG核显架构,并首次整合封装内存(1
[嵌入式]
Intel Lunar Lake超低功耗处理器现身:台积电3nm
3月28日消息,Intel将在今年晚些时候推出的超低功耗处理器Lunar Lake,现在第一次看到了它的验证测试平台,供调试之用的。 和之前官方展示的裸片一样,可以看到由三颗小芯片组成(其中一个应该是占位和保持形状的),一侧整合封装了两颗LPDDR5X内存,另外三个方向都有保护和固定用的金属边框。 之前展示的样片 进一步消息确认,Lunar Lake包含MX Compute Die、MMX SoC Die两个分离式模块,其中前者的制造工艺并非Intel 20A,而是采用了台积电N3B,也就是3nm级别。 它包含4个Lion Cove架构的P核心、4个Skymont架构的E核心,都不支持超线程,也就是最多8核心8线程,也没有
[嵌入式]
国际半导体产业协会预估台积电、英特尔年内建成 2nm 晶圆厂
3 月 28 日消息,国际半导体产业协会(SEMI)近日发布产业链报告,认为芯片巨头台积电和英特尔有望在今年年底之前建成 2 纳米晶圆厂。 IT之家援引 SEMI 报告,该机构预估台积电 8 英寸晶圆的月产能为 67500 片;而英特尔的月产能为 202500 片。 SEMI 认为英特尔有望最快实现 2 纳米芯片的商用,旗下的 PC CPU Arrow Lake 是首款采用 2 纳米节点制造的芯片。 SEMI 认为虽然台积电 2 纳米今年的月产能仅有英特尔的三分之一左右,一旦苹果公司选择为后续芯片采用 2 纳米工艺,那么产能会明显提升。 SEMI 认为三星今年不会建成 2 纳米晶圆厂,不过三星公司此前曾表示预计将于 2025 年开
[半导体设计/制造]
获苹果、英特尔、AMD 频频追单,台积电 3nm 收入大涨
3 月 26 日消息,中国台湾经济日报称,台积电 3nm 再获苹果、英特尔及超微等三大客户追单,订单逐季看增,预计将一路旺到年底。 据报道,台积电去年第四季度 3nm 贡献营收比重约 15%,今年受益于大客户量产效应带动,3nm 营收占比有望突破 20%,成为第二大营收贡献来源,仅次于 5nm。 就目前已知信息,苹果今年 iPhone 16 系列新机所采用的 A18 处理器以及新 Mac 采用的 M4 处理器两款主力 3nm 芯片都将在第 2 季开始量产,预计将占据大部分产能。 英特尔 Lunar Lake 的 CPU、GPU、I / O 芯片部分同样确定会在第二季度于台积电投片,这也是英特尔首次将主流消费性平台全系列芯片委由台积
[半导体设计/制造]