AMD 350亿美元收购赛灵思获市场监管总局附加限制性条件批准

发布者:Mengyun最新更新时间:2022-01-27 来源: 网络关键字:AMD  赛灵思 手机看文章 扫描二维码
随时随地手机看文章
相比迟迟不能获得各国批准的NVIDIA收购ARM一案,AMD斥资350亿美元收购FPGA厂商赛灵思的交易就顺利多了。1月27日,国家市场监管总局附加限制性条件批准了这一交易,此后AMD在跟NVIDIA、Intel的竞争中更有优势了。


根据市场监管总局官网消息,市场监管总局收到超威半导体公司收购赛灵思公司股权案的经营者集中反垄断申报。

图片

经审查,市场监管总局决定附加限制性条件批准此项经营者集中。要求交易双方和集中后实体履行如下义务:

(一)向中国境内市场销售超威 CPU、超威 GPU 与赛灵思 FPGA 时,不得以任何方式强制进行搭售,或者附加任何其他不合理的交易条件;不得阻碍或限制客户单独购买或使用上述产品;不得在服务水平、价格、软件功能等方面歧视单独购买上述产品的客户。

(二)在与中国境内企业既有合作基础上,进一步推进相关合作,并依据公平、合理、无歧视原则,向中国境内市场继续供应超威 CPU、超威 GPU、赛灵思 FPGA 和相关软件、配件。

(三)确保赛灵思 FPGA 的灵活性和可编程性,继续开发并确保赛灵思 FPGA 产品系列的可获得性,确保其开发方式与基于 ARM 的处理器相兼容且符合赛灵思在交易前的计划。

(四)继续保证向中国境内市场销售的超威 CPU、超威 GPU、赛灵思 FPGA 与第三方 CPU、GPU 和 FPGA 的互操作性;上述互操作性水平不低于超威 CPU、超威 GPU 与赛灵思 FPGA 的互操作性水平;互操作性升级的相关信息、功能和样品应当于升级后 90 天内提供给第三方 CPU、GPU、FPGA 制造商。

(五)对第三方 CPU、GPU 和 FPGA 制造商的信息采取保护措施,与第三方 CPU、GPU 和 FPGA 制造商签订保密协议;将第三方 CPU、GPU 和 FPGA 制造商的保密信息储存在独立且互不相通的硬件系统中。

自生效日起6年后,集中后实体可以向市场监管总局提出解除行为性条件的申请。

2020年10月27日,AMD宣布斥资350亿美元收购FPGA大厂赛灵思,交易将全部使用AMD的股票进行收购。合并后,AMD CEO苏姿丰博士将继续担任CEO,赛灵思CEO Victor Peng将加入新公司担任总裁。届时,至少两名赛灵思高管也将加入AMD管理团队。据悉,新公司将拥有多达1.3万名工程技术人员,合并年研发投入27亿美元。

此前,英国、美国、欧盟等监管机构已经批准了AMD对赛灵思的收购。随着此次中国国家市场监管总局反垄断局对该交易的批准,意味着该交易即将顺利完成。

AMD顺利收购赛灵思,可使赛灵思的FPGA与AMD现有CPU处理器、GPU显卡、加速计算卡形成完整的高性能计算体系,能够更好的与Intel、NVIDIA在数据中心等关键市场进行竞争。

以下是《市场监管总局关于附加限制性条件批准超威半导体公司收购赛灵思公司股权案反垄断审查决定的公告》原文:

市场监管总局收到超威半导体公司(以下简称超威)收购赛灵思公司(以下简称赛灵思)股权案(以下简称本案)的经营者集中反垄断申报。经审查,市场监管总局决定附加限制性条件批准此项经营者集中。根据《中华人民共和国反垄断法》(以下简称《反垄断法》)第三十条规定,现公告如下:


一、立案和审查程序

2021年1月19日,市场监管总局收到本案经营者集中反垄断申报。经审核,市场监管总局认为该申报材料不完备,要求申报方予以补充。2021年4月7日,市场监管总局确认经补充的申报材料符合《反垄断法》第二十三条规定,对此项经营者集中予以立案并开始初步审查。2021年5月7日,市场监管总局决定对此项经营者集中实施进一步审查。2021年8月5日,经申报方同意,市场监管总局决定延长进一步审查期限。2021年9月30日,进一步审查延长阶段届满前,申报方申请撤回案件并得到市场监管总局同意。2021年9月30日,市场监管总局对申报方的再次申报予以立案审查。目前,本案处于进一步审查延长阶段,截止日期为2022年1月27日。市场监管总局认为,此项集中对全球和中国境内CPU、GPU加速器、FPGA市场具有或可能具有排除、限制竞争效果。在审查过程中,市场监管总局征求了有关政府部门、行业协会、同业竞争者及下游客户意见,了解相关市场界定、市场参与者、市场结构、行业特征等方面信息,聘请独立第三方咨询机构对本案竞争问题进行经济分析,并对申报方提交的文件、材料真实性、完整性和准确性进行了审核。


二、案件基本情况

收购方:超威于1969年在美国注册成立,1979年、2015年分别在纽约证券交易所、纳斯达克证券交易所上市,股权分散,无最终控制人,主要从事中央处理器(CPU)、图形处理器(GPU)的研发、生产和销售。


被收购方:赛灵思于1984年在美国注册成立,1989年在纳斯达克证券交易所上市,股权分散,无最终控制人,主要从事可编程门阵列(FPGA)的研发、生产和销售。


2020年10月26日,交易各方签署协议,超威拟以换股方式收购赛灵思全部股权。交易完成后,原超威股东持有集中后实体74%股权,原赛灵思股东持有集中后实体26%的股权。


三、相关市场

(一)相关商品市场。

经审查,超威的CPU、GPU加速器与赛灵思的FPGA存在相邻关系。


1、CPU

CPU是计算机中负责读取并执行指令的核心部件,主要由控制器和运算器组成。CPU主要用于数据计算、交换和处理,在运算机制、应用领域和电路设计等方面与GPU、FPGA等集成电路存在显著区别。本案将CPU界定为独立的相关商品市场。


2、GPU加速器

加速器是提升服务器运算和处理数据速度的处理器统称,常见加速器包括GPU加速器、FPGA加速器和ASIC加速器。不同加速器应用场景、应用领域、价格、运算效率和功耗等方面差异较大,相互之间不具有替代性。本案将GPU加速器界定为独立的相关商品市场。


3、FPGA

FPGA是现场重新编程的半定制化集成电路,其既解决了ASIC等定制化集成电路通用性不足的问题,又克服了CPU等通用集成电路功耗高、体积大等缺点,可广泛应用于通信、汽车、医疗等领域。本案将FPGA界定为独立的相关商品市场。


(二)相关地域市场。

本案所涉相关商品均在全球范围内供应和采购,供应商在全球范围内展开竞争,产品在不同国家不存在明显价格差异,且产品运费占最终售价比例较低,不存在显著跨境贸易壁垒。因此,上述商品的相关地域市场界定为全球,同时考察中国境内市场的情况。


四、竞争分析

根据《反垄断法》第二十七条规定,市场监管总局从参与集中的经营者在相关市场的市场份额及其对市场的控制力、相关市场的市场集中度、集中对下游用户企业和其他有关经营者的影响等方面,深入分析了此项经营者集中对市场竞争的影响,认为此项集中对全球和中国境内CPU、GPU加速器、FPGA市场具有或可能具有排除、限制竞争效果。


(一)集中后实体在CPU、GPU加速器、FPGA市场具有排除、限制竞争的能力。


1、集中后实体在FPGA市场具有很强的市场力量。2020年,在FPGA市场,赛灵思全球和中国境内市场份额分别为50%—55%、50%—55%,均排名第一,具有很强的市场力量。


2、CPU、GPU加速器和FPGA面对相同客户群,三者存在相邻关系。CPU、GPU加速器和FPGA共同构成影响数据中心服务器性能的核心部件,相互间性能不匹配或者互操作性不足会导致服务器陷入性能瓶颈。同时,CPU、GPU加速器等集成电路在设计过程中需要使用FPGA制作原型验证片,以确保产品运行稳定可靠。


3、集中后实体是全球唯一能够同时提供CPU、GPU加速器和FPGA三种产品的厂商。随着市场对运算能力和运算速度需求的不断上升,CPU、GPU加速器和FPGA一揽子解决方案的重要性将不断提升。集中后实体有能力利用其在FPGA上的市场力量,搭售其CPU、GPU加速器,或者通过拒绝向竞争对手供应FPGA,或者降低竞争对手CPU、GPU加速器与其FPGA的互操作性,影响竞争对手的竞争力。


(二)集中后实体在CPU、GPU加速器、FPGA市场具有排除、限制竞争的动机。


CPU、GPU加速器和FPGA市场发展潜力巨大。数字经济领域,尤其是人工智能产业的指数级发展使得CPU、GPU加速器和FPGA需求快速增长,市场规模逐年扩大。经济学分析显示,集中后实体如果从事上述搭售、拒绝供应和降低互操作性等行为,能够显著提高相关商品的销售量,扩大市场份额、增加利润。


(三)集中可能在CPU、GPU加速器和FPGA市场产生排除、限制竞争的效果。


1、集中后实体可能搭售CPU、GPU加速器和FPGA。集中后实体可能将FPGA与CPU、FPGA与GPU加速器或FPGA与CPU、GPU加速器进行搭售,迫使客户放弃采购竞争对手的CPU、GPU加速器,损害客户利益和选择权,排除、限制竞争。


2、集中后实体可能拒绝向其他CPU、GPU加速器竞争者提供FPGA。集中后实体可以借助其在FPGA市场较强的市场力量,拒绝向其他CPU、GPU加速器竞争者提供FPGA,提高其他CPU、GPU加速器竞争者芯片原型的研发成本,为自身CPU、GPU加速器升级换代获得先发优势,排除、限制竞争。


3、集中后实体可能降低第三方CPU、GPU加速器与其FPGA的互操作性。CPU、GPU加速器与FPGA配合使用需要满足互操作性要求。集中后实体可能借助自身在FPGA市场的市场力量,通过降低自身FPGA与第三方CPU、GPU加速器互操作性,排除、限制竞争。


(四)市场进入壁垒高,短期内难以出现新的有效竞争者。


CPU、GPU加速器和FPGA均属于资本和技术密集型产品,研发难度高,周期长,投资额大,客户对产品质量和稳定性要求高。新进入者需投入大量资金、时间研发和试产,以保证良品率,并得到客户认可和接受,短期内市场上难以出现新的竞争者对集中后实体形成有效竞争约束。


五、附加限制性条件的商谈

审查过程中,市场监管总局将本案具有或可能具有排除、限制竞争效果的审查意见及时告知申报方,并与申报方就如何减少此项经营者集中对竞争产生的不利影响等有关问题进行了多轮商谈。对申报方提交的限制性条件承诺,市场监管总局按照《经营者集中审查暂行规定》,重点从限制性条件的有效性、可行性和及时性方面进行了评估。


经评估,市场监管总局认为,申报方于2022年1月13日提交的附加限制性条件承诺方案(见附件)可以减少此项经营者集中对竞争造成的不利影响。


六、审查决定

鉴于此项经营者集中在CPU、GPU加速器和FPGA市场具有或可能具有排除、限制竞争效果,根据申报方提交的附加限制性条件承诺方案,市场监管总局决定附加限制性条件批准此项集中,要求交易双方和集中后实体履行如下义务:


(一)向中国境内市场销售超威CPU、超威GPU与赛灵思FPGA时,不得以任何方式强制进行搭售,或者附加任何其他不合理的交易条件;不得阻碍或限制客户单独购买或使用上述产品;不得在服务水平、价格、软件功能等方面歧视单独购买上述产品的客户。


(二)在与中国境内企业既有合作基础上,进一步推进相关合作,并依据公平、合理、无歧视原则,向中国境内市场继续供应超威CPU、超威GPU、赛灵思FPGA和相关软件、配件。


(三)确保赛灵思FPGA 的灵活性和可编程性,继续开发并确保赛灵思FPGA产品系列的可获得性,确保其开发方式与基于ARM的处理器相兼容且符合赛灵思在交易前的计划。


(四)继续保证向中国境内市场销售的超威CPU、超威GPU、赛灵思FPGA与第三方CPU、GPU和FPGA的互操作性;上述互操作性水平不低于超威CPU、超威GPU与赛灵思FPGA的互操作性水平;互操作性升级的相关信息、功能和样品应当于升级后90天内提供给第三方CPU、GPU、FPGA制造商。


(五)对第三方CPU、GPU和FPGA制造商的信息采取保护措施,与第三方CPU、GPU和FPGA制造商签订保密协议;将第三方CPU、GPU和FPGA制造商的保密信息储存在独立且互不相通的硬件系统中。


限制性条件的监督执行除按本公告办理外,超威于2022年1月13日向市场监管总局提交的附加限制性条件承诺方案对交易双方和集中后实体具有法律约束力。自生效日起,交易双方和集中后实体应每半年向市场监管总局报告本承诺方案的履行情况。


自生效日起6年后,集中后实体可以向市场监管总局提出解除行为性条件的申请。市场监管总局将依申请并根据市场竞争状况作出是否解除的决定。未经市场监管总局批准解除,集中后实体应继续履行限制性条件。


市场监管总局有权通过监督受托人或自行监督检查交易双方和集中后实体履行上述义务的情况。交易双方和集中后实体如未履行或违反上述义务,市场监管总局将根据《反垄断法》相关规定作出处理。

  

本决定自公告之日起生效。

市场监管总局
2022年1月21日


关键字:AMD  赛灵思 引用地址:AMD 350亿美元收购赛灵思获市场监管总局附加限制性条件批准

上一篇:TI公布2021年营收,汽车和工业占比超60%,并承诺扩大产能
下一篇:联电涉美光商业机密案迎来新进展,二审判罚2000万元新台币

推荐阅读最新更新时间:2024-11-04 18:26

Spartan-DSP:Xilinx中国区运营总经理发言
赛灵思Spartan-DSP系列发布媒体见面会 时间:2007年4月16日 9:40-11:20 地点:北京国际饭店   吴晓东:各位尊敬的记者媒体朋友早上好,我下面比较详细地介绍一下我们XtremeDSP,这相当于我们打出来的商标和口号,这里面包括Virtex-5 SXT和Spartan-DSP产品,首先一个想跟大家分享的为什么会用FPGA做DSP,DSP表示的是数字信号处理,它并不代表某一种芯片,而很多人可能会把它联想为其它的DSP芯片,实际上数字信号处理有很多种不同的解决方法,可以拿普通的DSP,可以拿普通的MCU可以做数字信号处理,FPGA也可以做数字信号处理,FPGA做数字处理它的特点是什么呢?在普通的DSP
[嵌入式]
AMD 以全新第二代 Versal 系列器件扩展领先自适应 SoC 产品组合
AMD 以全新第二代 Versal 系列器件扩展领先自适应 SoC 产品组合,为 AI 驱动型嵌入式系统提供端到端加速 — 第二代 Versal 系列产品组合中首批器件借助下一代 AI 引擎将每瓦 TOPS 提升至高 3 倍,同时将基于 CPU 的标量算力较之第一代提升至高 10 倍 — — 斯巴鲁位列首批宣布计划部署第二代 Versal AI Edge 系列的客户之中,为下一代EyeSight ADAS 视觉系统提供支持 — 2024 年 4 月 9 日,德国纽伦堡(国际嵌入式展)——AMD(超威,纳斯达克股票代码:AMD)今日宣布扩展 AMD Versal™ 自适应片上系统( SoC )产品组合,推出全新第二代 V
[网络通信]
<font color='red'>AMD</font> 以全新第二代 Versal 系列器件扩展领先自适应 SoC 产品组合
赛灵思可重组储存加速解决方案亮相
赛灵思(Xilinx)近日宣布在2017年闪存高峰会(Flash Memory Summit 2017)展出可重组储存加速解决方案。赛灵思与其合作伙伴透过一系列演讲与展示,特别展现了高效能储存解决方案在企业与数据中心现阶段及下一代的应用。 今年大会首度对外公开的Xilinx NVMe-over-Fabrics参考设计方案,为开发者提供一个弹性平台,不仅协助开发各种可扩充储存解决方案,还能将客制化加速功能整合到自己的储存数组。此款参考设计方案不须用到专属x86处理器或外接网卡,因此能开发出高度整合、高可靠性且低价的解决方案。 该公司单芯片储存解决方案,整合NVMe-over-Fabric以及锁定的RDMA卸除技术,并搭配一个处理子系
[半导体设计/制造]
AMD Fab36量产提速 下季开始65nm光刻试产
  【eNet硅谷动力消息】于05年底才刚投产的AMD位于德国德累斯顿的Fab36工厂,开始加速量产。第一批12英寸芯片已经生产出来。虽然AMD并没透露这批芯片将用在哪些处理器上,但预计AMD将很快公布具体情况。目前Fab36工厂每周将可以生产13000块芯片,但生产良率如何还待进一步确定。   而AMD的合作伙伴和分销商的消息表示,AMD处理器现在供货非常紧张,主要因为Opteron 800系列处理器受市场吹捧,供不应求。AMD目前占据4P处理器市场40%的份额,而AMD也相信能在年底前将取得这块市场的领先地位。   尽管如此,现在AMD在产量上还存在问题,因此也造成了部分芯片采用Strained SOI技术,而还有一些只能
[焦点新闻]
AMD控联发科等侵权案 美ITC启动调查
集微网消息,据海外媒体报道,美国国际贸易委员会(ITC)今天表示,将对AMD公司指控联发科等4家公司侵权案启动调查,调查电视、智能手机、平板计算机和其他消费电子产品使用的特定绘图处理器和零件。 彭博社报导,AMD指控联发科、LG电子,Vizio和Sigma Designs侵犯绘图处理器与加速处理器相关3项专利案。 AMD寻求禁止LG电子和Vizio电视输美,这些电视内有联发科和Sigma Designs制造的绘图处理器和零件。 AMD表示,自己在相关专利研究设计方面投入了大量精力,这些侵权行为是对自己的伤害,对于三星等合法授权用户也不公平。 AMD希望能够禁止侵权产品在美国的销售和进口,但未提出金钱索赔。 路透社报导,ITC已经点
[手机便携]
基于高速超微型C8051F300单片机的CCD驱动电路设计
   1 常用的CCD驱动时序产生方法   CCD厂家众多,型号各异,其驱动时序的产生方法也多种多样,一般有以下4种:   (1)数字电路驱动方法   这种方法是利用数字门电路及时序电路直接构建驱动时序电路,其核心是一个时钟发生器和几路时钟分频器,各分频器对同一时钟进行分频以产生所需的各路脉冲。该方法的特点是可以获得稳定的高速驱动脉冲,但逻辑设计和调试比较复杂,所用集成芯片较多,无法在线调整驱动频率。   (2)EPROM驱动方法   这种驱动电路一般在EPROM中事先存放所有的CCD时序信号数据,并由计数电路产生EPROM的地址使之输出相应的驱动时序。该方法结构相对简单、运行可靠,但仍需地址产生硬件电路,所需EPR0M
[单片机]
基于高速<font color='red'>超微</font>型C8051F300单片机的CCD驱动电路设计
Nvidia官司缠身 暂停为英特尔开发芯片组
日前,据国外媒体报道,Nvidia日前宣布,暂时停止为英特尔新处理器开发芯片组,直至双方之间的授权纠纷得以解决。 Nvidia在一份声明中称:“英特尔面向消费者和市场错误地声称我们并未获得新的DMI总线授权,使我们无法继续为英特尔未来的处理器开发芯片组,直至明年在法庭上解决该问题。当前,我们决定暂停为英特尔DMI处理器开发芯片组。” 对于Nvidia而言,当前的局面十分不利。AMD已经发布了针对Windows 7而设计的Radeon HD 5800系列显卡,而英特尔也在忙于开发自己的Larrabee平台。
[嵌入式]
Vivado IP集成器设计演示
Vivado IP集成器 Vivado起航 大家好,欢迎Vivado的一个快速演示,它是Xilinx新的设计套件,应用到7系列和以上的系列器件。 以下是中文释义: 开始 当你打开Vivado IDE集成设计环境的时候,你首先看到的是开始页,在右边是文档,方法指导手册和指引。 左边是向导,他指导你创建新的工程,包括如何从ISE 和Planahead工具迁移到Vivado。 快速集成设计环境概要 创建一个新的工程后,Vivado IDE集成设计环境包含工程总结标签就打开了,这个标签给你有关你的工程信息,比如现在的状态,编译流程,设置,错误和警告信息。 这个顶层菜单和工具条给你访问到通用的功能。 你工程的设计源
[嵌入式]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件
随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved