S3C2440 2440init.s分析第一篇(一)

发布者:bianzitong521最新更新时间:2016-05-04 来源: eefocus关键字:S3C2440  2440init.s 手机看文章 扫描二维码
随时随地手机看文章
S3C2440 2440init.s分析第一篇(一)

在网上转的,收集起来,下次要查看的时候方便点。

s3c2440启动文件分析
s3c2440启动文件分析
;=========================================

; [url=URL]NAME[/url]: 2440INIT.S

; DESC: C start up codes

      Configure memory, ISR ,stacks

   Initialize C-variables

; HISTORY:

; 2002.02.25:kwtark: ver 0.0

; 2002.03.20:purnnamu: Add some functions for testing STOP,Sleep mode

; 2003.03.14:DonGo: Modified for 2440.

;=========================================

 

    GET option.inc

    GET memcfg.inc

    GET 2440addr.inc

 

BIT_SELFREFRESH EQU    (1<<22)    ;bit[22]=1,others=0(把1左移22位)

 

;Pre-defined constants        ;系统的工作模式设定

USERMODE    EQU     0x10

FIQMODE     EQU     0x11

IRQMODE     EQU     0x12

SVCMODE     EQU     0x13

ABORTMODE   EQU     0x17

UNDEFMODE   EQU     0x1b

MODEMASK    EQU     0x1f

NOINT       EQU     0xc0

 

;The location of stacks        ;系统的堆栈空间设定

UserStack    EQU    (_STACK_BASEADDRESS-0x3800)    ;0x33ff4800 ~

SVCStack    EQU    (_STACK_BASEADDRESS-0x2800)    ;0x33ff5800 ~

UndefStack    EQU    (_STACK_BASEADDRESS-0x2400)    ;0x33ff5c00 ~

AbortStack    EQU    (_STACK_BASEADDRESS-0x2000)    ;0x33ff6000 ~

IRQStack    EQU    (_STACK_BASEADDRESS-0x1000)    ;0x33ff7000 ~

FIQStack    EQU    (_STACK_BASEADDRESS-0x0)    ;0x33ff8000 ~

 

;arm处理器有两种工作状态 1.arm:32位 这种工作状态下执行字对准的arm指令 2.Thumb:16位这种工作状

;态执行半字对准的Thumb指令

;因为处理器分为16位 32位两种工作状态 程序的编译器也是分16位和32两种编译方式 所以下面的程序用

;于根据处理器工作状态确定编译器编译方式

;code16伪指令指示汇编编译器后面的指令为16位的thumb指令

;code32伪指令指示汇编编译器后面的指令为32位的arm指令

;这段是为了统一目前的处理器工作状态和软件编译方式(16位编译环境使用tasm.exe编译

;Check if tasm.exe(armasm -16 ...@ADS 1.0) is used.

 

    GBLL    THUMBCODE    ;定义一个全局变量

    [ {CONFIG} = 16            ;if config==16 这里表示你的目前处于领先地16位编译方式

THUMBCODE SETL {TRUE}        ;设置THUMBCODE 为 true表示告诉系统当前想用thumb,但实际启动时不行,只能启动后再跳

                            ; ][|]表示if else endif

        CODE32                ;启动时强制使用32位编译模式

         |

THUMBCODE SETL {FALSE}        ;如果系统要求是ARM指令,则直接设置THUMBCODE 为 false 说明当前的是32位编译模式

    ]

 

         MACRO                ;宏定义

    MOV_PC_LR

         [ THUMBCODE

        bx lr

         |

        mov    pc,lr

         ]

    MEND

 

         MACRO

    MOVEQ_PC_LR

         [ THUMBCODE

        bxeq lr        ;相等Z=1,则跳转

         |

        moveq pc,lr

         ]

    MEND

 

;注意下面这段程序是个宏定义 很多人对这段程序不理解 我再次强调这是一个宏定义 所以大家要注意了

;下面包含的HandlerXXX HANDLER HandleXXX将都被下面这段程序展开

;这段程序用于把中断服务程序的首地址装载到pc中,有人称之为“加载程序”。

;本初始化程序定义了一个数据区(在文件最后),34个字空间,存放相应中断服务程序的首地址。每个字

;空间都有一个标号,以Handle***命名。

;在向量中断模式下使用“加载程序”来执行中断服务程序。

;这里就必须讲一下向量中断模式和非向量中断模式的概念

;向量中断模式是当cpu读取位于0x18处的IRQ中断指令的时候,系统自动读取对应于该中断源确定地址上的;

;指令取代0x18处的指令,通过跳转指令系统就直接跳转到对应地址

;函数中 节省了中断处理时间提高了中断处理速度标 例如 ADC中断的向量地址为0xC0,则在0xC0处放如下

;代码:ldr PC,=HandlerADC 当ADC中断产生的时候系统会

;自动跳转到HandlerADC函数中

;非向量中断模式处理方式是一种传统的中断处理方法,当系统产生中断的时候,系统将interrupt

;pending寄存器中对应标志位置位 然后跳转到位于0x18处的统一中断

;函数中 该函数通过读取interrupt pending寄存器中对应标志位 来判断中断源 并根据优先级关系再跳到

;对应中断源的处理代码中

 

         MACRO

$HandlerLabel HANDLER $HandleLabel

 

$HandlerLabel

    sub    sp,sp,#4    ;decrement sp(to store jump address)

    stmfd    sp!,{r0}    ;PUSH the work register to stack(lr does't push because it return to original address)

    ldr     r0,=$HandleLabel;load the address of HandleXXX to r0

    ldr     r0,[r0]     ;load the contents(service routine start address) of HandleXXX

    str     r0,[sp,#4]      ;store the contents(ISR) of HandleXXX to stack

    ldmfd   sp!,{r0,pc}     ;POP the work register and pc(jump to ISR)

    MEND

;将$HandleLabel地址空间中的数据给PC,中断服务程序的入口

 

 

    IMPORT |Image$$RO$$Limit| ; End of ROM code (=start of ROM data)

    IMPORT |Image$$RW$$Base|   ; Base of RAM to initialise

    IMPORT |Image$$ZI$$Base|   ; Base and limit of area

    IMPORT |Image$$ZI$$Limit| ; to zero initialise

 

    IMPORT    Main

;导入要用到的字符常量

 

    AREA    Init,CODE,READONLY

 

;异常中断矢量表(每个表项占4个字节) 下面是中断向量表 一旦系统运行时有中断发生 即使移植了操作

;系统 如linux 处理器已经把控制权交给了操作系统 一旦发生中断 处理器还是会跳转到从0x0开始

;中断向量表中某个中断表项(依据中断类型)开始执行

;具体中断向量布局请参考s3c44b0 spec 例如 adc中断向量为 0x000000c0下面对应表中第49项位置向量地址0x0+4*(49-1)=0x000000c0

 

    ENTRY

;板子上电和复位后 程序开始从位于0x0处开始执行硬件刚刚上电复位后 程序从这里开始执行跳转到标

;为ResetHandler处执行

 

    ;1)The code, which converts to Big-endian, should be in little endian code.

    ;2)The following little endian code will be compiled in Big-Endian mode.

    ; The code byte order should be changed as the memory bus width.

    ;3)The pseudo instruction,DCD can't be used here because the linker generates error.

   

    ;条件编译,在编译成机器码前就设定好

    ASSERT    :DEF:ENDIAN_CHANGE    ;判断ENDIAN_CHANGE是否已定义

    [ ENDIAN_CHANGE                ;如果已经定义了ENDIAN_CHANGE,则判断,here is FALSE

        ASSERT :DEF:ENTRY_BUS_WIDTH    ;判断ENTRY_BUS_WIDTH是否已定义

        ][ ENTRY_BUS_WIDTH=32    ;如果已经定义了ENTRY_BUS_WIDTH,则判断是不是为32

          ChangeBigEndian            ;DCD 0xea000007

        ]

    ;在bigendian中,地址为A的字单元包括字节单元A,A+1,A+2,A+3,字节单元由高位到低位为A,A+1,A+2,A+3

                  地址为A的字单元包括半字单元A,A+2,半字单元由高位到低位为A,A+2

        [ ENTRY_BUS_WIDTH=16

        andeq    r14,r7,r0,lsl #20   ;DCD 0x0007ea00    也是b    ChangeBigEndian指令,只是由于总线不一样而取机器码的顺序不一样

                                  ;先取低位->高位    上述指令是通过机器码装换而来的

 

        [ ENTRY_BUS_WIDTH=8

        streq    r0,][r0,-r10,ror #1] ;DCD 0x070000ea 也是b    ChangeBigEndian指令,只是由于总线不一样而取机器码的顺序不一样

        ]

    |

          ResetHandler        ;//here is the first instrument 0x00

    ]

      HandlerUndef    ;handler for Undefined mode    ;0x04

      HandlerSWI    ;handler for SWI interrupt        ;0x08

      HandlerPabort    ;handler for PAbort            ;0x0c

      HandlerDabort    ;handler for DAbort            ;0x10

            ;reserved                            ;0x14

      HandlerIRQ    ;handler for IRQ interrupt        ;0x18

      HandlerFIQ    ;handler for FIQ interrupt        ;0x1c

 

;@0x20

      EnterPWDN    ; Must be @0x20.

 

 

;通过设置CP15的C1的位7,设置存储格式为Bigendian,三种总线方式

ChangeBigEndian ;//here ENTRY_BUS_WIDTH=16

;@0x24

    [ ENTRY_BUS_WIDTH=32

        DCD    0xee110f10    ;0xee110f10 => mrc p15,0,r0,c1,c0,0

        DCD    0xe3800080    ;0xe3800080 => orr r0,r0,#0x80; //Big-endian

        DCD    0xee010f10    ;0xee010f10 => mcr p15,0,r0,c1,c0,0

        ;对存储器控制寄存器操作,指定内存模式为Big-endian

        ;因为刚开始CPU都是按照32位总线的指令格式运行的,如果采用其他的话,CPU别不了,必须转化

        ;但当系统初始化好以后,则CPU能自动识别

    ]

    [ ENTRY_BUS_WIDTH=16

        DCD 0x0f10ee11

        DCD 0x0080e380

        DCD 0x0f10ee01

        ;因为采用Big-endian模式,采用16位总线时,物理地址的高位和数据的地位对应

        ;所以指令的机器码也相应的高低对调

    ]

    [ ENTRY_BUS_WIDTH=8

        DCD 0x100f11ee

        DCD 0x800080e3

        DCD 0x100f01ee

    ]

    DCD 0xffffffff ;swinv 0xffffff is similar with NOP and run well in both endian mode.

    DCD 0xffffffff

    DCD 0xffffffff

    DCD 0xffffffff

    DCD 0xffffffff

    b ResetHandler

 

;Function for entering power down mode

; 1. SDRAM should be in self-refresh mode.

; 2. All interrupt should be maksked for SDRAM/DRAM self-refresh.

; 3. LCD controller should be disabled for SDRAM/DRAM self-refresh.

; 4. The I-cache may have to be turned on.

; 5. The location of the following code may have not to be changed.

 

;void EnterPWDN(int CLKCON);

EnterPWDN

    mov r2,r0        ;r2=rCLKCON 保存原始数据 0x4c00000c 使能各模块的时钟输入

    tst r0,#0x8        ;测试bit[3] SLEEP mode? 1=>sleep

    bne ENTER_SLEEP    ;C=0,即TST结果非0,bit[3]=1

 

;//进入PWDN后如果不是sleep则进入stop

 

;//进入Stop mode

ENTER_STOP

    ldr r0,=REFRESH        ;0x48000024   DRAM/SDRAM refresh config

    ldr r3,[r0]            ;r3=rREFRESH

    mov r1, r3

    orr r1, r1, #BIT_SELFREFRESH    ;Enable SDRAM self-refresh

    str r1, [r0]        ;Enable SDRAM self-refresh

;//Enable SDRAM self-refresh

    mov r1,#16            ;wait until self-refresh is issued. may not be needed.

   subs r1,r1,#1

    bne %B0

;//wait 16 fclks for self-refresh

    ldr r0,=CLKCON        ;enter STOP mode.

    str r2,[r0]

;//??????????????

 

    mov r1,#32

   subs r1,r1,#1    ;1) wait until the STOP mode is in effect.

    bne %B0            ;2) Or wait here until the CPU&Peripherals will be turned-off

                    ;Entering SLEEP mode, only the reset by wake-up is available.

 

    ldr r0,=REFRESH ;exit from SDRAM self refresh mode.

    str r3,[r0]

 

    MOV_PC_LR        ;back to main process

       

 

ENTER_SLEEP

    ;NOTE.

    ;1) rGSTATUS3 should have the return address after wake-up from SLEEP mode.

 

    ldr r0,=REFRESH

    ldr r1,[r0]        ;r1=rREFRESH

    orr r1, r1, #BIT_SELFREFRESH

    str r1, [r0]        ;Enable SDRAM self-refresh

;//Enable SDRAM self-refresh

 

    mov r1,#16            ;Wait until self-refresh is issued,which may not be needed.

   subs r1,r1,#1

    bne %B0

;//Wait until self-refresh is issued,which may not be needed

 

    ldr    r1,=MISCCR        ;IO register

    ldr    r0,[r1]

    orr    r0,r0,#(7<<17) ;Set SCLK0=1, SCLK1=1, SCKE=1.

    str    r0,[r1]

 

    ldr r0,=CLKCON        ; Enter sleep mode

    str r2,[r0]

 

    b .            ;CPU will die here.

;//进入Sleep Mode,1)设置SDRAM为self-refresh

;//                   2)设置MISCCR bit[17] 1:sclk0=sclk 0:sclk0=0

;//                                 bit[18] 1:sclk1=sclk 0:sclk1=0

;//                                 bit[19] 1:Self refresh retain enable

;//                                         0:Self refresh retain disable

;//                                         When 1, After wake-up from sleep, The self-refresh will be retained.

 

WAKEUP_SLEEP

    ;Release SCLKn after wake-up from the SLEEP mode.

    ldr    r1,=MISCCR

    ldr    r0,[r1]

    bic    r0,r0,#(7<<17) ;SCLK0:0->SCLK, SCLK1:0->SCLK, SCKE:0->=SCKE.

    str    r0,[r1]

;//设置MISCCR

 

    ;Set memory control registers

     ldr    r0,=SMRDATA

    ldr    r1,=BWSCON    ;BWSCON Address    ;//总线宽度和等待控制寄存器

    add    r2, r0, #52    ;End address of SMRDATA

0

    ldr    r3, [r0], #4    ;数据处理后R0自加4,[R0]->R3,R0+4->R0

    str    r3, [r1], #4

    cmp    r2, r0

    bne    %B0

;//设置所有的memory control register,他的初始地址为BWSCON,初始化

;//数据在以SMRDATA为起始的存储区

 

    mov r1,#256

   subs r1,r1,#1    ;1) wait until the SelfRefresh is released.

    bne %B0

;//1) wait until the SelfRefresh is released.

 

    ldr r1,=GSTATUS3     ;GSTATUS3 has the start address just after SLEEP wake-up

    ldr r0,[r1]

 

    mov pc,r0

;//跳出Sleep Mode,进入Sleep状态前的PC

 

 

 

;//异常中断宏调用

    LTORG

HandlerFIQ      HANDLER HandleFIQ

HandlerIRQ      HANDLER HandleIRQ

HandlerUndef    HANDLER HandleUndef

HandlerSWI      HANDLER HandleSWI

HandlerDabort   HANDLER HandleDabort

HandlerPabort   HANDLER HandlePabort

 

IsrIRQ

    sub    sp,sp,#4       ;reserved for PC

    stmfd    sp!,{r8-r9}

 

    ldr    r9,=INTOFFSET    ;地址为0x4a000014的空间存着中断的偏移

    ldr    r9,[r9]            ;I_ISR

    ldr    r8,=HandleEINT0

    add    r8,r8,r9,lsl #2

    ldr    r8,[r8]

    str    r8,[sp,#8]

    ldmfd    sp!,{r8-r9,pc}

;//外部中断号判断,通过中断服务程序入口地址存储器的地址偏移确定

;//PC=[HandleEINT0+][INTOFFSET]]

 

;=======

; ENTRY

;扳子上电和复位后 程序开始从位于0x0执行b ResetHandler 程序从跳转到这里执行

;板子上电复位后 执行几个步骤这里通过标号在注释中加1,2,3....标示 标号表示执行顺序

;1.禁止看门狗 屏蔽所有中断

;=======

ResetHandler

 

;//1.禁止看门狗 屏蔽所有中断

    ldr    r0,=WTCON       ;watch dog disable

    ldr    r1,=0x0

    str    r1,[r0]

 

    ldr    r0,=INTMSK

    ldr    r1,=0xffffffff ;all interrupt disable

    str    r1,[r0]

 

    ldr    r0,=INTSUBMSK

    ldr    r1,=0x3ff        ;all sub interrupt disable

    str    r1,[r0]

 

    [ {FALSE}

            ;//rGPFDAT = (rGPFDAT & ~(0xf<<4)) | ((~data & 0xf)<<4);

            ;//Led_Display

    ldr    r0,=GPFCON        ;//F-IO In/Out config 10 10 10 10 00 00 00 00

    ldr    r1,=0x5500            ;//00 = Input 01 = Output

    str    r1,][r0]                ;//10 = EINT[0] 11 = Reserved   

    ldr    r0,=GPFDAT        ;//F-IO data register

    ldr    r1,=0x10

    str    r1,[r0]

    ]


关键字:S3C2440  2440init.s 引用地址:S3C2440 2440init.s分析第一篇(一)

上一篇:S3C2440 2440init.s分析第一篇(二)
下一篇:S3C2440 2440init.s分析第二篇(二)

推荐阅读最新更新时间:2024-03-16 14:52

S3C2440开发板-LCD基础(源代码)
首先了解TFT LCD的时序,每个VSYNC信号表示一帧数据的开始,每个HSYNC表示一行数据的开始,无论这些数据是否有效,每个VCLK表示正在传输一个像素的数据,无论它是否有效。VSPW称为垂直同步信号的脉宽,VBPD称为垂直同步信号的后肩,VFPD称为垂直同步信号的前肩。HSPW称为水平同步信号的脉宽,HBPD称为水平同步信号的后肩,HFPD称为水平同步信号的前肩。查看时序图,VSYNC信号有效时,表示一帧数据的开始,VSPW表示VSYNC信号的脉冲宽度为(VSPW+1)个HSYNC信号周期,即(VSYNC+1)行,这(VSPW+1)行的数据无效。VSYNC信号脉冲之后,还要经过(VBPD+1)个HSYNC信号周期,有效的行数
[单片机]
<font color='red'>S3C2440</font>开发板-LCD基础(源代码)
2440串口linux编程,S3C2440串口通讯的相关配置
UART配置的相关寄存器如下(按s3c2440手册中的顺序列出): 1.ULCONn寄存器:线性控制寄存器 功能:设置奇偶校验,停止位, 数据位(5-8位) 注意:一般设置为无校验,一个停止位,数据位为8位,也就是常说的“8N1”,此时寄存器值为0x3。(bit =0为正常模式,否则为红外模式); 2.UCONn寄存器:通道n控制器 功能:选择UART时钟源、设置UART中断方式 注意:可选择PCLK、UEXTCLK或FCLK/n。bit =1为回送模式,用于测试;bit 和bit 分别控制传输和接收模式,初学者常设置为中断请求或查询模式,bit =bit =01。 3.UFCONn寄存器:FIFO控制寄存器 功能:用于设
[单片机]
s3c2440对nandflash的操作
nandflash在对大容量的数据存储中发挥着重要的作用。相对于norflash,它具有一些优势,但它的一个劣势是很容易产生坏块,因此在使用nandflash时,往往要利用校验算法发现坏块并标注出来,以便以后不再使用该坏块。nandflash没有地址或数据总线,如果是8位nandflash,那么它只有8个IO口,这8个IO口用于传输命令、地址和数据。nandflash主要以page(页)为单位进行读写,以block(块)为单位进行擦除。每一页中又分为main区和spare区,main区用于正常数据的存储,spare区用于存储一些附加信息,如块好坏的标记、块的逻辑地址、页内数据的ECC校验和等。 三星公司是最主要的nandf
[单片机]
基于S3C2440的U-BOOT的start.S分析
在了解了ARM相关的汇编指令后,同时结合网上各位大虾的提点开始阅读u-boot的启动代码,现将分析过程记录如下 可执行文件及内存映射 我们可以把可执行文件分为2种情况:存放态和运行态 1.存放态:可执行文件经过烧到存储介质上(flash或磁盘)的分布,此时可执行文件通常有2部分组成,代码段和数据段,代码段又分为可执行代码段 (.text)和只读数据段(.rodata),数据段可以分为初始化数据段(.data)和未初始化代码段(.bss),如下: +-------------+----------- | .bss | (ZI) +-------------+-- 数据段 | .data | (RW) +-----------
[单片机]
移植U-Boot.1.2.0到友善之臂S3C2440 (2)
8、在个文件中添加“CONFIG_S3C2440”,使得原来s3c2410的代码可以编译进来。 (1)/include/common.h文件的第454行: #if defined(CONFIG_S3C2400) || defined(CONFIG_S3C2410) || defined(CONFIG_LH7A40X) || defined(CONFIG_S3C2440) (2)/include/s3c24x0.h文件的第85、95、99、110、148、404行: #if defined(CONFIG_S3C2410) || defined (CONFIG_S3C2440) (3)/cpu/arm920t/s3c24x0/inte
[单片机]
s3c2440】第四课:外部中断
外部中断初始化流程 外部中断的流程图如下: 此处不考虑中断优先级,涉及的寄存器如下: 外部中断配置 一、初始化中断 将系统的模式(MODE)从SVC(supervise)模式设置位USER模式。将M4~M0设置为b10000即可。 CPSR寄存器详细描述: 各种模式下M4~M0的值: 打开中断总开关。CPSR中的第6位表示中断总开关。当I等于0时,irq中断使能。 初始化外部中断,中断控制器中的INTMSK寄存器可以屏蔽各种中断,需要解除外部中断的屏蔽。INTMSK的默认值为0xFFFFFFFF。0表示使能中断,1表示屏蔽中断。 INTMSK寄存器详细信息: INTMOD设置中断模式:0: IRQ MOD
[单片机]
【<font color='red'>s3c2440</font>】第四课:外部中断
s3c2440裸机-内存控制器(三-2、norflash编程之适配访问时序)
前面我们了解了 norFlash的特性和原理 ,那么cpu是如何和nor进行通信的呢?下面开始详细介绍。 1.内存控制器适配norflash 如图是S3C2440的内存控制器的可编程访问周期读写时序,里面的时间参数要根据外部norflash的性能进行配置,这里先列出时间参数的含义: Tacs: Address set-up time before nGCSn(表示地址信号A发出多久后才能发出nGCS片选) Tcos: Chip selection set-up time before nOE(表示片选信号nGCS发出多久后才能发出读使能信号) Tacc:access cycle(数据访问周期) Tacp:page模式下的访问周
[单片机]
<font color='red'>s3c2440</font>裸机-内存控制器(三-2、norflash编程之适配访问时序)
S3C2440-LCD图片显示
折腾了几日,终于可以将图片显示在LCD上了,我使用的东华的WXCAT35-TG3#001 TFT LCD。首先使用PHOTOSHOP软件将图片改成宽320,高240,注意不要反了。然后用Image2Lcd_32软件提取出数组。我选的是24位真彩。所以一个像素3个字节,显示的时候,通过位运算将3个字节合到一起,显示在一个像素上。 Image2Lcd_32的配置方法: #include 2440addr.h #include picture.h //垂直同步信号的脉宽、后肩和前肩 #define VSPW 15 #define VBPD 3 #defi
[单片机]
S3C2440-LCD图片显示
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved