高速ADC系统中减少数字反馈

最新更新时间:2011-10-15来源: 互联网关键字:高速ADC  数字反馈 手机看文章 扫描二维码
随时随地手机看文章
模数转换器 (ADC) 输出频谱中也有可能观察到某些数字反馈的现象,从而导致转换器动态范围性能的下降。尽管良好的布局可以帮助减轻耦合回模拟输入的数字噪声的影响,但是这种办法也许不足以消除数字反馈这个问题。本文解释了数字反馈,并讨论了一种新的创新性 ADC,这种 ADC 内置了一些功能,在良好设计的布局也许不足以解决问题的情况下,这些功能可用来克服数字反馈。

  数字反馈

  数字反馈可能由于容性耦合、地电流或甚至波导动作而产生。即使是非常之小的反馈因素也会在 ADC 输出频谱中引起不希望有的音调。当一个无偏移的 ADC 接收一个 1LSB 量级的非常微弱信号时,这个 ADC 非常像一个具 120dB 增益的放大器:被驱动的所有输出将以与输入信号相同的频率提供极大的功率。

  数字反馈可能发生在器件级或系统级上。ADC 之前的宽带增益会加重这种影响。在低信号电平时,数字反馈可能以增大的奇次谐波形式出现,或者在延迟的反馈作用下改变噪声层的形状,或者以某种噪声层增大的形式出现。积分噪声性能通常不会受到太大的影响,不过在严重的情况下,噪声层的集中区域有可能被抬升 20dB 之多。如果有一个碰巧与抬高的噪声层区域撞上的窄带应用,那么这就意味着实实在在的 20dB 量级的信噪比 (SNR) 损失。

  在低信号电平下,如果失调电压很大 (以致代码不能穿过主要的位边界),则数字反馈被消除。在数字反馈难以控制的地方,可以考虑故意引入偏移电压。在高信号电平时,数字反馈一般在一定程度上被解除了相关性,因此不像在低信号电平时那么明显。但这时数字反馈仍然可能在某种程度上降低 SNR。

  在确定是否发生数字反馈的过程中,有意引入或清除失调电压的能力可以是一种有效的工具。假如,当存在一个低信号电平时,SNR 在引入失调电压的情况下有所改善,则表明正在发生数字反馈。

  

严重数字反馈的典型表现

 

  图 1:严重数字反馈的典型表现 (采用 6 级流水线时)

  图 1 显示了相对严重的高频数字反馈的模拟结果,该情形与我们研究过的客户的一些布局实例产生的结果非常相像。尽管是以更加严重的形式,但是这仍然代表了 ADC 本身的反馈机制。

  噪声层的整形与流水线延迟有关。具有偶数流水线级的 ADC 将在奈奎斯特频率下产生一个峰值 (而不是这里所观察到的为零)。如果所关注的频谱区域局限于 DC 和 1/4 奈奎斯特 (Nyquist) 频率之间,您可以认为数字反馈不是问题。具有一个较大流水线延迟的 ADC 将在这些特性之间呈现较短的时间间隔。

  进入编码时钟的数字反馈可能产生 2 阶和 4 阶甚至其他阶谐波,但是仅在较高信号电平时才比较明显。这与以下情况类似:耦合进时钟的模拟输入功率会对时钟进行相位调制,从而产生 2 阶谐波失真。进入放大器或进入非快速稳定网络的较低频率反馈,可能产生有一些零点、而不是抬高某些区域的噪声层,而且可能往往提高靠近 DC 或奈奎斯特频率的区域。实际情况也许涉及这些反馈机制中的若干种,这往往会产生更加复杂的噪声层。

  

进入未实现良好稳定网络中放大的较低频数字反馈示例

 

  图 2:进入未实现良好稳定网络中放大的较低频数字反馈示例

  图 2 仅示出了低频反馈的一个例子。这种工作特性可能并不稳定,因而会产生出现在不同位置的“零”。这些深谷零的位置提供了起因的相关线索,因为它们指示了在频域中的那些点上产生极小功率的重复图形。这可被看作是一个精细复杂的弛豫振荡器,涉及 ADC 之前的增益以及各种延迟 (包括流水线延迟)。一个高阶滤波器可以改变这种反馈行为,或者在采用具微秒延迟的 SAW 滤波器的情况下,可以相当有效地控制反馈行为。这种不稳定的反馈行为是由热噪声和输入电源激发的。对多次转换进行平均后,这类反馈行为可以产生相当一致的噪声层升高。例如,通过在驱动器放大器下面走数据总线,可以产生这类反馈行为。

  如果选择了不良的布局,则器件级和系统级上的数字反馈均会变得更糟。通常,给定的设计似乎将拥有兼顾这方面性能所需的全部特性。长的输出总线、以低特性阻抗布线以及在接收设备端很重的容性负载所有这一切都导致在输出级产生更大的脉冲电流。类似地,采用最大的 OVDD (数字输出电源电压) 最大限度地增大了数字电流。如果降低数字输出电压摆幅,就会相应地降低耦合回模拟电路的数字噪声。在电路板底面放置 OVDD 旁路、增大引线电感、大体积电容器、小直径通孔、厚的电路板、散热等等所有这一切都增大了电源轨至输出部分的阻抗,从而增大了跨地回路产生的信号。把 OGND 回接至一个接地不良的焊盘会使情况更糟。所有这些都将在 IC 基片上导致更多的接地反弹。使事情更糟的是,非对称地处理模拟和时钟输入也会导致数字反馈。对称地处理这些输入将保持采样过程或时钟接收器的共模抑制,并降低数字反馈。举一个不对称的例子: 将一个大测试焊盘放置在刚好位于ADC 下方的电路板底部的两个输入之一上,而将另一个测试焊盘安放于一定距离之外的另一个输入上,这种做法可以满足线路内测试人员的要求,但这种不对称性将会损害 ADC 性能。如果您必须提供探测,则把测试焊盘并排放置,使信号走线从中穿过,并在这些元件之后靠近 ADC 的地方布设终端。测试焊盘是无引线的电容器,如果这么用,而不是在不同长度的传输线尾端充当起缩短作用的容性组件,那么在 GHz 频率上也许是有益的。

  避免将一个输入布置在电路板顶面,另一个布置在电路板底面,这听起来也许是显然的事。除了与高频行为有关的非对称,这样的布置还会拾取布满电路板走线的两个平面之间的电位差。

  甚至不要用层的改变使差分放大器的输出反向。差分放大器的 + 输出不必一定驱动 ADC 的 + 输入,它们是可互换的。就 AC 应用而言,这一般来说没有关系。如果确实有关系,那么在驱动器之前实现。

  内部数字反馈大部分是一种高频现象。较低的采样率往往不那么成问题,除非到负载的距离增大了。如果从负载返回的反射信号在不到 1/2 个时钟周期内消失,那么它们就不会产生数字反馈。

关键字:高速ADC  数字反馈 编辑:神话 引用地址:高速ADC系统中减少数字反馈

上一篇:原子频标中AD9852芯片的应用
下一篇:放大器电路设计中的常见问题解析

推荐阅读最新更新时间:2023-10-12 20:31

高速ADC抖动产生SNR问题解析
您在使用一个高速模数转换器 (ADC) 时,总是期望性能能够达到产品说明书载明的信噪比 (SNR) 值,这是很正常的事情。您在测试 ADC 的 SNR 时,您可能会连接一个低抖动时钟器件到转换器的时钟输入引脚,并施加一个适度低噪的输入信号。如果您并未从您的转换器获得 SNR 产品说明书标称性能,则说明存在一些噪声误差源。如果您确信您拥有低噪声输入信号和一种较好的布局,则您的输入信号频率以及来自您时钟器件 抖动 的组合可能就是问题所在。您会发现“低抖动”时钟器件适合于大多数 ADC 应用。但是,如果 ADC 的输入频率信号和转换器的 SNR 较高,则您可能就需要改善您的时钟电路。   低抖动时钟器件充其量有宣称的 1 微微秒抖
[模拟电子]
<font color='red'>高速ADC</font>抖动产生SNR问题解析
利用高速ADC设计用于汽车的LIDAR系统
LIDAR(激光探测与测距)通过雷达用于大范围定位、测距和目标轮廓描绘应用领域,这种系统由能在要求的范围内发射脉冲或连续激光的激光器和用于反射信号分析的高速、低噪声接收器组成。发射的激光作用在目标物体上,并被目标物体所改变。根据目标的反射特性,一部分光被反射/散射回接收器。发射信号特性的改变能用于确定目标的特性,在最通常的应用中,传播时间(TOF)被用于确定距离。 随着模拟技术的不断改善,LIDAR在很多具有广泛前景的领域得到应用,ADC技术的发展可以实现更高精度和更低功率的系统设计。 汽车系统设计师开发成熟的LIDAR系统,可以根据交通情况自动地控制汽车速度和刹车系统,这样的系统还能动态地控制与其它汽车和障碍物的距离,甚至能管
[嵌入式]
基于DSP实现的无差拍控制逆变器
随着计算机以及各种精密自动化设备、电子设备被广泛应用于通信、工业自动化控制、办公自动化等领域 , 逆变器作为UPS的重要组成部分,近年来得到了迅速展。 对逆变器的控制成为研究重点,即要求其输出波形稳态精度高、总谐波畸变率低和动态响应快。目前,瞬时 PID控制、重复控制等技术都在应用中占有重要地位。但这两种技术都有难 以克服的缺点,如瞬时 PID控制难以实现数字化;重复控制的动态响应慢。美国著名控制理 论专家卡尔曼于 60年代初提出了数字控制的无差拍控制思想。随着电力电子技术的发展,80 年代中期,无差拍控制被应用于逆变器控制,它具有瞬时响应快、精度高、 THD小等特点, 是一种优秀的控制策略。 1 无差拍控制逆变器的控制原理
[嵌入式]
MSP430 MCU eZ430 开发工具新添高速ADC与高精度FIR滤波器目标板
2007 年 1 月 15 日,北京讯 日前,德州仪器 (TI) 宣布推出两款针对 eZ430 开发工具的全新目标板 T2012 与 MSP-Mojo,为从事便携式应用的电池供电设计人员提供了更高灵活性与增强的功能,构建了功能齐备的低成本开发环境。T2012采用 MSP430F2012 超低功耗 MCU,并集成了高性能 200 ksps 10 位 ADC,包含三个目标板,而售价仅为 10 美元。大受欢迎的 eZ430 评估与开发工具采用超小型 U 盘形状设计,该产品不仅使新用户能够在数分钟内快速评估 MSP430 MCU架构,而且还能自始至终为经验丰富的开发人员提供完成整个 MSP430F20xx 项目所需的全部
[新品]
用于高速ADC的低抖动时钟稳定电路的设计
   0 引言   近年来,由于半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分辨率图像、视频处理及无线通信等领域的广泛应用,对高速、高精度、基于标准COMS工艺的可嵌入式ADC的需求日益迫切。此外对于正在兴起的基于IP库设计和片上系统(SOC)集成研究来说,对低功耗、小面积、低电压以及可嵌入设计的ADC核心模块需求更甚。   由于高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对稳定的采样时钟的需求越来越迫切。随着通信系统中的时钟速度迈人吉赫兹级,相位噪声和时钟抖动成为模拟设计中十分关键的因素。
[模拟电子]
解析基于开关电源驱动的高速ADC设计方案
系统设计人员正面临越来越多的挑战,他们必须在不降低系统元件(如高速资料转换器)性能的情况下让设计最大程度地实现节能。设计人员们可能转而採用许多以电池供电的应用(如某种手持终端、软体无线设备或可携式超音波扫描器),也可能缩小产品的外形尺寸,因而必须寻求减少发热的诸多方法。 极大降低系统功耗的一种方法是对高速资料转换器的 电源 进行最佳化。资料转换器设计和製程技术的一些最新进展,让许多新型ADC可直接由开关电源来驱动,因而达到最大化功效的目的。 系统设计人员们习惯在交换式稳压器和ADC之间使用一些低杂讯、低压降稳压器(LDO),以清除输出杂讯和开关频率突波(请参见图1)。 图1:从传统电源转到最大功效电源。 但是,这种乾净的电源设计
[电源管理]
解析基于开关电源驱动的<font color='red'>高速ADC</font>设计方案
消除模数转换中的数字反馈
消除模数转换链路中的 数字反馈 可能是一个挑战。在把数字输出与模拟信号链路及编码时钟隔离开来的板级设计过程中,即使在极为谨慎的情况下,模数转换器 (ADC) 输出频谱中也有可能观察到某些数字反馈的现象,从而导致转换器动态范围性能的下降。尽管良好的布局可以帮助减轻耦合回模拟输入的数字噪声的影响,但是这种办法也许不足以消除数字反馈这个问题。本文解释了数字反馈,并讨论了一种新的创新性 ADC,这种 ADC 内置了一些功能,在良好设计的布局也许不足以解决问题的情况下,这些功能可用来克服数字反馈。   数字反馈   数字反馈可能由于容性耦合、地电流或甚至波导动作而产生。即使是非常之小的反馈因素也会在 ADC 输出频谱中引起不希望有的
[模拟电子]
消除模数转换中的<font color='red'>数字</font><font color='red'>反馈</font>
ADI推出最新高速差分放大器驱动高速ADC
Analog Devices, Inc最新推出一款高速差分放大器——ADA4927,为工程师提供了高性能、低噪声和低功耗的业界最佳组合,适合于驱动功耗敏感的通信和仪器仪表系统中的高增益模数转换器(ADC)。ADA4927差分放大器所消耗的电流比其它同类器件小一半,增益为10时的无杂散动态范围(SFDR)大于80 dB,比其它ADC驱动器高出6 dB。即使在这样的高增益下,ADA4927的电流反馈架构允许它在从直流到大于100 MHz的输入带宽范围内保持性能,而其它ADC驱动器的性能在频率超过70 MHz时会迅速下降。 ADA4927可以使用单端-差分和差分-差分配置,并专为驱动目
[模拟电子]
ADI推出最新高速差分放大器驱动<font color='red'>高速ADC</font>
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved