SpringSoft发布新版Laker系统 提供OA数据库标

最新更新时间:2011-11-03来源: 互联网关键字:SpringSoft  Laker 手机看文章 扫描二维码
随时随地手机看文章

SpringSoft发布新版Laker系统 提供OA数据库标准支持

 专业IC设计软件全球供货商SpringSoft, Inc.今天宣布,最新版Laker™ Custom Layout Automation System开始供货,提供业界最完善且卓越的OpenAccess (OA)数据库标准的支持。这个版本建立在SpringSoft与其他业界领袖多年合作开发兑现OA承诺所需基础架构与技术上。

  最新版的Laker系统与OA数据库和API完全兼容,可作为不同供货商互操作IC设计环境的核心;支持所有必要的接口、链接库与设计套件 – 包括TSMC的互操作制程设计套件(iPDKs) – 到异质工具环境中的作业;也能够搭配其他定制IC工具使用,例如Cadence的Virtuoso®。互操作性意味着Cadence的Virtuoso产生的版图可使用于Laker系统,反之亦然。

  SpringSoft定制IC设计解决方案产品营销协理Duncan McDonald表示:「SpringSoft大量投资使OpenAccess成为IC设计人员实用的标准。我们非常乐见这个版本的Laker完全支持OA,兑现真正互操作标准的承诺,并强化我们解决方案的整体自动化优势,没有辜负我们的努力。」

  OA的承诺

  OA标准的努力从运用专为IC设计而建立的单一标准数据库,大幅缩减典型EDA流程中数据转换步骤的目标开始。因为完全无需数据库转换,这也可以预防工具之间通讯而损失数据。

  OA建立在标准数据库与API之上,避免数据转换时的冲突与模棱两可,并具备支持名称对应、数据完整性、汇入、导出与其他例行数据库杂务的各种功能。

  最新版Laker系统支持上述所有标准化功能,确保真正可互操作的平台适用于不同工具流程。SpringSoft的OpenAccess作法中最重要的部份就是要确保文件交换、数据交换与共同执行模型等3种OA应用界面的不同供货商互操作性。虽然大多数EDA供货商脚本都使用数据交换接口(例如,应用软件运用OpenAccess API存取设计数据,然后重新格式化成为应用软件所使用的独家执行模型),SpringSoft拥护更紧密结合的执行模型接口。运用执行模型,应用软件可在分享式OpenAccess执行模型上同一内存中共同合作。

  SpringSoft与主要OA支持厂商密切合作,包括Synopsys、Magma Design Automation、Mentor Graphics与TSMC,在完善的环境中测试和建置OA标准。证明了与各种工具供货商之间的互操作性,并广泛测试最新版OA以确保其可靠度与顺畅的完整性。

  Laker系统支持OA,扩及于TSMC的业界首创互操作性制程设计套件IPL PDKs (iPDKs)。iPDK支持专为TSMC的65-nm制程而设计的丰富功能,具备从40nm到28nm支持的蓝图。

关键字:SpringSoft  Laker 编辑:神话 引用地址:SpringSoft发布新版Laker系统 提供OA数据库标

上一篇:Dialog与台积电携手开发适用于电源管理芯片的B
下一篇:赛灵思宣布采用 28 纳米工艺加速平台开发

推荐阅读最新更新时间:2023-10-12 20:31

SoC验证与Siloti能见度自动增强系统【SpringSoft
2011年3月1日台湾新竹 — 专业化IC设计软体全球供应商SpringSoft今天宣布,具备顺畅、方便好用的系统芯片(SoC)验证与侦错流程的Siloti™能见度自动增强系统开始供货。这个最新的软件版本纳入了全新可重复利用的特性分析数据库,减少多余的分析时间;并且在运用SpringSoft Verdi™自动化侦错系统执行侦错时,可以加速设计准备时间,比旧版系统快10倍以上。 SpringSoft的Siloti系统从逻辑模拟记录所需的最基本信号资料,实现对复杂IC与SoC设计功能特性的完全能见度。这个流程使仿真成本降到最低,并提供资料让Verdi系统用来实现更高效率侦错与分析。这个全新Siloti版本让工程师们能够选
[半导体设计/制造]
海思大规模采用SpringSoft的验证与定制设计方案
专业IC设计软件全球供货商SpringSoft, Inc.今天宣布,与海思半导体有限公司(HiSilicon Technologies Co., Ltd.)已经达成了战略合作协议,经此海思半导体将会大规模的采用SpringSoft公司的Verdi™自动化侦错系统、Laker™ 版图自动化系统与Siloti™能见度自动增强系统等产品。 海思半导体有限公司成立于2004年10月,前身是创建于1991年的华为集成电路设计中心。 目前全球有100个以上的国家与地区采用海思半导体ASICs,包括通讯芯片组与数字媒体SoC解决方案等综合性产品在内。海思总部位于中国深圳,在北京、上海及美国硅谷和瑞典均有设计部门,部署先进EDA
[半导体设计/制造]
日商CM ENGINEERING采用SpringSoft VERDI侦错系统为其设计标准流程
2011年11月15日日本横滨 —全球IC设计的EDA供货商SpringSoft今日宣布,已获得CM Engineering Co. Ltd. (CM-E) 采用Verdi全自动侦错系统作为其标准侦错平台。藉由采用Verdi,CM Engineering 期望能大幅改善验证效率,针对第三方验证服务中日益增加的验证复杂度所产生的需求,提供实时而有效率地响应。 CM-E采用了先进的芯片设计与验证流程以及高阶的EDA技术,以让工程师们能有效率地达成客户的需求,并持续加强验证环境。SpringSoft的Verdi侦错软件已被整合入此高阶验证流程中,Verdi在此流程中提供了业界最佳的自动化侦错能力,并使流程中各种不同的软件套件得以在
[半导体设计/制造]
SpringSoft研发副总李炯霆获选加入Si2董事会
2012年6月6日台湾新竹 — 专业IC设计软件全球供货商SpringSoft, Inc.今天宣布,该公司物理设计事业部副总经理李炯霆获选加入芯片整合倡导组织(Silicon Integration Initiative,Si2)的2012-2013董事会。Si2是业界顶尖半导体、系统、EDA与制造公司的最大组织,致力于开发和推广标准以改善集成电路设计和制造的方式,以便加速上市前置时间、降低成本,进而克服深亚微米设计的挑战(www.si2.org)。 李炯霆将为Si2董事会贡献超过25年的EDA与半导体业界经验。在担任SpringSoft研发副总之前,曾经是Nanovata Design Automation共同创办人兼执行
[半导体设计/制造]
SpringSoftLAKER与CALIBRE REALTIME整合
专业IC设计软件全球供货商SpringSoft今天发表其具备全新面向sign-off版图流程的Laker™ 定制版图软件,而明导国际(Mentor Graphics)今天也同步发表全新Calibre RealTime平台。SpringSoft 整合Calibre RealTime至Laker 系统,提供在Laker OpenAccess (OA)版图环境中的实时设计规范检查(DRC)功能,实现在设计建立时的sign-off质量物理验证。这项独家功能让Laker用户能够以更短时间产生高质量的定制版图,即使在最先进的技术制程中,也能够更快速地实现晶圆厂sign-off流程。Laker 面向sign-off版图流程已经开始支持最新版
[半导体设计/制造]
四大EDA高层为本土IC设计把脉施良方
Cadence、Synopsys(新思)和Mentor Graphics三大厂商占了全球EDA行业70%的市场份额。然而,三大厂商背后是上百家各有特色的EDA公司。其中不乏佼佼者,比如SpringSoft(思源)在波形显示、查错及某些全定制板图设计应用上有一定的主导地位。因此,如果IC设计公司希望能建立先进而有竞争力的设计验证流程,采用多家工具是不可避免的。《电子工程专辑》记者在“2009年IC设计调查”期间采访了四大EDA厂商的高层,以为本土IC设计发展献策。 Cadence中国区总经理 刘国军:本土IC设计面临全球化挑战 随着经济衰退蔓延到全世界,消费者在消费电子上的花费可能会降低。与此
[半导体设计/制造]
四大EDA高层为本土IC设计把脉施良方
SpringSoft运用低功耗设计侦错方案简化验证
     专业IC设计软件全球供货商SpringSoft, Inc.今天发表的Verdi自动侦错系统全新低功耗设计感知侦错模块。低功耗设计感知侦错加速功耗设计意图的理解,并使其直观化、追踪与分析功耗相关错误的流程自动化。这个模块与Verdi系统的硬件描述语言(HDL)侦错功能完全整合,这是SpringSoft的Novas验证流程强化解决方案产品系列的基石,让工程师的验证工作事半功倍。     SpringSoft的低功耗设计感知侦错同时具备了一致化功耗格式(United Power Format,UPF)与共通功耗格式(Common Power Format,CPF)的支持,具备设计理解工具可以了解功耗设计意图,并具备自动化侦
[半导体设计/制造]
SpringSoft新版VERDI侦错软件可完全支持UVM以提升验证方法整合度
Verdi加强UVM源代码与交易级分析功能,使SystemVerilog testbenches的侦错更容易 SpringSoft今天宣布Verdi™自动化侦错系统开始完全支持Universal Verification Methodology (简称UVM)。Verdi软件在既有的HDL侦错平台上新增全新的UVM源代码与交易级(Transaction Level)信息纪录功能,让工程师们能将复杂的SystemVerilog testbench结构具体化,以便轻松地进行先进系统芯片(SoC)测试的侦错工作。 UVM即将成为业界标准,可确保整合来自不同来源或运用不同方法开发的testbench程序代码(也称为
[半导体设计/制造]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved