ESD静电防范常见问题及解决方案

最新更新时间:2012-02-02来源: 互联网关键字:ESD  静电防范 手机看文章 扫描二维码
随时随地手机看文章

ESD静电防范常见问题及解决方案静电是人们非常熟悉的一种自然现象。静电的许多功能已经应用到军工或民用产品中,如静电除尘、静电喷涂、静电分离、静电复印等。然而,静电放电ESD(Electro-Static Discharge)却又成为电子产品和设备的一种危害,造成电子产品和设备的功能紊乱甚至部件损坏。现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、CMOS电路及接口电路造成的破坏等问题越来越引起人们的重视。电子设备的ESD也开始作为电磁兼容性测试的一项重要内容写入国家标准和国际标准。 

1.静电成因及其危害 

静电是两种介电系数不同的物质磨擦时,正负极性的电荷分别积累在两个特体上而形成。当两个物体接触时,其中一个趋从于另一个吸引电子,因而二者会形成不同的充电电位。就人体而言,衣服与皮肤之间的磨擦发生的静电是人体带电的主要因之一。 

静电源与其它物体接触时,依据电荷中和的机理存在着电荷流动,传送足够的电量以抵消电压。在高速电量的传送过程中,将产生潜在的破坏电压、电流以及电磁场,严重时将其中物体击毁,这就是静电放电。国家标准中定义:静电放电是具有不同静电电位的特体互相靠近或直接接触引起的电荷转移(GB/T4365-1995),一般用ESD表示。ESD会导致电子设备严重损坏或操作失常。 

静电对器件造成的损坏有显性和隐性两种。隐性损坏在当时看不出来,但器件变得更脆弱,在过压、高温等条件下极易损坏。 

ESD两种主要的破坏机制是:由ESD电流产生热量导致设备的热失效;由ESD感应出过高电压导致绝缘击穿。两种破坏可能在一个设备中同时发生,例如,绝缘击穿可能激发大的电流,这又进一步导致热失效。 

除容易造成电路损害外,静电放电也极易对电子电路造成干扰。静电放电对电子电路的干扰有二种方式。一种是传导干扰,另一种是辐射干扰。 

2.数码产品的构造及其ESD问题 

现在各类数码产品的功能越来越强大,而电路板却越来越小,集成度越来越高。并都或多或少的装有部分接口用于人机交互,这样就存在着人体静电放电的ESD问题。一般数码产品中需要进行ESD防护的部位有:USB接口、HDMI接口、IEEE1394接口、天线接口、VGA接口、DVI接口、按键电路、SIM卡、耳机及其他各类数据传输接口

ESD可能会造成产品工作异常、死机,甚至损坏并引发其他的安全问题。所以在产品上市之前,国内或国外检测部门都要求进行ESD和其它浪涌冲击的测试。其中接触放电需要达到±8kV,空气放电需要达到±15kV,这就对ESD的设计提出了较高的要求。 

3.数码产品中ESD问题解决与防护 

3.1 产品的结构设计 

如果将释放的静电看成是洪水的话,那么主要的解决方法与治水类似,就是“堵”和“疏”。如果我们设计的产品有一个理想的壳体是密不透风的,静电也就无从而入,当然不会有静电问题了。但实际的壳体在合盖处常有缝隙,而且许多还有金属的装饰片,所以一定要加以注意。 

其一,用“堵”的方法。尽量增加壳体的厚离,即增加外壳到电路板之间的距离,或者通过一些等效方法增加壳体气隙的距离,这样可以避免或者大大减少ESD的能量强度。 

通过结构的改进,可以增大外壳到内部电路之间气隙的距离从而使ESD的能量大大减弱。根据经验,8kV的ESD在经过4mm的距离后能量一般衰减为零。 

其二,用“疏”的方法,可以用EMI油漆喷涂在壳体的内侧。EMI油漆是导电的,可以看成是一个金属的屏蔽层,这样可以将静电导在壳体上;再将壳体与PCB(Printed Circuit Board)的地连接,将静电从地导走。这样处理的方法除了可以防止静电,还能有效抑制EMI的干扰。如果有足够的空间,还可以用一个金属屏蔽罩将其中的电路保护起来,金属屏蔽罩再连接PCB的GND。

总之,ESD设计壳体上需要注意很多地方,首先是尽量不让ESD进入壳体内部,最大限度地减弱其进入壳体的能量。对于进入壳体内部的ESD尽量将其从GND导走,不要让其危害电路的其它部分。壳体上的金属装饰物使用时一定要小心,因为很可能带来意想不到的结果,需要特别注意。 

3.2  产品的PCB设计 

现在产品的PCB(Printed Circuit Board)都是高密度板,通常为4层板。随着密度的增加,趋势是使用6层板,其设计一直都需要考虑性能与面积的平衡。一方面,越大的空间可以有更多的空间摆放元器件,同时,走线的线宽和线距越宽,对于EMI、音频、ESD等各方面性能都有好处。另一方面,数码产品设计的小巧又是趋势与需要。所以,设计时需要找到平衡点。就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计以及线距,很有讲究。有些产品中ESD存在很大的问题,一直找不到原因,通过反复研究与实验,发现是PCB设计中的出现的问题。为此,这里总结了PCB设计中应该注意的要点: 

(1)PCB板边(包括通孔Via边界)与其它布线之间的距离应大于0.3mm; 

(2)PCB的板边最好全部用GND走线包围; 

(3)GND与其它布线之间的距离保持在0.2mm~0.3mm;


(4)Vbat与其它布线之间的距离保持在0.2mm~0.3mm;

(5)重要的线如Reset、Clock等与其它布线之间的距离应大于0.3mm; 

(6)大功率的线与其它布线之间的距离保持在0.2mm~0.3mm; 

(7)不同层的GND之间应有尽可能多的通孔(VIa)相连; 

(8)在最后的铺地时应尽量避免尖角,有尖角应尽量使其平滑。 

3.3 产品的电路设计 

在壳体和PCB的设计中,对ESD问题加以注意之后,ESD还会不可避免地进入到产品的内部电路中,尤其是以下一些端口:USB接口、HDMI接口、IEEE1394接口、天线接口、VGA接口、DVI接口、按键电路、SIM卡、耳机及其他各类数据传输接口,这些端口很可能将人体的静电引入内部电路中。所以,需要在这些端口中使用ESD防护器件。

以往主要使用的静电防护器件是压敏电阻和TVS器件,但这些器件普遍的缺点是响应速度太慢,放电电压不够精确,极间电容大,寿命短,电性能会因多次使用而变差。所以目前行业中普遍使用专业的“静电抑制器”来取代以往的静电防护器件 。“静电抑制器”是专业解决静电问题的产品,其内部构造和工作原理比其他产品更具科学性和专业性。它由Polymer高分子材料制成,内部菱形分子以规则离散状排列,当静电电压超过该器件的触发电压时,内部分子迅速产生尖端对尖端的放电,将静电在瞬间泄放到地。它最大特点是反应速度快(0.5ns~1ns)、非常低的极间电容(0.05pf~3pf),很小的漏电流(1μA),非常适合各种接口的防护。 

因为静电抑制器具有体积小(0603、0402)、无极性、反应速度快等诸多优点,现在的设计中使用静电抑制器作为防护器件的比例越来越多,在使用时应注意以下几点:

1、1、将该器件尽量放置在需要保护的端口附近;

2、2、到GND的连线尽可能短;

33 3、所接GND的面积尽可能大。

ESD 的问题是众多重要问题之一。在不同的电子设备中有不同的方式来避免对电路的危害。由于现在的数码产品体积小、密度大,在 ESD 的防护上有独到的特点。通过大量的静电测试实验证明,采用本文的设计方法处理,将一个原本± 2kV 放电就会死机的产品加以保护和改进,在± 8kV 的静电放电情况下依然可以稳定工作,起到了很好的静电防护效果。随着电子设备使用的日益广泛, ESD 设计是每一个结构设计工程师和电子设计工程师需要重点关心的问题,通过不断总结与学习, ESD 问题将不再是一个难题!

另附:本文部分资料摘自互联网,感谢原作者的无私奉献。另外如果此刻有朋友正遇上头疼的静电问题而束手无策,或是想咨询有关静电抑制器的信息,可以发邮件给我(esdok@163.com),让我们一起探讨、相互学习、共同解决ESD问题!

关键字:ESD  静电防范 编辑:神话 引用地址:ESD静电防范常见问题及解决方案

上一篇:铜芯铜护套矿物绝缘电缆的载流量
下一篇:DH4-20电路原理图与测试

推荐阅读最新更新时间:2023-10-13 10:56

如何保护芯片免受静电的损害
对于今天的电子产品,我们应该通过在集成电路中设计坚固的ESD结构来覆盖所有ESD基板,但大多数情况下,工程师都默认器件是安全合规的,很少考虑ESD保护。 ESD(Electro-Static discharge)的意思是“静电释放”。ESD是20世纪中期以来形成的以研究静电的产生、危害及静电防护等的学科。因此,国际上习惯将用于静电防护的器材统称为ESD,中文名称为静电阻抗器。 静电放电或ESD的定义是在不同静电电位下的静电电荷在物体或表面之间的转移。放电会在短时间内释放超高压,在1至100纳秒(ns)的千伏(kV)范围内。可以想象,对于这些类型的电压和时间单位,ESD事件具有快速边沿。当发生这样的事件时,静电荷快速转移会造成可
[电源管理]
如何保护芯片免受<font color='red'>静电</font>的损害
RClamp产品平台以保护电信及工业应用免受浪涌及静电放电
美国加州CAMARILLO市 – 2018年4月 -高性能模拟和混合信号半导体产品及先进算法领先供应商Semtech Corporation(Nasdaq:SMTC)日前宣布:推出其RClamp®低电容浪涌保护产品平台的最新产品。这款全新的四线瞬变电压抑制器(TVS)阵列可提供高浪涌、低电容瞬变电压保护,并具有易于线路布局的器件外形。作为专为电信及工业数据接口优化,使其免受危险的瞬变电压威胁而提供绝佳保护的产品,全新RClamp2594N器件也将高速接口上的电容性负载降到了最低。 着眼于安装在恶劣电气环境中的电信及工业应用,Semtech的全新RClamp2594N阵列提供了一种令人难忘的35A(8x20µs波形)浪涌保护
[模拟电子]
ESD保护元件的对比分析及大电流性能鉴定
在人们的日常工作生活中,静电放电(ESD)现象可谓无处不在,瞬间产生的上升时间低于纳秒(ns)、持续时间可达数百纳秒且高达数十安培的电流,会对手机、笔记本电脑等电子系统造成损伤。 对于电子系统设计人员而言,如果没有采取适当的ESD保护措施,所设计的电子产品就会有遭到损伤的可能。因此,电子系统设计中的一项重要课题便是确保使其能够承受ESD的冲击,并继续正常工作。 ESD保护方法 为了给电子系统提供ESD保护,可以从不同的角度来着手。一种方法是在半导体芯片内建ESD保护架构。不过,日趋缩小的CMOS芯片已经越来越不足以承受进行内部2 kV等级的ESD保护所需要的面积。安森美半导体标准产品部亚太区市场营销副总裁麦满权指
[电源管理]
满足EMC严苛测试要求,使用示波器检验ESD仿真器
在设计满足全球电磁兼容能力(EMC)标准的产品时,静电放电(ESD)抗扰度测试至关重要。大多数产品都会遵循主要国际标准,比如IEC 61000-4-2和美国ANSI C63.16,都规定了怎样设置和执行这些ESD测试。这些测试要求ESD仿真器,来生成准确的可重复的测试脉冲。 这些标准还规定了必须注入被测设备(EUT)中的电流脉冲的形状和定时。在运行抗扰度测试前,必须检验ESD仿真器生成的电流脉冲拥有正确的形状和上升时间。可以使用校准后的ESD靶和高带宽示波器,检验仿真器的性能。泰克4/5/6系MSOs为这种检验测量提供了理想的选择。 人体接触配电箱或电缆时产生的ESD,可能会损坏电子系统中的电路。在人的手指靠近金属物体时,
[测试测量]
满足EMC严苛测试要求,使用示波器检验<font color='red'>ESD</font>仿真器
ESD保护组件的设计要求
针对这些便携式电子产品所使用的ESD保护组件需符合下列几项要求: 第一,为符合这类电子产品轻薄小巧、易于携带的需求,ESD保护组件的尺寸必须够小,例如0402封装尺寸,甚至0201封装尺寸,以达到在PCB设计上兼具高集成度及高度可扩展的优势。   第二, ESD 保护组件引脚本身的寄生电容必须要小,以避免信号受到干扰。例如使用在天线上的ESD保护组件,必须考虑到天线所使用的频段,以及不同频段所能够接受的最小寄生电容值,通常使用在天线上的ESD保护组件其寄生电容值必须小于1pF,甚至更低。   第三,ESD保护组件所适用的最大工作电压及单向或双向特性的选择,必须考虑信号上下摆动的最高及最低电压,以避免信号受到
[电源管理]
<font color='red'>ESD</font>保护组件的设计要求
elmos推出新款集成ESD保护的车载USB充电器
艾尔默斯公司(elmos)日前宣布推出一款高可靠性、具备多功能保护、宽电压输入范围、高达2kV ESD保护的车载USB充电器解决方案—E522.41。该芯片符合USB2.0规范和AEC-Q100标准,是一款集成了降压型开关电源和USB数据保护功能的汽车级芯片。支持所有符合BC1.2(电池充电规范修订1.2)的下行负载充电,同时也支持目前大多数已知的USB充电器规范。除此之外,芯片还为用户预留了更多个性化的配置端口网络,给客户带来更多个性化的选择。考虑到实际应用过程中的线路损耗,在芯片外部设计了一个电流取样电阻,该电阻可以对充电电流进行实时采样,从而实现对线路损耗的补偿功能。   芯片设计有I2C接口,通过这个接口,E522.41
[嵌入式]
简述电子设计中的EMC、EMI、ESD
ESD、EMI、EMC 设计是电子工程师在设计中遇到常见难题,电磁兼容性(EMC)是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电磁干扰的能力。因此,EMC包括两个方面的要求:一方面是指设备在正常运行过程中对所在环境产生的电磁干扰不能超过一定的限值;另一方面是指器具对所在环境中存在的电磁干扰具有一定程度的抗扰度,即电磁敏感性。 所谓电磁干扰是指任何能使设备或系统性能降级的电磁现象。而所谓电磁干扰是指因电磁干扰而引起的设备或系统的性能下降。 EMC包括EMI(电磁干扰)及EMS(电磁耐受性)两部份,所谓EMI电磁干扰,乃为机器本身在执行应有功能的过程中所产生不利于其它系统的电磁噪声;而EMS乃指机
[电源管理]
简述电子设计中的EMC、EMI、<font color='red'>ESD</font>
LED基础知识之EOS与ESD的区别
  一、什么是EOS?   EOS为Electrical Over Stress的缩写,指所有的过度电性应力。当外界电流或电压超过器件的最大规范条件时,器件性能会减弱甚至损坏。   EOS通常产生于   1.电源(AC/DC) 干扰、电源杂讯和过电压。   2.由于测试程序切换(热切换)导致的瞬变电流/峰值/低频干扰。其过程持续时间可能是几微秒到几秒(也可能是几纳秒),很短的EOS 脉冲导致的损坏与ESD损坏相似。   3.闪电。   4.测试程序开关引起的瞬态/毛刺/短时脉冲波形干扰。   5.测试设计欠佳,例如,在器件尚未加电或已超过其操作上限的情况下给器件发送测试信号。再比如在对器件
[电源管理]
小广播
最新电源管理文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved