满足小体积和高性能需求的层叠封装技术(PoP)

最新更新时间:2012-03-08来源: 互联网关键字:小体积  高性能  层叠封装 手机看文章 扫描二维码
随时随地手机看文章
长时间以来,多芯片封装(MCP)满足了在越来越小的空间里加入更多性能和特性的需求。很自然地就会希望存储器的MCP能够扩展到包含如基带或多媒体处理器等ASIC。但这实现起来会遇到困难,即高昂的开发成本以及拥有/减小成本。如何解决这些问题呢?层叠封装(PoP)的概念逐渐被业界广泛接受。

  从MCP到PoP的发展道路

  在单个封装内整合了多个Flash NOR、NAND和RAM的Combo(Flash+RAM)存储器产品被广泛用于移动电话应用。这些单封装解决方案包括多芯片封装(MCP)、系统级封装(SiP)和多芯片模块(MCM)。

  刚开始时移动电话中的MCP整合的芯片,比如8Mb的Flash和2Mb的SRAM,以现在的眼光来看密度较低。随着移动电话对存储器要求的提高,闪存的密度也随着NOR Flash的增多和NAND Flash的引入而增加,SRAM也被PSRAM所取代。

  在体积越来越小的移动电话中提供更多功能的需求是MCP发展的主要驱动力。然而,开发既能增强性能又要保持小型尺寸的解决方案面临着艰巨的挑战。不仅尺寸是个问题,性能也存在问题,如当要与移动电话中的基带芯片组或多媒体协处理器配合工作时,要使用具有SDRAM接口和DDR接口的MCP存储器。

  SoC SoC的基本概念是在同一片裸片上集成更多的器件,以达到减少体积、增强性能和降低成本的目的。但在项目生命周期非常短、成本要求非常苛刻的移动电话市场,SoC解决方案有很大的局限性。从存储器配置的角度看,不同类型的存储器需要大量逻辑,掌握不同的设计规则和技术是非常大的挑战,会影响开发时间和应用所要求的灵活性。

  SiP 从裸片角度看,保持基本组件的独立并用不同技术进行制造可以解决上述问题。存储器和ASIC可以组装在同一封装中。但有两个主要问题需要考虑。

  1. SiP生产成本与良品率的关系

  在开发任何配置的MCP时,最终封装和制造的良品率等于MCP中所有单元的良品率的乘积。为了举例说明这一原则,我们假设每个元件的良品率是90%,当MCP由4片裸片组成时,总的良品率就是90%x90%x90%x90%=65%。很明显这么低的良品率无法实施大批量生产,特别是服务于对成本有连续压力的很大批量的消费市场时。在采用MCP配置时已知良好芯片(KGD)是一种常用的做法,可以将良品率保持在一个可接受的水平。

  根据功能和规格要求,存储器和基带器件约占移动电话25%的BOM。整合了存储器和基带器件或协处理器的SiP成本较高,如果SiP内部任一器件不能满足规格要求,那么整个SiP都会被拒收和舍弃。

  2. SiP的灵活性不够

  SiP的推出还受限于当时组件的可用情况。为了获得有竞争力的解决方案,所有组件必须从一开始就用最具成本效益的技术进行生产。

  对ASIC和存储器来说,开发资源和所需的时间有很大的区别,因此情况变得更加复杂。在许多情况下,这些器件是由不同公司生产的,也就意味着同时获得它们相当困难。只有产品种类丰富的半导体供应商才能从公司内部提供大多数器件,满足时间上的要求。

  一旦SiP开发出来并开始向移动电话制造商正式供货后,如果因为有新技术可使成本降低而想修改SiP中任何一个组件时,将要求对整个SiP进行重新认证。这是一个漫长而昂贵的过程。

PoP概念介绍

  PoP概念将ASIC与存储器分离开来,从而可以采用不同的途径对ASIC和存储器分别进行开发和推出。这个解决方案是通过在一个封装顶部组装另一个封装实现的。顶层封装的焊球直接绑定在底层封装上表面的连接焊盘上(如图1所示)。

  

 

  图1:POP的横截面图。

  底层(下层)封装一般包含ASIC形式的基带器件或多媒体处理器(如有需要时,底层封装也可以使用存储器模块,以实现存储器的多重堆叠)。顶层(上层)封装一般包含多个存储器件(Flash和RAM)。

  与双封装解决方案相比,PoP解决方案可以显著节省PCB的面积。同样重要的是,两个器件的相邻意味着性能可以得到优化。在使用100MHz以上的存储器接口时,对封装设计中的信号和电源线需要使用专门的指导和技术才能确保信号完整性。封装特性在系统的总体性能中起着重要的作用。设计验证和并发仿真技术曾经是系统设计中的一部分,现在也可用于PoP开发。

  PoP开发所面临的关键问题

  1. 标准化

  PoP解决方案允许制造商分别从不同的供应商那里获得底层和顶层封装。随着许多新技术的发展,可能会出现各种提案,比如各个封装的物理尺寸和引出球。

  在JDEC标准中,针对封装有物理尺寸和电气球引出等多种可变选项。选择采用何种标准取决于顶层和底层封装的可用性。JDEC标准JC63涵盖了引出球和总线组合,而JDEC标准JC11涵盖了机械尺寸。

  2. 物理尺寸

  封装尺寸决定了PCB上占用的面积,封装厚度由A1+A2+A3组成的外形轮廓构成,如图1所示。

  需要保持整个封装的高度,同时要考虑顶层封装的绝缘A2,从而确定底层裸片和模帽的可用空间。封装球以双排形式安排在四周。

  如图2所示,尺寸D和E提供了封装体的大小,e和b定义了球间距和球直径。减少球尺寸和球间距可以在给定的参数条件下引出更多的信号,从而允许提供更多的功能。更精细的球尺寸和球间距封装正在开发中,并将被收录进JDEC标准。

  

 

  图2:JDEC标准中定义的POP封装的尺寸

  3. 可制造性

  在表贴技术(SMT)生产线中的普通球栅阵列(BGA)封装上使用PoP时需要考虑两个主要因素:预回流和后回流的球高度,最终将由它确定图1所示的绝缘A2;在设备温度范围和回流温度曲线内顶层和底层的翘曲特性。

  本文小结

  PoP可以满足小体积和高性能的应用要求,其内部元件可以采用独立的开发路径。另外由于两个器件可以分离,因此比SiP或SoC解决方案有更大的灵活性。

关键字:小体积  高性能  层叠封装 编辑:神话 引用地址:满足小体积和高性能需求的层叠封装技术(PoP)

上一篇:信号完整性的常用的三种测试方法
下一篇:电子仿真软件EWB操作与分析方法

推荐阅读最新更新时间:2023-10-12 20:36

ADI紧凑型高性能光电探测器接收器μModule贸泽开售
专注于引入新品并提供海量库存的电子元器件分销商贸泽电子 (Mouser Electronics) 即日起开始分销Analog Devices, Inc的ADA4355新型光电探测器接收器μModule®。ADA4355采用超小型封装,可节省多达75%的电路板空间,内含实现完整数据采集解决方案所需的全部有源和无源元件,适合各种常见应用,以及通信、仪器仪表等特定使用案例。 贸泽备货的Analog Devices ADA4355 μModule提供仪表级性能,可测量从微安到皮安的高速低电平电流,以检测反射测量应用中间隔很小的事件。该器件包括一个转换率为125 MSPS 的14位模数转换器 (ADC),适用于电流至位转换解决方案
[电源管理]
ADI紧凑型<font color='red'>高性能</font>光电探测器接收器μModule贸泽开售
芯智汇刘占领:智能语音音箱最佳体验效果需要高性能ADC
近日,在2018松山湖﹒中国IC创新高峰论坛中,来自深圳芯智汇(X-Powers)副总经理刘占领介绍了公司最新推出的高性能智能语音拾取芯片(ADC)AC108。 深圳芯智汇(X-Powers)副总经理刘占领 刘占领表示,智能音箱市场从百家争鸣到巨头争霸,市场热度不断升温,预计今年月出货量将达5KK,这对于IoT市场是一个巨大且极具吸引力的市场。 互联网发展历程的变革体现在交互上也是不断变革的,刘占领提到,最初的PC时代交互是通过眼睛、鼠标与键盘进行,而到了智能手机时代,触摸取代了鼠标和键盘,在第三代IoT时代上,语音交互则成为了最显著爆发点。 对于语音交互的硬件来说,拾音和处理是两大构成,而介于拾音(麦克风)
[模拟电子]
芯智汇刘占领:智能语音音箱最佳体验效果需要<font color='red'>高性能</font>ADC
TI高性能DSP实现视频监控差异化应用
    智能视频监控行业正走在一条高速发展的道路上,其市场预计到 2011 年将超过 90 亿美元。这要归功于市场对安全需求不断上升,以及技术创新和发展,特别是正在向数字化和全面网络化的方向过渡。这其中,以 DSP 、 ASIC 为代表的高性能处理器起着至关重要的作用。而随着视频监控的辅助功能增多,视频编码技术成熟带来的门槛降低, DSP 将不可避免的占据视频监控的主流市场。         日前,德州仪器 (TI) 推出的两款全新达芬奇技术 DSP TMS320DM647 和 TMS320DM648 ,就被赋予了更高的性能,用于实现差异化的功能。两款新品建立在 TI 最新 C64x+ DSP 内核基础上,达芬奇技
[嵌入式]
高性能USB示波器特点
    随着示波器技术以及计算机技术的发展,信号的检测和分析的精度要求越来越高,一般的示波器相对笨重使用不方便而且精度不高,而现代计算机一般都具有使用灵活,方便的usb接口,因而这种基于USB接口的高性能虚拟示波器就出现在广大测量行业中。   USB示波器中,适配器是USB示波器的核心,主要是进行信号的测量,PC机将数据进行处理分析和数据用电脑的显示器来显示。适配器的组成是由前置放大器与衰减器、A/D变换器,USB界面等,被测量的信号其实是在适配器里进行初步的处理,通过USB接口将数据传送至PC,PC上运行的相关软件处理和分析所收到的数据,然後将结果显示在电脑屏幕上。PC机显示的示波器的外观和一般的示波器大同小异,所有面板操作上
[嵌入式]
艾迈斯欧司朗发布高性能3D传感概念验证系统 支持先进DMS功能
据外媒报道,光学解决方案供应商艾迈斯欧司朗(ams OSRAM)推出ICARUS概念验证系统,展示了驾驶员状态监测系统(DMS)设计升级方案,以支持增强现实型抬头显示(AR-HuD)、驾驶员身份验证、先进的驾驶员疲劳检测等新兴功能。 图片来源:艾迈斯欧司朗 ICARUS可对安装在仪表板或A柱上的先进DMS进行概念验证。该3D传感系统采用结构光方案,可提供高分辨率深度图(45-70c范围内,深度精度 ±0.5%)。此外,该系统还采用艾迈斯欧司朗深度提取算法,可支持未来客户定制产品的更高性能。该系统由艾迈斯欧司朗的汽车垂直腔体表面发射激光(VCSEL)近红外(NIR)泛光和点阵投影器实现。 客户可以利用DMS软件结合
[汽车电子]
艾迈斯欧司朗发布<font color='red'>高性能</font>3D传感概念验证系统 支持先进DMS功能
芯慧同用发布新款高性能移动视频处理器,支持低功耗QVGA接口设备
VSP100拥有低功耗、实时特性,基于高性能多核ViViD构架以及可编程平台 芯慧同用微电子技术公司(下称芯慧同用),中国 - 2007年3月5日 芯慧同用,在数字媒体处理器领域处于领先地位,现正式宣布,扩展其产品系列,将发布VSP100产品。此产品是一款低功耗、低成本处理器,可为拥有小显示屏(小于2.5”)的移动播放器(如手机、MP3视频播放器(MP4))提供高质量视频,这大大满足了产品开发商的需求。VSP100支持实时解码和多种视频格式的按比例缩小,并为系统设计师提供重要的全新功能。VSP100使手机具备低成本视频功能,能够使MP3播放器升级为MP4。 全新的VSP100是基于芯慧同用公司ViViD媒体处理器引
[新品]
利用Virtex-5 SXT 的高性能DSP解决方案
SXT 平台实现 DSP 的带宽最大化、功耗最小化   二十多年来,FPGA 为世人提供了最灵活、适应性极强、快速的设计环境。早期的 DSP 设计人员发现,可将一种可再编程的门海用于数字信号处理。如果把内置到 FPGA 架构中的乘法器、加法器和累加单元结合起来,就可以利用大规模并行计算实现有效的滤波器算法。   在未加工频率性能方面的损失,通过并行计算得到了弥补,而且得远大于失,可谓“失之东隅,收之桑榆”;由此获得的 DSP 带宽完全可与替代方案媲美。随着时间的推移,乘法器和加法器的实施越来越高效。1998 年,Xilinx 顺理成章推出了第一个集成于 Virtex-II FPGA 系列产品中的嵌入式乘法器。Xilinx V
[嵌入式]
用于高端安防摄像应用的高性能510万像素成像方案
2017年4月6日—— 推动高能效创新的安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ON)推出AR0521 CMOS图像传感器,这是安森美半导体首款基于2.2微米(μm)背照式(BSI)像素技术平台、专门针对安防和监控应用的成像产品。 AR0521采用2592(H)x 1944(V)有源像素阵列,是一款小型光学格式1/2.5英寸(7.13mm)、500万像素(MP)的数字图像传感器。它可以通过卷帘快门读数捕获线性或高动态范围(HDR)模式的图像,并且支持复杂的摄像功能如Binning、窗口,以及视频和单帧模式等。 它先进的成像方案提供8、10或12位输出,出色的500万像素视频高达60每秒帧率(
[传感器]
用于高端安防摄像应用的<font color='red'>高性能</font>510万像素成像方案
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved