高精度同步时钟信号在分布式录波器中的实现

最新更新时间:2012-03-22来源: 互联网关键字:高精度  同步时钟  信号  分布式  录波器 手机看文章 扫描二维码
随时随地手机看文章
随着智能电网技术大踏步地向前发展,电力部门对故障录波装置的分布式应用要求越来越高,对在分布式系统中的录波同步的要求也越来越严格,仅采用单一的GPS对时系统已不能完全满足电网运行的要求。因此,需要引入更多的启动逻辑作为系统同步录波的判据。

  故障录波器是电力系统发生故障及振荡时能自动记录故障前、后过程的各种电气量变化的一种装置。它可以记录因短路故障、系统振荡、频率崩溃、电压崩溃等大扰动引起的系统电流、电压及其导出量(如有功、无功以及系统频率)的全过程变化。主要用于检测继电保护与安全自动装置的动作行为,了解系统暂态过程中系统中各电参量的变化规律,以及校核电力系统计算程序及模型参数的正确性等。目前,故障录波装置的录波结果是分析电力系统故障的重要依据。

  在分布式的录波系统中,各子单元之间需要在同一节拍下完成模数转换工作,以达到同步采样的功能。因此需要一个“同步节拍器”来完成各子单元之间的信号同步,当出现故障的时候,由监测到故障的单元向本同步器发出录波启动信号,由本同步器向其他子单元发出同步录波的命令,从而达到同步录波的功能。

  本文介绍的一种采用MAXII570实现分布式录波系统同步的设计思想,为充分利用MAXII570芯片资源,将上述所有同步启动信号的启动逻辑均集成在芯片中。

  1 系统结构

  

 

  采用MAXII570实现分布式录波系统的IRIG-B(DC)解码器的框图如图1所示。在变电站中由主时钟或扩展钟送出的IRIG-B码到达故障录波装置后,经过MAXII570解码后产生秒脉冲、串行时标等TTL信号。由于TTL传输距离比较短,很容易受到干扰,所以将其转换为RS485电平后发送给各子单元。这样不仅可以做到长距离传输,而且可以大大提高抗干扰性能。在实际的应用环境中,若主时钟系统送过来的IRIG-B码源为本身就为RS485信号,则在该系统中同样可以工作,只需调整光耦前端的限流电阻大小即可实现解码。

  为提高系统同步时钟的精度和稳定性,设计时采用一片12.8 MHz的温度补偿晶振的输出作为主振频率。温度补偿晶振的精度为0.5 ppm,经过分频后可以产生稳定可靠的12.8 kHz作为模数转换的工作频率。

  故障信号为各子单元发送过来的信号,作为系统的同步判据。当系统收到故障信号后,发出录波启动信号,通知各子单元启动录波,经过一段时间后(该时间可以由整定值设定),发出录波结束信号,完成本次录波工作。当出现连续故障时,只要对应的子单元发出故障信号即可,其余的同步工作由本系统完成。

  2 IRIG-B解码器的实现

  

 

  图2为IRIG-B(DC)码的示意图[1]。它是每秒一帧的时间串码,每个码元宽度为10 ms,一个时帧周期包括100个码元,为脉宽编码。码元的“准时”参考点是其脉冲前沿,时帧的参考标志由一个位置识别标志和相邻的参考码元组成,其宽度为8 ms。每10个码元有一个位置识别标志:P1、P2、P3,…,P9、P0,均为8 ms宽度;PR为帧参考点,二进制“1”和“0”的脉宽分别为5 ms和2 ms。

  一个时间格式帧从帧参考标志开始。因此连续两个8 ms宽脉冲表明秒的开始,如果从第二个8 ms开始对码元进行编码,则分别为第0,1,2,…,99个码元。在B码时间格式中含有天、时、分、秒,顺序为秒-分-时-天,所占信息位为秒7位、分7位、时6位、天10位,其位置在P0~P5之间。P6~P0包含其他控制信息。其中“秒”信息为第1~8个码元;“分”信息为第10~17个码元;“时”信息为第20~27个码元;第5、14、24码元为索引标志,宽度为2 ms。时、分、秒均用BCD码表示,低位在前,高位在后;个位在前,十位在后。

IRIG-B的解码过程采用最简单的脉宽测量方法实现,经过编译比较,该方法所耗用的CPLD资源最少。IRIG-B码元信号的高低电平均为1 ms的整数倍,所以测量该信号的基本时钟采用1 kHz的时钟信号作为解码时钟。该时钟由系统输入的12.8 MHz时钟经过12 800次分频后产生。脉宽测量部分VHDL源代码描述如下:

  measureBwide:process(inputHClk)

  begin

  if rising_edge(inputHClk) then

  if pwmMeasureEnable=′1′ then

  --上升沿开始计数

  regCountH<=regCountH+1;

  --计数器++

  regOutputReadEnable<=′0′;

  --此时数据不可读

  else null;

  end if;

  if (regBLast=′1′)and( regBCurrent=′0′) then

  --降沿判断脉宽

  case (regCountH) is

  when 5000 to 14000 =>

  regOutputData<="0010";

  - regOutputPwm0Or1<=′0′;

  when 20000 to 30000=>

  regOutputData<="0101";

  regOutputPwm0Or1<=′1′;

  when 35000 to 48000=>

  regOutputData<="1000";

  regOutputPwm0Or1<=′0′;

  when others=>NULL;

  regOutputPwm0Or1<=′0′;

  end case;

  regCountH<=0;

  regOutputReadEnable<=′1′;

  --此时数据可读

  else null;

  end if;

  else NULL;

  end if;

  end process measureBwide;

  IRIG-B解码的主要任务是找到码元起始报头,也就是2个连续的占空比为8 ms:2 ms的脉冲。找到报头后,根据码元的分布情况逐一解出相应的数据即可。找到起始报头后,输出秒脉冲,同时根据解码数据输出串行数据。本文利用12.8 MHz进行1 333次分频产生9 600 b/s的串行数据波特率,虽然不是整数,但是可满足串行数据的误码率要求。

  分脉冲由秒脉冲计数器产生,即计数器计满1 min时,输出一个脉冲。

  3 同步逻辑信号的实现

  分布式同步逻辑的实现为本系统的重要部分,也是分布式录波系统同步录波的关键。系统中有一个专门用于接收各子单元故障的信号,作为系统录波的专用引脚,该信号为RS485驱动,因此抗干扰能力比较强。实际应用中,不论哪一个子单元判断出故障信号,均向本系统发出一个触发电平,当本系统收到该电平后立即发出启动信号,启动录波后一段时间再发出录波结束电平,结束本次录波工作。

  由于CPLD的并行处理功能强大与反应速度快的特点,所以子单元发出故障信号的延时可以忽略不计(小于10 ns)。由于不同的用户需要的录波文件大小不一致,所以将录波结束的控制参数交由用户在线设置。由故障、录波启动、录波结束三组信号再配合IRIG-B时钟信号即可实现系统的同步录波功能(此处的源代码不再赘述)。

  4 实验结果

  本系统在理论上最多能够连接32个子单元(RS485驱动能力的限制),实际应用中,由于受到产品外形结构的限制,最大连接了8个子单元,任意一个子单元发出故障信号时,均能通过本系统产生录波的同步信号,各项指标均满足录波器的相关指标要求。即使多个子单元发出故障信号,本系统亦能准确判断出故障信号,从而输出同步信号。

  通过实际测试,本文设计方案只占用了63%的系统资源,留有相当大的剩余资源,非常方便实现后期的功能升级,而不用更换硬件。

关键字:高精度  同步时钟  信号  分布式  录波器 编辑:神话 引用地址:高精度同步时钟信号在分布式录波器中的实现

上一篇:LED电源可靠性测试指标及规范
下一篇:电桥回线法在电缆故障测距中的应用

推荐阅读最新更新时间:2023-10-12 20:38

音频信号采集与AGC算法的DSP设计方案
过去,对大音频信号采用限幅方式,即对大信号进行限幅输出,小信号不予处理。这样,仍然存在音频信号过小时,用户自行调节音量,也会影响用户的收听效果。随着电子技术,计算机技术和通信技术的迅猛发展,数字信号处理技术已广泛地深入到人们生活等各个领域。其中语音处理是数字信号处理最活跃的研究方向之一,在IP电话和多媒体通信中得到广泛应用。   语音处理可采用通用数字信号处理器DSP和现场可编程门阵列(FPGA) 实现,其中DSP实现方法具有实现简便、程序可移植行强、处理速度快等优点,特别是TI公司TMS320C54X系列在音频处理方面有很好的性价比,能够解决复杂的算法设计和满足系统的实时性要求,在许多领域得到广泛应用。在DSP的基础上对音
[嵌入式]
利用IBIS模型研究信号完整性问题
本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范 (IBIS) 模拟模型的文章。本文将介绍如何使用一个 IBIS 模型来提取一些重要的变量,用于信号完整性计算和确定 PCB 设计解决方案。请注意,该提取值是 IBIS 模型不可或缺的组成部分。      图 1 错配端接阻抗 PCB 装置   信号完整性问题   当观察传输线两端的数字信号时,设计人员会吃惊于将信号驱动至某条 PCB 线迹时出现的结果。通过相对较长的距离,相比瞬时变化信号,电信号更像行波。描述电路板上电波行为的较好模拟是池中波 (wave in a pool)。纹波穿过池顺利传播,因为体积相同的两组水具有相同
[模拟电子]
利用IBIS模型研究<font color='red'>信号</font>完整性问题
四大FPGA供应商专家谈FPGA设计诀窍
Actel、Altera、Lattice Semiconductor和Xilinx是目前业界最主要的四大FPGA供应商,为了帮助中国的应用开发工程师更深入地了解FPGA的具体设计诀窍,我们特别邀请到了Altera系统应用工程部总监Greg Steinke、Xilinx综合方法经理Frederic Rivoallon、Xilinx高级技术市场工程师Philippe Garrault、Xilinx产品应用工程部高级经理Chris Stinson、Xilinx IP解决方案工程部总监Mike Frasier、Lattice Semiconductor应用工程部总监Bertrand Leigh和软件产品规划经理Mike Kendrick、A
[嵌入式]
STM32开发 -- 信号强度CSQ
使用GSM模块的时候,需要查看信号强度。 使用查询信号AT指令: AT+CSQ +CSQ: 21,99 OK 这个AT指令使用都是了解的,但是+CSQ: 21,99,后面的数字代表什么意思呢? 怎么看是信号强弱还是没有信号呢? 接下来开始总结: 一、查看芯片手册 我查看的是 SIM7500_SIM7600 Series_AT Command Manual _V1.06 下载:SIM7600 技术文档 其他模块的可能有些许不一样。 芯片手册上有关于AT+CSQ的介绍: 描述 该命令用于从ME返回接收信号强度指示和信道误码率。 测试命令将TA支持的值作为复合值返回。 命令 信号强度指示 信道误
[单片机]
STM32开发 -- <font color='red'>信号</font>强度CSQ
函数信号发生的工作原理
函数信号发生器系统主要由主振级、主振输出调节电位器、电压放大器、输出衰减器、功率放大器、阻抗变换器和指示电压表构成。当输入端输入小信号正弦波时,该信号分两路传输,一路完成整流倍压功能,提供工作电源;另一路进入一个反相器的输入端,完成信号放大功能。该放大信号经后级的门电路处理,变换成方波后经输出,输出端为可调电阻。 5G8038函数发生器工作原理 随着集成制造技术的不断发展,多功能信号发生器已被制作成专用集成电路。该集成电路使用方便,调试简单,性能稳定,它不仅能产生正弦波,同时能产生三角波和方波,5G8038就是其中一种,它与运算放大器LM318、电阻和电容等组合,就能实现一个多种波形输出的信号发生器。 8038函数发生器方
[测试测量]
函数<font color='red'>信号</font>发生<font color='red'>器</font>的工作原理
AD8309用于接收信号强度指示
    摘要: 本文介绍了中频(5-500MHz)对数放大器的主要特性以及在接收信号强度指示中的应用。     关键词: RSSI  对数放大器 一、引言     在无线电产品中,接收信号强度指示(RSSI)是一项重要功能,允许设备自动调节部分参数以使RSSI值最大。对于无线电信号的RSSI,通常的处理是信号经放大后下变频至对数放大器的输入频率范围内,利用对数放大器RSSI端输出电压与输入信号分贝值成正比的特性来完成RSSI的测量。AD8309是ADI公司生产的先进的中频信号处理器件,可用于高性能接收机。它可以提供与输入信号分贝值成正比的解调(基带)输出,用来对输入信号进行精确的对数测量,即完成
[网络通信]
基于现场总线的煤粉制备分布式控制系统
1、引 言   煤粉制备是水泥生产装备中最重要的环节之一,其生产过程的任务就是将原煤安全加工成符合要求的煤粉,并将制备好的煤粉输送到煤粉仓储存,从而为水泥生产过程提供燃料。由于煤粉制备过程具有大惯性、纯滞后和非线性等特点,并且生产工况复杂多变,无法建立精确的系统数学模型,因此采用传统的控制策略难以获得满意的控制效果,而模糊控制用于煤粉制备这类无模型的复杂控制对象中,可以取得好的控制效果。同时由于煤粉制备系统中的设备地理位置分散,为了提高生产率,增加系统的可靠性,利用现场总线技术对整个生产线进行分布式控制可以取到事半功倍的作用。 2、工艺流程   煤粉制备系统的工艺流程如图1所示。 图1 煤粉制备系
[嵌入式]
什么是CAN信号中的位时间和位同步
CAN协议与其它现场总线协议的区别中有一个是:它使用同步数据传输而不是异步传输(面向字符)。这意味着传输性能得到更有效的发挥,但是另一方面,这需要更加复杂的位同步方法。 在面向字符的协议中的位同步实现起来很简单,在接受每个字符的起始位时进行同步。但在同步传输协议中,只有一帧的开始才有一个起始位。这通常不足以使接收器的位采样和发送器保持同步。为了使接收器在帧结束时也能正确采样到接收的位流,就需要接收器不断进行重新同步。重新同步表示在位流中每个有效的信号边沿都可对接收信号的时钟周期进行检测。在信号边沿间的最大时间周期内,发送和接受振荡器之间最大可能的时间差必须在一个位间隔内的标称采样点之前和之后通过足够的空闲时间( 相位缓冲
[网络通信]
什么是CAN<font color='red'>信号</font>中的位时间和位<font color='red'>同步</font>
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved