放大器电路设计关键事项精华汇总(二)

最新更新时间:2012-08-13来源: 电子发烧友关键字:放大器  电路设计  关键事项 手机看文章 扫描二维码
随时随地手机看文章

正确地提供仪表放大器的参考电压

一般假设仪表放大器的参考输入端为高阻抗,因为它是一个输入端。所以使设计工程师一般总想在仪表放大器的参考端引脚接入一个高阻抗源,例如一只电阻分压器。这在某些类型仪表放大器的使用中会产生严重误差(见图8)。

 

Analog Devices:错误地使用一个简单的电阻分压器直接驱动3运放仪表放大器的参考电压引脚
图8. 错误地使用一个简单的电阻分压器直接驱动3运放仪表放大器的参考电压引脚

例如,流行的仪表放大器设计配置使用上图所示的三运放结构。其信号总增益为

 

6.jpg

 

参考电压输入端的增益为1(如果从低阻抗电压源输入)。但是,在上图所示的电路中,仪表放大器的参考输入端引脚直接与一个简单的分压器相连。这会改变减法器电路的对称性和分压器的分压比。这还会降低仪表放大器的共模抑制比及其增益精度。然而,如果接入R4, 那么该电阻的等效电阻会变小,减小的电阻值等于从分压器的两个并联支路看过去的阻值(50 kΩ),该电路表现为一个大小为电源电压一半的低阻抗电压源被加在原值R4上,减法器电路的精度保持不变。

如果仪表放大器采用封闭的单封装形式(一个IC),则不能使用这种方法。此外,还要考虑分压电阻器的温度系数应该与R4和减法器中的电阻器保持一致。最终,参考电压将不可调。另一方面,如果尝试减小分压电阻器的阻值使增加的电阻大小可忽略,这样会增大电源电流的消耗和电路的功耗。在任何情况下,这种笨拙的方法都不是好的设计方案。

图9示出了一个更好的解决方案,在分压器和仪表放大器参考电压输入端之间加一个低功耗运算放大器缓冲器。这会消除阻抗匹配和温度系数匹配的问题,而且很容易对参考电压进行调节。

 

Analog Devices:利用低输出阻抗运算放大器驱动仪表放大器的参考电压输入端
图9. 利用低输出阻抗运算放大器驱动仪表放大器的参考电压输入端

当从电源电压利用分压器为放大器提供参考电压时应保证PSR性能

一个经常忽视的问题是电源电压VS的任何噪声、瞬变或漂移都会通过参考输入按照分压比经过衰减后直接加在输出端。实际的解决方案包括旁路滤波以及甚至使用精密参考电压IC产生的参考电压,例如ADR121,代替VS分压。

当设计带有仪表放大器和运算放大器的电路时,这方面的考虑很重要。电源电压抑制技术用来隔离放大器免受其电源电压中的交流声、噪声和任何瞬态电压变化的影响。这是非常重要的,因为许多实际电路都包含、连接着或存在于只能提供非理想的电源电压的环境之中。另外电力线中的交流信号会反馈到电路中被放大,而且在适当的条件下会引起寄生振荡。

现代的运算放大器和仪表放大器都提供频率相当低的电源电压抑制(PSR)能力作为其设计的一部分。这在大多数工程师看来是理所当然的。许多现代的运算放大器和仪表放大器的PSR指标在80~100dB以上,可以将电源电压的变化影响衰减到1/10,000~1/100,000。甚至最适度的40 dB PSR的放大器隔离对电源也可以起到1/100的抑制作用。不过,总是需要高频旁路电容(正如图1~7所示)并且经常起到重要作用。

此外,当设计工程师采用简单的电源电压电阻分压器并且用一只运算放大器缓冲器为仪表放大器提供参考电压时,电源电压中的任何变化都会通过该电路不经衰减直接进入仪表放大器的输出级。因此,除非提供低通滤波器,否则IC通常优良的PSR性能会丢失。

在图10中,在分压器的输出端增加一个大电容器以滤除电源电压的变化并且保证PSR性能。滤波器的-3 dB极点由电阻器 R1/R2并联和电容器C1决定。-3 dB极点应当设置在最低有用频率的1/10处。

 

Analog Devices:保证PSR性能的参考端退耦电路
图10. 保证PSR性能的参考端退耦电路

上面示出的CF试用值能够提供大约0.03 Hz的-3 dB极点频率。接在R3两端的小电容器(0.01 µF)可使电阻器噪声最小。

该滤波器充电需要时间。按照试用值,参考输入的上升时间应是时间常数的几倍(这里T = R3Cf = 5 s),或10~15s。

图11中的电路做了进一步改进。这里,运算放大器缓冲器起到一个有源滤波器的作用,它允许使用电容值小很多的电容器对同样大的电源退耦。此外,有源滤波器可以用来提高Q值从而加快导通时间。

 

Analog Devices:将运算放大器缓冲器接成有源滤波器驱动仪表放大器的参考输入引脚
图11. 将运算放大器缓冲器接成有源滤波器驱动仪表放大器的参考输入引脚

测试结果:利用上图所示的元件值,施加12 V电源电压,对仪表放大器的6 V参考电压提供滤波。将仪表放大器的增益设置为1,采用频率变化的1 VP-P正弦信号调制12 V电源。在这样的条件下,随着频率的减小,一直减到大约8 Hz时,我们在示波器上看不到AC信号。当对仪表放大器施加低幅度输入信号时,该电路的测试电源电压范围是4 V到25 V以上。电路的导通时间大约为2 s。

单电源运算放大器电路的退耦

最后,单电源运算放大器电路需要偏置共模输入电压幅度以控制AC信号的正向摆幅和负向摆幅。当从电源电压利用分压器提供偏置电压时,为了保证PSR的性能就需要合适的退耦。

一种常用但不正确的方法是利用100 kΩ/100 kΩ电阻分压器(加0.1µF旁路电容)提供VS/2给运算放大器的同相输入端。使用这样小的电容值对电源退耦通常是不够的,因为极点仅为32 Hz。电路出现不稳定(“低频振荡”),特别是在驱动感性负载时。

图12(反相输入)和图13(同相输入)示出了达到最佳退耦结果的VS/2偏置电路。在两种情况中,偏置电压加在同相输入端,反馈到反向输入端以保证相同的偏置电压,并且单位DC增益也要偏置相同的输出电压。耦合电容器C1使低频增益从BW3降到单位增益。

 

Analog Devices:单电源同相输入放大器电路正确的电源退耦方案。中频增益=1+R2/R1
图12. 单电源同相输入放大器电路正确的电源退耦方案。中频增益=1+R2/R1

如上图所示,当采用100 kΩ/100 kΩ电阻分压器时一个好的经验是,为获得0.3 Hz的 - 3 dB截止频率,应当选用的C2最小为10 µF。而100 µF(0.03 Hz)实际上对所有电路都足够了。

 

Analog Devices:单电源反相输入放大器正确的退耦电路
图13. 单电源反相输入放大器正确的退耦电路

中频增益= - R2/R1

关键字:放大器  电路设计  关键事项 编辑:马悦 引用地址:放大器电路设计关键事项精华汇总(二)

上一篇:ADSL模拟前端中低噪声高速运算放大器的应用简介
下一篇:放大器电路设计关键事项精华汇总(一)

推荐阅读最新更新时间:2023-10-12 20:41

RF PA放大电路设计的几种思路
eeworld网晚间报道:随着移动数据通信技术的蓬勃发展,对各种无线设备的硬件及技术要求也越来越高,从而在实现各种通信环境之下稳定、安全、高速的数据传输未来移动通信的研究重点。射频放大器(PA)作为发射机的末端,在电路设计中要考虑很多细节,比如:调制信号是否达到所需要的发射功率,接收机是否能够完整、满意的信号电平,信号放大后如何保证不失真等等。今天,小编来问大家继续讲解有关RF放大器相关的一些知名射频半导体厂商方案。 村田(Murata)自适应通信多级构成PA 电路 概述:村田自主研发的功率放大器,采用多级构成PA,从而稳定保证RF射频达到发射所需功率,同时能够根据相应的通信方式改变PA的构成。 村田自适应多级构成PA -
[网络通信]
集成电路设计产业营运艰难:芯片价格将继续下滑
    集成电路设计产业营运艰难   □ 本报记者 傅嘉   在2015年终端需求不振影响下,无晶圆厂(Fabless)IC(集成电路)设计产业度过艰辛的一年。TrendForce研究报告表示,预估2015年全球无晶圆厂IC设计产值同比下降8.5%,约805.2亿美元,台湾无晶圆厂IC设计产值同比下降9.5%,约154.6亿美元。   芯片价格将继续下滑   拓墣半导体分析师陈颖书表示,2016年终端需求将较2015年稍有起色,然而智能手机、笔电需求成长有限、平板计算机持续衰退,新兴应用如物联网等又尚在发展初期,产值贡献度仍低。因此,IC设计产业营运仍然艰难,年产值依旧难脱离衰退。拓墣预估2016年全
[手机便携]
利用ADS设计低噪声放大器
低噪声放大器性能指标及设计步骤 低噪声放大器的性能指标 频率范围: 2. 0 ~2. 25 GHz;信号源阻抗: 50Ω;增益 10 dB;噪声系数 2 dB;稳定性: Unconditional。 设计步骤 放大器级数(选择一级) ;晶体管选择;电路拓扑结构;电路初步设计;用Advance Design System 2005A (ADS)软件进行设计、优化、仿真模拟。 低噪声放大器的主要技术指标 LNA的噪声系数和噪声温度 放大器的噪声系数NF 可定义如公式1:     式中, NF 为微波部件的噪声系数; Sin、N in分别为输进真个信号功率和噪声功率; Sout、Nout分别为输出真个信号功率和噪声功率。通常,噪声系数
[电源管理]
利用ADS设计低噪声<font color='red'>放大器</font>
0.35μmCMOS光接收机前置放大器设计
近年来,随着社会信息化程度不断提高,信息交换量呈爆炸性增长,光纤通信干线系统以其高速、大容量的优点被广泛应用于电信网、计算机网络。2.5 Gb/s超高速光纤通信系统已经投入使用。作为光纤通信系统中光接收机的关键部分,前置放大器的性能在很大程度上决定了整个光接收机的性能。   过去,对于高速的集成电路,多采用GaAs工艺来实现。但是随着深亚微米CMOS工艺的不断发展,栅长不断减小,现在0.35μm CMOS管的截止频率已经达到13.5 GHz,可以实现高速的集成电路。本文采用台湾TSMC0.35μmCMOS工艺实现了用于光纤传输系统STM- 16 (2.5Gb/s)速率级的前置放大器。    1 前置放大器简介  
[模拟电子]
0.35μmCMOS光接收机前置<font color='red'>放大器</font>设计
基于PLC可编程控制器的楼梯照明自动化电路设计
采用PLC可编程控制器对楼梯照明进行自动化管理,是较理想化的楼梯公共照明方式。它有以下两个特点: 1、上楼或下楼只需按一下按钮,则楼梯各层照明灯可依次点亮,熄灭,每层照明时间10s,也可根据具体情况重新设定时间,可大大节约电能。 2、同一时刻有几户人家上楼或下楼时,楼梯照明灯仍能依次点亮,熄灭,所需电费将平均分摊,先结束使用照明的用户其电度表随之停止计量电费,负担合理。
[工业控制]
一种新的用于射频功率放大器的预失真器
    在各种射频功率放大器线性化技术中,前馈技术有很高的线性度和带宽,但是其电路结构复杂,成本昂贵,而且效率低,他主要用于大功率放大器中,在直放站中,预失真技术就有一定优势,他的成本低,功耗小、电路结构简单。在机失真RF功率放大器中,放大器性能的好坏主要取决于预失真器的特性。好的预失真器可以大大提高功率放大器的线性度,更好地抑制频谱再生。本文研究了一种能够分别产生IM3和IM5的预失真器,他能很好地改善3阶和5阶交调分量。  1 预失真器的电路结构        基本的谐波发生器电路如图1所示。                       这个谐波发生器由2个具有相同特性的肖特基二极管(本文采用Skyworks公司的
[模拟电子]
2023年中国集成电路设计业呈现哪些变化?权威报告即将发布
由于特殊的“产能-库存”属性,半导体是典型的强周期性行业,繁荣和萧条交替出现。过去三年对全球半导体产业而言可谓是跌宕起伏,从2022年下半年开始,受全球通胀上升和终端需求疲软的影响,全球半导体市场景气度持续低迷。不同分析机构和行业协会对产业何时确切复苏的看法不一,不同应用领域芯片厂商的市场表现也各不相同,面对诸多的不确定因素,半导体行业周期性下行何时结束?未来推动产业增长的动力和前景在哪里?等待行业复苏期间需要专注什么?是业内人士都迫切关注的问题。 11月10-11日,中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(第29届ICCAD设计年会)即将在广州保利世贸博览馆召开。中国半导体行业协会集成电路设
[半导体设计/制造]
2023年中国集成<font color='red'>电路设计</font>业呈现哪些变化?权威报告即将发布
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved