浅谈低电压低静态电流LDO的电路设计

最新更新时间:2013-09-28来源: 互联网关键字:低电压  低静态电流  LDO 手机看文章 扫描二维码
随时随地手机看文章

摘要:设计一种低电压低静态电流的线性差稳压器。传统结构的LDO具有独立的带隙基准电压源和误差放大器,在提出一种创新结构的LDO,把带隙基准电压源和误差放大器合二为一,因而实现了低静态电流消耗的目的。设计采用CSMC0.5 μm 双阱CMOS工艺进行仿真模拟,这种结构LDO在轻负载情况下静态电流仅为1.7 μA,输出暂态电压最大变化为9 mV.

  随着过去几十年里掌上智能终端快速发展,低压差的线性稳压器(Low Drop-out Regulator,LDO)因其具有低功耗、高的电源抑制比、体积小、电路设计简单等优点得到大量应用。LDO大部分时间工作在低负载应用,因此,其在低负载情况下的静态电流消耗决定着电池的寿命。当今的LDO发展趋势是低电压、低静态电流来延长电池使用寿命。然而,低静态电流会导致不稳定性,带来大的输出电压暂态变化,必须在静态电流和输出暂态特性进行合理的折中。相比于传统LDO采用分立结构的带隙基准电压源和误差放大器,本文给出一种创新结构的LDO,将带隙基准电压源和误差放大器两个模块合二为一,因此更容易实现低静态电流消耗,低暂态电压变化。

  1 LDO电路分析

  图1给出精简结构的LDO,仅仅包括4条主要的电流支路,分别是:增益级、缓冲级和2个PTAT电流源。

  相比传统结构LDO,精简结构将带隙基准电压源和误差放大器合二为一,因此在其他性能不变情况下,可将电路静态电流消耗减小到原来1 2 左右。

  这个电路存在两个缺点:输出电压为带隙基准电压不可调;需要使用NPN晶体管,而标准CMOS工艺中并不存在NPN晶体管。由于如今的SoC趋向工作在低电压环境,因此这种结构能够有充足的应用场合。第二个问题在单片设计时候,采用双阱CMOS工艺,只需增加一道掩膜工艺,费用增加不多,因此两个问题实际应用并不明显。

  1.1 带隙基准电压分析

  三极管基射级电压和热力学电压分别具有负、正温度系数,因此带隙基准电压的原理是叠加三极管基射级电压和热力学温度电压,达到在室温下的零温度系数。

  在精简LDO结构中,晶体管Q3和电阻R2定义带隙基准电压,流过R2为PTAT电流。通过镜像流过晶体管Q1电流。晶体管Q3偏置到集电极电流。因此,在环路中,晶体管Q1和Q3将调整到相同的基射级电压值。尤其环路比较高的情况下,这种调整是相当精确的。因此,通过合理设计电阻R2和R3,晶体管Q1,Q2和Q3有相同的集电极电流。因此:

  

  式中:IS 是三极管饱和电流;β2 是晶体管Q2的电流增益;n 是晶体管Q2和Q1射级面积比。通过式(1)可以得到PTAT电流:

  

  因此通过晶体管Q3的基射级电压和R2电压叠加即可得到输出电压值:

  

  调整电阻比值,使VT 系数值为17.2,即可得到温度系数为零的带隙基准电压。

  1.2 LDO频率分析

  精简结构LDO中包含三个低频极点,分别处在增益级的输出,缓冲级的输出和LDO的输出节点,分别如下:

  

  式中:ro1 和C1 分别是增益级输出电阻和负载电容;ro2是缓冲级输出电阻;Cpar 是功率管寄身电容;rop 是LDO输出级的等效电阻;CL 为输出负载补偿电容。为了保证LDO有个良好的输出暂态特性,CL 取值一般很大,因此极点p3 为LDO环路的主极点。晶体管Q3集电极电流偏置为PTAT电流,因此增益级的输出阻抗随输出负载电流和输入电压变化不大,同时增益级的负载电容主要由缓冲级输入电容决定,所以极点p1 位置相对稳定,故可以采用一个左半平面的零点补偿。类似如传统LDO,本文采用一个电阻resr 与输出补偿电容串联方式,获得一个左半平面零点:

  

  基于上述分析,精简结构LDO的开环传输函数为:

  

  式中.其中:gmQ2 ,gmQ3 和gmp 分别代表晶体管Q2,Q3和功率管的跨导;Rπ 3 是晶体管Q3的输入电阻。当p1 和z1 匹配比较精确,LDO环路只有两个低频极点p2 和p3 。因此,为了获得60°的相位裕度,必须:

  

  2 电路设计与实现

  本文所提的低电压、低静态电流的精简结构的LDO如图2所示。LDO的输出级是一个A类共源级电路,包括PMOS功率管M1,三极管Q1、Q2,电阻R1,R2,R3,Resr和输出负载补偿电容C1.功率管M1有非常大的宽长比来驱动比较大的负载电流。因此M1的沟长选取最小的值,达到尽可能小的寄身电容和尺寸面积。为了获取好的暂态输出特性以及环路稳定,输出补偿电容取5 μF.带隙基准电路包括三极管Q1,Q2,Q3和电阻R1,R2,R3.选取Q2的射级面积为Q1和Q3的射级面积8倍,这是Q2面积和R2阻值折中结果。三极管Q3和晶体管M6构成一个共集电极的电路,为环路提供高增益。缓冲级包括晶体管M2,M3和M4.因为NMOS源跟随器,在低负载情况下并不能完全关断功率管,PMOS源跟随器并不适合本电路的1.35低电压环境,所以选用了二极管连结的PMOS负载共源级电路作为缓冲级。这种结构不仅获得低的输出阻抗,同时达到180°的相位偏移,使整个闭环环路构成一个负反馈。M3作用是在低负载电流的情况是为M4提供一些偏置电流,否则可能出现M4的栅源电压过低,导致三极管Q3进入饱和状态,降低Q3的电流增益,影响带隙基准电压的精确度。通过Q4和M7构成的偏置电路,使得三极管Q1,Q3有相等的集电极电流。晶体管M5,M8和M9构成LDO的启动电路。在刚有电压输入情况下,M8和M9构成一个反相器输出一个低电压信号,使M5导通来启动整个电路。

  3 电路仿真结果

  基于CSMC 0.5 μm 双阱CMOS 工艺仿真模型,采用Cadence仿真软件对精简结构LDO进行了三个工艺角(tt,ff,ss)下仿真验证。这个系统设计指标的是让LDO驱动最大30 mA的负载电流,同时保持输出电压稳定在1.14 V,输入电压最小为1.35 V.LDO 的温漂曲线如图3所示。

  

  通过采用补偿电容外接串联电阻的方法,创造一个左半平面的零点来补偿一个非主极点,让电路获得比较好的环路相位裕度,在三个工艺角下,相位裕度都能达到70°(见图4)。

  

  暂态输出电压变化如图5所示,当负载电流从0~30 mA瞬态变化时,输出电压变化最大仅为9 mV.

  4 结语

  本文给出了一种低电压1.14 V、低静态电流1.7 μA 的LDO,通过将带隙基准电压源与误差放大器合二为一获得精简结构的LDO.

  因此实现了低静态电流消耗,同时获得较好的暂态输出电压性能,最大暂态电压变化仅为9 mV.

  

关键字:低电压  低静态电流  LDO 编辑:神话 引用地址:浅谈低电压低静态电流LDO的电路设计

上一篇:以MC34063为例概述DC/DC转换控制电路测试方法
下一篇:五大传感器关键技术在Android移动设备设计浅析

推荐阅读最新更新时间:2023-10-12 20:49

如何使用标准稳压器产生极低电压
有什么好的解决方案可以产生只有几百毫伏的微型直流电源电压? 答案: 只需将一个干净的外加正电压连接至DC-DC转换器的反馈电阻即可。 在过去的几年里,由于微控制器、CPU、DSP等数字电路的几何结构尺寸不断缩小,电子元器件的电源电压一直持续下降。在测量领域也有一些需要低电源电压的应用。 多年以来,线性稳压器和开关稳压器一直采用约1.2 V的反馈电压。此电压由DC-DC转换器IC中的带隙电路产生,它确定了使用外部电阻分压器可以设置的最低电压。到目前为止,大多数现代稳压器IC都可以产生0.8 V、0.6 V甚至0.5 V的输出电压。内部基准电压源也按这种方式设计,所以
[电源管理]
如何使用标准稳压器产生极<font color='red'>低电压</font>
北京辰源阶段性成果 光伏逆变器通过低电压穿越检测
作为国内光伏逆变器领域的核心供应商和技术领军企业,北京辰源面向高端市场所推出的大功率光伏并网逆变器于近日接受了国网电科院国家能源太阳能发电研发(实验)中心的低电压穿越(LVRT)测试,并以优异表现一次性通过了所有测试项目。 北京辰源是西门子(中国)有限公司正式授权的工业业务领域产品和系统集成商,并在与西门子多年来保持广泛、深入合作的基础上于2008年进入光伏行业,继而由双方共同设计和研发了在业内具有革新意义的大功率光伏逆变器产品。基于北京辰源的非凡战略眼光、顶级技术团队和所投入的巨额研发资金,以及西门子公司在逆变技术领域所具备的全球化视野和数十年经验积累,于2011年正式进入市场并得以大量应用的北京辰源CYPOWER系列光伏逆变器
[新能源]
数字负载点转换器与数字管理器的比较
什么时候应该使用具有PMBus的负载点转换器(POL),什么时候该采用数字管理器和老式POL呢?我希望这篇文章能为您在做选择时提供一些启发。   为了不引起误导,我设立了适中的目标:提供足够的直觉以帮助您做出第一个可行的选择,我会详细地对此进行介绍。情况就好像为寻找丢失的车钥匙而回想过去24小时干了什么,您无法一次找遍所有的地方,所以您在想怎样才最有可能找到它们。 首先一起来绘制这些器件的相关示意图,这样,我们才能发现其基本的不同之处。有时候,图示会让事物更为清晰。 采用PMBus的POL 在数据表中,采用PMBus的POL可能趋向于:双路输出……具备数字电源系统管理的降压型DC/DC控制器。器件的某些结构在名称上不同
[电源管理]
数字负载点转换器与数字管理器的比较
一种低电压开关电流甲乙类存储单元的设计
引言 开关电流存储单元是电流模式采样数据信号处理系统的基本单元电路,其性能的优劣直接影响采样系统的整体性能,因此,研究设计性能优良的开关电流存储单元是研究开关电流技术的重要环节。根据出现时间的先后,可将其分为第一代开关电流存储单元和第二代开关电流存储单元。第一代开关电流存储单元的优点是瞬态虚假信号很小,可以输出非单位增益电流信号,以及采用相对简单的单相时钟方案。它的不足是需要由两个晶体管组成,因此存在失配误差问题和较大的功耗。为克服失配误差等问题,人们进而研究出第二代开关电流存储单元。第二代开关电流存储单元采用单管存储方式来避免失配误差、降低功耗,这是它的优点。它的缺点是:电路工作时有较大幅度的瞬态虚假信号,虽然可以采用三相时钟
[电源管理]
德州仪器静态电流LDO TPS7A02让电池更长待机
如果您有个长时间不用的电子设备(比如无线耳机、可穿戴设备或者遥控器等等),您可能发现其实没开机,电池也没电了。如果设备只是处于待机或睡眠状态,则可能是由于一个很小但至关重要的因素决定的,那就是静态电流。 什么是静态电流? 静态电流被定义为“器件不活动或处于休眠状态时的电流消耗”。因此,静态电流(IQ)是系统在轻载或空载的待机模式下汲取的电流。静态电流通常与关机电流混淆,关机电流是指关闭设备但电池仍连接到系统时消耗的电流。不过,这两种规格在任何低电池消耗的设计中都很重要。 静态电流是大多数集成电路(IC)都需要考虑的,其中放大器,升压和降压转换器以及低压差线性稳压器(LDO)在消耗的静态电流中起重要作用。其中LDO是设计最为简单
[电源管理]
德州仪器<font color='red'>低</font><font color='red'>静态电流</font><font color='red'>LDO</font> TPS7A02让电池更长待机
DC-DC转换器和LDO驱动ADC电源输入
在《DC-DC转换器与ADC电源接口》中,讨论了使用DC-DC转换器(开关调节器)以及LDO来驱动ADC电源输入的情况。 使用DC-DC转换器对LDO的输入电压进行降压操作是驱动ADC电源输入的一个极为有效的方式。 回忆一下拓扑结构,如下图1所示。 输入电源电压为5.0 V,该电压降压至2.5 V,然后输入LDO;LDO输出为1.8 V,作为ADC电源电压。 图1 .采用DC-DC转换器和LDO驱动ADC电源输入 ADC基频输入信号音周围可能存在的杂散。 这些开关杂散的位置取决于DC-DC转换器的开关频率以及ADC的输入频率。 开关杂散会与输入信号相混合,而杂散会在fIN fSW和
[电源管理]
DC-DC转换器和<font color='red'>LDO</font>驱动ADC电源输入
双通道LDO 单片式降压型稳压器—LT369 4
      LT ® 369 4/ LT369 4-1 是单片式、电流模式 DC/DC 转换器,具有双通道、低压差稳压控制器。开关转换器是一个能够在其输出端上产生高达 2.6A 电流的降压型转换器。每个稳压器具有独立的跟踪 / 软起动电路,因而简化了电源排序以及与微控制器和 DSP 的连接。   开关频率利用单个电阻器来设定,可调范围为 250kHz 至 2.5MHz。这种高开关频率允许使用小的电感器和陶瓷电容器,从而造就了非常小巧的三通道输出解决方案。恒定开关频率与低阻抗陶瓷电容器相组合,产生了低且可预知的输出纹波。保护电路负责检测电源开关和外部肖特基箝位二极管中的电流,以避免 LT369 4 遭受短路情况的损坏。频率折返和
[电源管理]
双通道<font color='red'>LDO</font> 单片式降压型稳压器—LT369 4
Micrel最新推出输入电压双LDO系列
  麦克雷尔 (Micrel) 推出具有低输入电压性能的低压差线性稳压器 (LDO) 的系列产品MIC5313/4/5/6。MIC5313/4/5/6 系列产品整合了两个能够以低至1.7伏的输入电压运行且仅需消耗37微安总静态电流的 LDO。MIC5313/4/5/6 系列产品目前均已批量销售,每1000件的起定价为每件1.29美元。   麦克雷尔便携式电源产品营销总监 Andy Khayat 指出:“降低 LDO 使用的输入电压可提高系统效率。麦克雷尔的新型 MIC531x 系列 LDO 使设计人员能够在诸如1.8伏这样的低电压轨中进行稳压,提供了很好的效率以及低电压向低电压转换所需的最低成本。”   为了在低电压轨
[手机便携]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved