音频精确延时系统及其实现

最新更新时间:2006-08-30来源: 电子产品世界关键字:存储器  采样  音频 手机看文章 扫描二维码
随时随地手机看文章

引言

  音频的时间延迟传统上使用延迟线或电荷耦合器件实现,这在民用设备中有着广泛的应用。最常见的是卡拉OK机的混响系统,它使用延迟一定时间的信号产生回声的效果。某些专用的BBE器件,如三菱的M58000系列,内部采用了数模和模数转换技术,内置动态RAM存储数据,某些芯片可以通过调整其时钟频率或有专用引脚调整延时量。可调范围在数百毫秒量级,误差在毫秒量级。这些芯片普遍采用较低的采样速率,仅对输入信号的低频分量进行处理,采样位数也多为8位以下。这在一般应用中,特别是卡拉OK机这类对音频指标要求较低的应用中完全足够了。而在“调频同步广播”项目中,涉及多个发射台干涉区的准确同步问题,要求延迟量精确到微秒数量级并且能依据两发射台间的距离做调整,几个微秒的时延误差就会对干涉区的收听质量产生很大的影响,甚至不能正常收听。并且调频广播对音质有较高的要求,所以设计出来的系统必须达到广播级的音频指标,左右声道的延时应该同步调节,以满足立体声分离度的要求。很明显,前述的各类现有器件远不能满足需要。

  受到新型数字混响器件原理的启发,设想采用高指标的数模模数集成电路实现这样一个系统。随着数字集成电路技术特别是大规模可编程逻辑器件技术的发展,一个数字系统已可以集成在一片可编程芯片上,因此采用CPLD设计时序及逻辑电路是最佳方案,考虑音频采样频率达到48KHz即可满足要求,存储器可以采用通用的RAM,速度在150ns的也可满足需要。理论及实践证明,以上方案是完全可行的。

系统设计

  图1 系统框图

  系统方框图如图1。前级来的音频模拟信号首先进入A/D转换器变成数字信号,由CPLD产生存储器的读写时序并把音频数据依次存入存储器中。也由CPLD产生存储器读时序,把数据依次读出并送到D/A转换器恢复成模拟的音频信号,经低通滤波器输出。存储器的地址由一个循环计数器产生,控制写入和读出的地址(地址间隔),就可实现定量延时。考虑到当前大部分音频专用A/D、D/A芯片采用串行数字接口,特别是在音频领域占统治地位的Σ-Δ类型的芯片,这样的设计应由以下几部分组成:

  *串并转换部分,用以把A/D来的串行数据转变成存储器RAM的并行数据;
  *存储器时序产生部分,用以产生存储器的读和写两个地址信号;
  *延时调整部分,用DIP拨动开关预置读和写两种情况下的地址之差;
  *并串转换部分,用来把RAM的数据转换成D/A需要的标准串行数据流;
  *左右声道校正部分,保证左右声道读出的顺序;
  *晶体振荡器,产生系统所需的时钟信号,保证系统时钟的准确和稳定。延时量的准确性和稳定性由它保证(使用外频标可以进一步提高其准确度);
  *一些辅助电路,用来校正由于门电路的延迟造成的时序和逻辑错误。
  
  采用自顶向下,逐步细化的设计方法,顶层用电路示于图2a和2b。

  图2a 延时量预置、RAM地址和左右声道同步

  图2b 振荡器、串并转换、RAM接口和和写信号产生

  选用元件在保证指标的前提下尽量降低成本。音频领域常用的数模和模数转换芯片有CIRRUS和BURR-BROWN公司的几种型号,例如CS4332、PCM1800系列、PCM1700系列等,采样频率达100KHz,16位或24位的产品价格已降到了一定的水平。此处选用的A/D芯片是Σ-Δ类型的PCM1800,D/A芯片是PCM1725,它们都是B-B公司的新产品,可以达到20位的无误码采样分辨率,采样频率分别是48KHz和96KHz,信噪比和失真指标都较高。CPLD器件选用规模适中,可以ISP在线编程修改的品种,这样可以加快研发速度。选用VATIS的MACH4A系列,PLCC封装,容易小规模试生产,并有ISP功能,不需专用编程器,通过串行下载电缆编程,调试修改都很方便。RAM用一般的100-150纳秒的就足够了。

  PCM1800工作于主动模式,按照输入的时钟信号进行A/D转换并输出同步时钟和数据。整个CPLD电路按照PCM1800输出的同步时钟工作。

  首先估算所需逻辑规模和引脚数,PCM1800的关键信号有四个引脚,D/A的PCM1725同样需三个引脚,48KHz采样频率时每个采样周期是20.8ms,预定最大延时量要达到80ms左右,外接存储器需要11位地址线。使用16位分辨率,则存储器接口部分共需27个引脚,控制延迟时间的DIP开关需16位,外加一个晶体振荡器需2-3个引脚,两片MACH4-64/32之间的逻辑联系需四个引脚,总计大约57个引脚,其中有输出和输入,以及双向引脚。需要的资源大致可以用两片MACH4-64/32或一片MACH4-128完成。单纯改变存储器的读出地址能达到的最小延时调整步进取决于采样频率,这里是20.8/2=10.4ms,仍满足不了最小调整分辨率的要求。最终系统又加上延时微调部分,通过改变存储器读信号相对于写信号的位置,实现更精确的调整,完成的系统最小步进达到625ns,达到了设计要求。

  所有设计文件采用原理图(顶层)和VHDL语言(底层)完成,在LATTICE的ispLEVER软件下编译并适配到两片MACH4-64/32A中,仿真后,下载到器件中去,经过实际系统测试并修改某些逻辑后设计完成。电路板是事先设计好的,MACH器件有强大的布线能力,保证了适配以及实际系统运行的成功。

结语

  作为“调频同步广播”项目的关键技术之一,音频精确延时系统把卫星传输的音频信号,在不同接收地点进行精确和稳定的延时,补偿了由于各发射台经纬度不同造成的信号不同步,实现了真正意义上的同步广播。针对我国幅员辽阔,人口分散而频率资源匮乏的实际情况,该方案给出了一种较好的广播覆盖方法。此系统已用于国家广电总局提出的“村村通广播电视”工程,带来了良好的社会效益和经济效益。推而广之,通过增加逻辑规模和存储器容量,这种方法也可用于其他需要高质量音频延迟的场合。

关键字:存储器  采样  音频 编辑: 引用地址:音频精确延时系统及其实现

上一篇:带反并联二极管IGBT中的二极管设计
下一篇:音频精确延时系统及其实现

推荐阅读最新更新时间:2023-10-12 20:11

欧胜电源管理及音频技术被ZiiLABS选用
英国爱丁堡, 2012 年 2 月 21 日 – 欧胜微电子有限公司日前宣布:其创新的WM8326电源管理解决方案、以及其先进的WM8993音频中枢解决方案,均被领先的媒体处理器及平台公司ZiiLABS选用。欧胜解决方案将为ZiiLABS新推出的JAGUAR3 Android 4.0(Ice Cream Sandwich)平板电脑参考方案提供电源管理及音频处理能力,该方案采用了ZiiLABS的100内核ZMS-40处理器。 作为欧胜成功的电源管理解决方案系列的一部分,WM8326专为低功耗的便携式多媒体应用而设计,这些应用包括平板电脑、智能电话、电子书阅读器、媒体播放器以及任何带有一个多媒体处理器的应用。
[手机便携]
欧胜电源管理及<font color='red'>音频</font>技术被ZiiLABS选用
专有2.4-GHz的无线音频设计方案
  市场对更大移动性的需求导致传统有线音频娱乐产品向无线迁移。由于产品制造商希望切断娱乐电子产品的电源线,工程师在保持电池供电无线音频设计的信号范围、音质和最长播放时间方面面临着重大挑战。为满足这些要求,工程师可以利用来自多家制造商的大量可用产品,包括(按字母顺序)Analog Devices、Cirrus Logic、CSR、飞思卡尔半导体、凌力尔特技术、Linx Technologies、Maxim Integrated Products、Microchip Technology、NXP Semiconductors、Quickfilter Technologies 和Texas Instruments等。   在典型的无
[嵌入式]
专有2.4-GHz的无线<font color='red'>音频</font>设计方案
手持式产品RF电路及其音频电路的PCB设计技巧
PCB是信息产业的基础,从计算机、便携式电子设备等,几乎所有的电子电器产品中都有电路板的存在。随着通信技术的发展,手持无线射频电路技术运用越来越广,这些设备(如手机、无线PDA等)的一个最大特点是:第一、几乎囊括了便携式的所有子系统;第二、小型化,而小型化意味着元器件的密度很大,这使得元器件(包括SMD、SMC、裸片等)的相互干扰十分突出。因此,要设计一个完美的射频电路与音频电路的PCB,以防止并抑制电磁干扰从而提高电磁兼容性就成为一个非常重要的课题。因为同一电路,不同的PCB设计结构,其性能指标会相差很大。尤其是当今手持式产品的音频功能在持续增加,必须给予音频电路PCB布局更加关注.据此本文对手持式产品RF电路与音频电路的PCB的
[电源管理]
手持式产品RF电路及其<font color='red'>音频</font>电路的PCB设计技巧
网络分析仪与采样示波器TDR的优势比较
序言 最近几年随着多Gbps传输的普及,数字通信标准的比特率也在迅速提升。例如, USB 3.0的比特率达到 5 Gbps。比特率的提高使得在传统数字系统中不曾见过的问题显现了出来。诸如反射和损耗的问题会造成数字信号失真,导致出现误码。另外由于保证器件正确工作的可接受时间裕量不断减少,信号路径上的时序偏差问题变得非常重要。杂散电容所产生的辐射电磁波和耦合会导致串扰,使器件工作出现错误。随着电路越来越小、越来越紧密,这一问题也就越来越明显。更糟糕的是,电源电压的降低将会导致信噪比降低,使器件的工作更容易受到噪声的影响。尽管这些问题增加了数字电路设计的难度,但是设计人员在缩短开发时间上受到的压力丝毫没有减轻。 随着比特率的提高,尽
[测试测量]
网络分析仪与<font color='red'>采样</font>示波器TDR的优势比较
Altera演示FPGA中业界性能最好的DDR4存储器数据速率
Arria 10 FPGA和SoC的2,666 Mbps DDR4存储器接口适用于大数据量应用。 2014年12月19号,北京——Altera公司(Nasdaq: ALTR)今天宣布,在硅片中演示了DDR4存储器接口,其工作速率是业界最高的2,666 Mbps。Altera的Arria® 10 FPGA和SoC是目前业界唯一能够支持这一速率DDR4存储器的FPGA,存储器性能比前一代FPGA提高了43%,比竞争20 nm FPGA高出10%。硬件设计人员现在可以使用最新的Quartus® II软件v14.1,在Arria 10 FPGA和SoC设计中实现2,666 Mbps DDR4存储器数据速率。视频演示表明,鲁棒
[嵌入式]
基于51式单片机的音频驱鼠器设计
0 引言 长期以来,老鼠对家庭牛活、农业生产等造成很大困扰。然而,现存的机械法、化学药物法以及生物防治等,都存在着比较明显的缺点。机械灭鼠的缺陷体现在,当受到过这种器械伤害之后,老鼠会对这种器械保持很深的记忆,避免伤害再次发生。对于化学药物的长期使用,不仅会造成环境污染,甚至对人体也存在一定的危害。而对于生物防治,其控制力度难以把握,故而效果不太理想。所以,需要一种更加科学、环保而有效的产品来实现驱鼠功能。市面上现存的电子驱鼠产品电路设计复杂,成本较高,因此,基于51式单片机的音频驱鼠器应运而生。 1 音频驱鼠器的总体设计 驱鼠器的设计总体分为四个模块,即电源模块、感应模块、控制模块和音频模块。电源模块为整个系统提供+5V的
[单片机]
基于51式单片机的<font color='red'>音频</font>驱鼠器设计
E2ROM存储器读写器的制作和使用
随着总线控制技术的应用,彩电上大多采用串行非易失存储器作为数据的存储这种存储器目前常用的有24C××、93C××两种系列,24C××系列有等型号,93C××系列有93C46/56/66/76/86等型号。对于存储器损坏或数据丢失引发一些奇怪的故障已成为维修中一个棘手的问题。特别是存储器的更换,大家知道,市面上出售的存储器芯片都是空白的,需要使用专门的读写器来写入数据。不过串行存储器的接口电路简单,大家可利用电脑的打印机并行接口制作一个读写器,下面介绍其制作和使用方法。   一、制作方法   制作材料:在电子市场上购买可拆卸打印头,发光二极管LED,二极管电阻R1:1kΩ、R2:2kΩ,电解电容C:47μF/16V各一只
[模拟电子]
E2ROM<font color='red'>存储器</font>读写器的制作和使用
一种基于功耗管理的DSP处理器设计
  在信息日益成为一种重要资源的今天,强大的市场需求和微电子技术的发展促成了便携式电子系统的飞速发展。这些便携式电子设备,不但对速度和面积要求非常高,而且对系统的平均功耗要求也很严格,使功耗问题日渐成为制约便携式电子设备发展的瓶颈。要获得高性能低功耗的方案,其实质也就是在处理速度、芯片面积和功耗上来权衡如何满足数字信号处理系统的要求。   本文介绍了一种基于并行流水线的低功耗数字信号处理器(DSP)的系统设计,以改善通用处理器的不足,应用于各种便携式系统中,以便取得良好的效果。   系统方案中,基于流水线的结构从行为级方面降低了系统的功耗;时钟管理方案
[应用]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved