数据转换器串引LVDS接口改善板布线

发布者:DelightWish123最新更新时间:2012-03-21 来源: dzsc关键字:数据转换器  LVDS  板布线 手机看文章 扫描二维码
随时随地手机看文章

系统往往需要信号传输,在信号传输中不希望共模信号,共模信号处理困难。某些设计把来自传感器输出的单端信号转换为全差分信号,然后,把此信号送到差分输出ADC下游。这样做的优点是在差分线上引起的最大噪声在两条线上是共同的(假定差分线是对称的)。

在输入信号转换数字数据之后,必须传输它们到DSP或ASIC/FPGA进行处理。流行的全差分输出信号传输是方便的。全差分的输出信号通过两条对称线给出和吸收电流。这种信号传输的一个例子是LVDS(低压差分信号)格式。ADC12QS065用LVDS来解决所有这些系统问题(图1)。

图1  ADC12QS065简化框图

图2  输出定时图

ADC12QS065在单片上包含4个12位ADC。每个ADC输入都接收全差分信号。输入共模电压来源于共模输出参考电压VCOM12和VCOM34,由ADC12QS065提供。ADC12QS065可选择全差分或单端时钟源。为了采用LVDS,时钟提供LVDS到CLKB,端接紧靠输入引脚。若希望单端CMOS时钟,则把CLKB接低态,而不需要端电阻器。

用差分环形振荡器串行化每个ADC的输出。输入时钟输入乘12,并转换到LVDS时钟输出,以使数据捕获。输入时钟率的LVDS FRAME信号也在输出产生来识别取样数。

输出定时为FPGA提供容易的数据捕获。当取样数据准备好时,发送输出FRAME信号。在LVDS CLOCK OUT转变之后,出现4个输出通道的每个通道的MSB。LVDS CLOCK OUT 信号从DATA OUT 偏移四分之一周期,以减轻时钟管理。在CLOCK OUT转换时捕获每个数据位。采用LVDS的另一个好处是可以用EIA/TIA568标准的双绞线发送这些信号。满足EIA/TIA568标准的双绞线具有100Ω 特性阻抗。紧靠在一起并承载相反电流的导体产生非常低的辐射。在高SNR要求的场合这是所希望的。

在传统单端并行CMOS输出12位ADC中,需要49条(4×12+1)线发送转换器,输出到数字处理器。若把输出位串行化,每个通道有单对差分线。也要说明输出时钟和帧信号线。

因为LVDS用来自电源的电流,靠来自LVDS端或其他的“操纵”(steering)电流,所以从电源恒定地吸收电流。这降低了呈现在电源线上的开关转换负载。此优点使电源线上的电源噪声比较低,从而减小去耦电容的尺寸并减轻布线要求。

串行LVDS允许更小的封装,而信号传输是非常有效的。然而在很多应用中,低功耗是非常重要的。每个通道节省每毫瓦功率,对于需要几个数据通道的系统有巨大意义。因此,除静态驱动器外,ADC12QS0D65具有3个分离电源。可以连接每个电源使其成为单电原ADC或保护分离。分离电源进一步隔离ADC内部电路每部分。分离电源的另一个优点是输出驱动器电压可以低到2.5V,以节省功耗。

ADC12QS065也具有自己内部参考供电的能力,允许外部驱动基准。这使多ADC可连组在一起,分别把所有的VRET和VREFN连接在一起。靠保证每个芯片匹配的增益和偏移,可减小系统定标要求。若系统允许差分信号传输,用低共模噪声电感是有益的,可以降低电源瞬变,在输出线上有低数字辐射。ADC12QS065从模拟输入、时钟输入到串行LVDS输出,提供全差分转换。它所具有的分离电源能力允许用于进一步模拟数字域分离,并提供较低的功耗

关键字:数据转换器  LVDS  板布线 引用地址:数据转换器串引LVDS接口改善板布线

上一篇:基于Modbus通讯协议的RS-485总线在配电自动化控制系统中的应用
下一篇:解决串行接口中的信号完整性问题

推荐阅读最新更新时间:2024-05-02 21:58

LVDS技术原理和设计简介
    摘 要: 介绍了LVDS(低电压差分信号)技术的原理和应用,并讨论了在单板和系统设计中应用LVDS时的布线技巧。     关键词: LVDS PCB设计 1 LVDS介绍     LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。     几十年来,5V供电的使用简化了不同技术和厂商逻辑电路之间的接口。然而,随着集成电路的发展和对更高数据速率的要求,低压供电成为急需。降低供电电压不仅减少了高密度集成电路的功率消耗,而且减少了芯片内部的散热,
[应用]
DSP 与数据转换器协同工作所必须考虑的10 大因素
假设您接到一项工作任务,设计一套由 DSP 与DAC与ADC等模拟器件组成的信号处理系统。如果您考虑到几个重要因素,工作就会非常简单。下面就来谈谈设计工作中应该考虑的这几个因素。 详细了解应用类型 第一步需要了解应用类型。对于控制型应用,既需要应对突发的大量数据处理情形,也要考虑间歇的闲置状态;而对于音频应用,则需要处理连续数据流的能力。了解应用的具体需求将有助于选择适当的接口和正确的数据读取方法。 评估系统速率 第二步需要了解数据采样的速率。举例来说,音频系统可能是一部 CD 播放机,采样率为 96 kHz,也可能是电话语音系统,采样率仅为 8 kHz。当然,也可能是其他系统,如 ADSL 质量测量应用,采样速率高达 1
[模拟电子]
利用LVDS缓冲器克服高速信号路径阻抗不连续之挑战
  对于200Mbps以上速率的信号,如果忽略寄生阻抗和阻抗不连续性的问题,将会在传输线上产生增加性噪音,并出现资料位元误码。本文将以基础型高画质数字视频路由器的处理方式为例,详细解说上述问题。   当资料传输速率位于400Mbps至1.5Gbps之间时,信号路径(signal path)就会形成传输线(transmission line)。在这个传输速度范围内,信号路径模型必须包括电缆或底板中的电抗性寄生分量。高速资料传输带来的问题不仅仅是资料传输速率本身的问题,快速的信号边缘变换率包含甚至更高的频率分量,这些高频分量在分布式阻抗环境中的传输性能更差。对于200Mbps以上速率的信号,如果忽略寄生阻抗和阻抗不连续性的问题,将会
[工业控制]
开拓医疗电子 数据转换器扮重要角色
   根据专业研究机构Databeans最新的报告内容,2007年医疗半导体市场超过26.3亿美元。由于产品设计对于更小尺寸、更低功耗与更高速度的要求提高,因此数据转换器、传感器和电源芯片成为医疗电子需求最大的半导体器件。   作为连接模拟和数字世界的桥梁,数据转换器是电子产品数字化的关键,它定义了图像、声音、精度、速度和用户接口。在当今大多数高性能医学成像设备中,对数据转换器的性能要求越来越高,最重要的需求是在高速处理信息的同时保持数据完整性。ADI公司大中国区资深业务经理周文胜举例说:“在医学核磁共振成像(MRI)和数字X-射线系统中,为了缩短患者的MRI检查以及在X-射线辐射下暴露的时间,数据转换器必须提高速度和精度,使得
[医疗电子]
开拓医疗电子 <font color='red'>数据转换器</font>扮重要角色
基于LVDS技术的实时图像测试装置的设计
目前在一些弹载设备中,由于采集的实时图像数据量很大,因此在其与地面测试台进行数据传输时需要很高的传输速率。传统的图像数据传输方法存在很大的局限性。比如,物理层接口无法满足数据的传输速度;由于传输通道的增多引起传输导线数量的增加导致系统功耗、噪声也随之增大等。低电压差分信号传输技术(LVDS)为解决这一问题提供了可能。 1 LVDS技术简介   LVDS技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用 。   图1为LVDS器件
[测试测量]
基于<font color='red'>LVDS</font>技术的实时图像测试装置的设计
简易USB与LVDS接口转换器
  引言   通用串行总线USB(Universal Serial Bus)接口以其通信速率快,USB2.0协议速率达480 Mb/s,支持热插拔的特点得到广泛应用,缓解日益增加的PC外设与有限的主板插槽和端口之间的矛盾;而低压差分信号LVDS(Low-Voltage Differential Signaling)接口作为一种新型的高速串行。低噪声的数据传输接口,广泛应用于视频传输领域,实现USB与LVDS接口转换,使在只有USB接的情况下便可实现双视频显示的连接,进一步扩展两种接口的使用范围,从而在一定程度上解决主板插槽与端口日益匮乏的问题。   2 系统概述   该系统设计主要由稳压电路,USB接口,基于FPGA的协议
[嵌入式]
基于FPGA的总线型LVDS通信系统设计
摘要:总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准。本文介绍一种基于总线型LVDS的通信系统方案,以及利用FPGA芯片实现系统核心模块的设计方法。该方案可广泛使用在高速通信领域,具有较高的应用价值。 关键词:BLVDS FPGA 串化 解串 高速通信 低压差分信号LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电磁辐射的特性,是在铜介质上实现千兆位级高速通信的优先方案;可用于服务器、可堆垒集线器、无线基站、ATM交换机及高分辨率显示等等,也可用于通信系统的
[应用]
基于LVDS的高速串行数据传输系统设计
  引言   在某型雷达信号处理系统中,要求由上位机(普通PC)实时监控雷达系统状态并采集信号处理机的关键变量,这就要求在处理机与上位机之间建立实时可靠的连接。同时,上位机也能对信号处理板进行控制,完成诸如处理机复位、DSP程序动态加载等功能。实验中,处理机和上位机之间的数据传输距离不小于8m。在这种前提下,计算机上现有的串口、并口显然不能满足要求,而USB2.0接口工作在高速模式时传输距离只有3m,其它诸如以太网传输的实时性难于满足要求,光纤通道传输的构建成本又太高。基于此,本文提出了一种采用LVDS高速串行总线技术的传输方案。   数据传输系统方案   由于系统要求传输距离大于8m,需采用平衡电缆。对于两端LVDS接口,可以采
[测试测量]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved