直接数字频率合成知识点汇总(原理_组成_优缺点_实现)

发布者:tgdddt最新更新时间:2018-05-03 来源: 21IC中国电子网关键字:数字频率合成  DSP  DDS 手机看文章 扫描二维码
随时随地手机看文章

本文开始介绍了直接数字频率合成的概念与原理,其次介绍了直接数字频率合成优缺点与构成,最后介绍了直接数字频率合成系统实现方式。


直接数字频率合概述


DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。DDS是从相位概念出发直接合成所需要波形的一种新的频率合成技术。


直接数字频率合成是一种新的频率合成技术和信号产生的方法,具有超高速的频率转换时间、极高的频率分辨率分辨率和较低的相位噪声,在频率改变与调频时,DDS能够保持相位的连续,因此很容易实现频率、相位和幅度调制。此外,DDS技术大部分是基于数字电路技术的,具有可编程控制的突出优点。因此,这种信号产生技术得到了越来越广泛的应用,很多厂家已经生产出了DDS专用芯片,这种器件成为当今电子系统及设各中频率源的首选器件。


直接数字频率合成原理


工作过程为:


1、将存于数表中的数字波形,经数模转换器D/A,形成模拟量波形。


2、两种方法可以改变输出信号的频率:


(1)改变查表寻址的时钟CLOCK的频率,可以改变输出波形的频率。


(2)、改变寻址的步长来改变输出信号的频率.DDS即采用此法。步长即为对数字波形查表的相位增量。由累加器对相位增量进行累加,累加器的值作为查表地址。


3、D/A输出的阶梯形波形,经低通(带通)滤波,成为质量符合需要的模拟波形。


直接数字频率合成系统的构成


直接数字频率合成主要由标准参考频率源、相位累加器、波形存储器、数/模转换器、低通平滑滤波器等构成。其中,参考频率源一般是一个高稳定度的晶体振荡器,其输出信号用于DDS中各部件同步工作。DDS的实质是对相位进行可控等间隔的采样。


直接数字频率合成优缺点


优点:


(1)输出频率相对带宽较宽


输出频率带宽为50%fs(理论值)。但考虑到低通滤波器的特性和设计难度以及对输出信号杂散的 抑制,实际的输出频率带宽仍能达到40%fs。


(2)频率转换时间短


DDS是一个开环系统,无任何反馈环节,这种结构使得DDS的频率转换时间极短。事实上,在 DDS的频率控制字改变之后,需经过一个时钟周期之后按照新的相位增量累加,才能实现频率的转 换。因此,频率时间等于频率控制字的传输,也就是一个时钟周期的时间。时钟频率越高,转换时 间越短。DDS的频率转换时间可达纳秒数量级,比使用其它的频率合成方法都要短数个数量级。


(3)频率分辨率极高


若时钟fs的频率不变,DDS的频率分辨率就是则相位累加器的位数N决定。只要增加相位累加器的 位数N即可获得任意小的频率分辨率。目前,大多数DDS的分辨率在1Hz数量级,许多小于1mHz甚 至更小。


(4)相位变化连续


改变DDS输出频率,实际上改变的每一个时钟周期的相位增量,相位函数的曲线是连续的,只是在 改变频率的瞬间其频率发生了突变,因而保持了信号相位的连续性。


(5)输出波形的灵活性


只要在DDS内部加上相应控制如调频控制FM、调相控制PM和调幅控制AM,即可以方便灵活地实 现调频、调相和调幅功能,产生FSK、PSK、ASK和MSK等信号。另外,只要在DDS的波形存储器 存放不同波形数据,就可以实现各种波形输出,如三角波、锯齿波和矩形波甚至是任意的波形。当 DDS的波形存储器分别存放正弦和余弦函数表时,既可得到正交的两路输出。


(6)其他优点


由于DDS中几乎所有部件都属于数字电路,易于集成,功耗低、 体积小、重量轻、可靠性高,且易于程控,使用相当灵活,因此性价 比极高。


缺点:


DDS也有局限性,主要表现在:


(1)输出频带范围有限


由于DDS内部DAC和波形存储器(ROM)的工作速度限 制,使得DDS输出的最高频有限。目前市场上采用CMOS、 TTL、ECL工艺制作的DDS工习片,工作频率一般在几十 MHz至400MHz左右。采用GaAs工艺的DDS芯片工作频 率可达2GHz左右。


(2)输出杂散大


由于DDS采用全数字结构,不可避免地引入了杂散。其来 源主要有三个:相位累加器相位舍位误差造成的杂散;幅 度量化误差(由存储器有限字长引起)造成的杂散和DAC 非理想特性造成的杂散。


直接数字式频率合成器基本技术实现方案


(1)采用高性能的DDS单片电路解决方案


随着DDS技术和VLSI的发展,DDS单片化在九十年代就已经完成。由于DDS芯片性能日渐完善,促成了许多DDS芯片生产厂家出现,它们推出了许多性能优越的DDS芯片,为电路设计者提供了多种选择。其中AD公司的DDS系列产品性价比较高,目前取得了极为广泛的应用。


(2)自行设计基于可编程器件的解决方案


由于可编程逻辑器件的规模大、速度快、可编程,以及有强大的EDA软件支持等特性,十分适合实现DDS系统的数字部分。在高可靠性的应用领域,如果设计合理得当,将不会存在类似MCU的复位不可靠等问题。而且由于它的高度集成,完全可以将整个系统下载到同一个芯片当中,实现所谓的片上系统,从而大大缩小产品的体积,提高了系统的可靠性。


(3)基于FPGA的DDS系统合成方案


通过FPGA控制DDS产生线性调频信号及跳频信号。基于FPGA的DDS系统技术可以产生多种调制方式以及多种组合方式,并且可以实现多个DDS芯片的功能,更加集成。


事实上,除了这三种基础合成方案外,还可考虑这三种方案的优势组合,形成新的方案。


直接数字频率合成系统实现


1、DSP及DDS芯片介绍


本次设计采用DSP控制DDS实现频率合成器。使用TI公司生产的DSP处理器TMS320VC5402和ADI公司生产的DDS芯片AD9835,下面分别对这两个芯片做简单介绍。


数字信号处理器(DSP)是在模拟信号变换成数字信号以后进行高速实时处理的专用处理器,其处理速度比最快的通用CPU还快1O一50倍。在当今的数字化时代,DSP己成为通信、计算机、消费类电子产品等领域的基础器件,被称为信息社会革命的旗手。


VC5402是TI公司1999年10月推出性价比较高的定点数字信号处理器,VC5402具有先进的改进型哈佛结构,操作速率可达100MIPS;多总线结构。VC5402的存储器的配置比较灵活,主要由模式寄存器PMST里的OVLY、DROM和MP/MC位进行配置。其中,OVLY和DROM上电复位均为0,而MP/MC决定配置DSP为微处理器/微机模式。上电后采样MP/MC引脚信号,保存在MP/MC位,可以在DSP运行中由软件配置该位。


AD9835是AD公司生产的一款CMOS工艺完备的DDS芯片,5V供电。它的最高时钟频率可达50MHZ。AD9835主要由数控振荡器(NCO)和相位调制器、正弦查询表以及一个10位数模转换器(DAC)组成。其中数控振荡器和相位调制器部分包含两个32位的频率寄存器、一个32位的相位累加器和四个12位的相位寄存器。


2、系统硬件实现


系统硬件框图如图2所示:


选用的FLASH存储器为AM29LV160D。由DSP芯片通过CPLD对FLASH进行逻辑控制。这样可以使系统的存储器配置更加灵活。由于外扩了FLASH,DSP要对FLASH进行正常读写的逻辑时序控制就由CPLD来实现,由于CPLD可在线编程,使得日后系统的逻辑的修改也非常方便,这比用传统的组合逻辑电路设计要灵活方便,只需要的是将DSP对FLASH读写时序分析清楚。在此采用的是Altera公司的EPM7064S来完成以上功能。


电源芯片采用rI’I公司生产的TPS767D318,该芯片是双电源输出,每个电源输出都有单独的复位和输出使能控制。它采用TSSOP封装,固定两路电压输出,第一路输出1.8V,第二路输出电压为3.3V。该芯片同时还提供)两路复位信号,该系统中只使用了第二路复位信号,芯片的22引脚输出低电平复位信号,复位后需为高电平,上拉为3.3V。


数字解调实验时采用的信号是已调模拟信号,模拟信号不能直接送人DSP中,要先由模数转换器(AD)转换为数字信号后,再送入DSP中进行数字解调和基带处理。模数转换器选用了AD公司的AD转换芯片AD7822。AD7822是20脚的8位模数转换芯片,最大采样率可以达到2MSPS。AI)7822以并行的方式和DSP相连。数模转换(DA)模块的功能就是完成数字信号的模拟化,在进行数字调制实验时通过DA模块把DSP输出的已调数字信号转换为模拟信号,可以为解调实验提供一个已调的模拟信号,也可以通过示波器观测调制信号波形。该模块选用了AD公司的芯片AD7303。

关键字:数字频率合成  DSP  DDS 引用地址:直接数字频率合成知识点汇总(原理_组成_优缺点_实现)

上一篇:工程师设计经验分享:画FPGA开发板所犯的那些错误
下一篇:电子电路原理图识图心得及电路分析方法

推荐阅读最新更新时间:2024-05-03 02:49

基于单片机的正交信号源滤波器的设计
1 引言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。 2 系统设计 图1给出系统设计框图,该系统设计主要由CPLD电路、单片机电路、键盘输入液晶显示输出电路以及D/A转换电路和低通滤波器等电路组成。 2.1 频率合成器 该系统设计采用直接数字式频率合成DDS(Direct Digital Frequency Synthesis)技术,采用ROM存储所需的量化
[单片机]
基于单片机的正交信号源滤波器的设计
基于TMS320VC5402的孤立词语音识别系统设计
0 引 言 在孤立词语音识别中,最为简单有效的方法是采用动态时间规整(Dynamic Time Warping,DTW)算法,该算法解决了发音长短不一的模板匹配问题,是语音识别中出现最早、较为经典的一种算法。用于孤立词识别,该算法较现在比较流行的HMM算法在相同的环境条件下,识别效果相差不大,但HMM算法要复杂的多,这主要体现在HMM算法在训练阶段需要提供大量的语音数据,通过反复计算才能得到模型参数,而DTW算法的训练中几乎不需要额外的计算。所以在孤立词语音识别中,DTW算法仍得到广泛的应用。本系统就采用了该算法。 1 系统概述 语音识别系统的典型实现方案如图1所示。输入的模拟语音信号首先要进行预处理,包括预滤波、采
[嵌入式]
德州仪器推出2美元DSP及55美元开发套件
摘要:最新C553x 超低功耗DSP,是业界最低价格、最低功耗的 DSP,C5535 eZdsp™ 开发套件包含可用于USB 音频与 HID应用的免费软件架构,可将支持 PHY 的高速 USB 2.0、电源管理以及eMMC/SD控制器集成在一起,可充分满足音频、语音、医疗、安防、家用声控等众多应用的需求,可与业已推出的TMS320C5504/05/14/15超低功耗DSP实现代码兼容。 日前,德州仪器 (TI) 宣布推出 TMS320C553x 超低功耗 DSP,帮助开发人员以前所未有的超低价格为消费类音频及语音应用、便携式医疗设备、生物识别安防、声控家庭自动化以及流量表等添加高级信号处理功能。该 C553x 系列DSP 价
[嵌入式]
德州仪器推出2美元<font color='red'>DSP</font>及55美元开发套件
基于FPGA动态信号产生器设计
1 背景 信号源作为现代电子产品中的重要一员,必须满足高精度、高速度、高分辨率等要求。作为检查高精度雷达设备的动态信号源更需要满足这些要求。雷达测量设备在日常维护保养中,由于没有也不可能用跟踪动态目标来完成设备性能的检查,所以都是用信号源产生信号进行检查,而信号源无法模拟实际动态信号,因此在多数情况下无法准确地检查设备的动态性能。本文研究并实现了基于FPGA(Field Programmable Gate Array)的智能动态信号源,采用了DDS(Direct Digital Synthesis)技术。FPGA与DDS相结合的方案显示出很多突出的优点:高频率分辨率;超宽的频率范围;能实现各种调制波和任意波形的产生;关键部分易于
[嵌入式]
基于DSP与CPLD的输电线路局部气象监测装置系统设计
1概述 输电线路的状态直接决定着整个电网的安全稳定运行,输电线路微气象参数的实时监测能够为电网正常调度、以及自然灾害预测和控制提供必要的现场信息。输电线路是电力系统的关键元件之一。为了安全、稳定地运行,调度系统往往会收集输电线路的电气参数和运行工况参数(如输电线的型号、排列方式,以及其上的潮流分布信息等),并进行适当的控制。在电力系统的研究成果中,更多的是关注潮流优化、系统故障和系统稳定性问题,而在气象条件对输电线路的影响方面的研究相对不足。 我国是输电线路自然灾害严重的国家之一,雨雪冰冻天气造成的线路覆冰问题一直没有得到很好的解决,而线路覆冰对电网的破坏很大。要预测和控制这些自然灾害,只有输电线路的电气运行参数是不够的。例如,要
[嵌入式]
基于<font color='red'>DSP</font>与CPLD的输电线路局部气象监测装置系统设计
基于DSP数字对讲机基带系统中的应用
随着通信技术的发展,传统的模拟对讲机已不能满足人们的需求,对讲机数字化势在必行。信息社会的高速发展使频谱资源变得愈加宝贵,信道利用率成为一项关键因素。如何在有限的信道资源下,通过压缩信源以提高传输效率,已成为当前急需解决的问题之一。DSP数字信号处理器的运算能力越来越强,本设计采用TI公司的通用定DSP TMS320C55 09A作为基带系统的处理器,主要对G.723.1语音压缩编码在频带、DSP资源有限的数字对讲机基带系统中的具体应用进行研究与实现。   1G.723.1语音压缩编码原理   G.723.1标准主要用于对语音及其他多媒体声音信号的压缩。该算法是H.324系列标准的一部分,包含2种工作速率:低速率(5.3
[嵌入式]
基于<font color='red'>DSP</font>的<font color='red'>数字</font>对讲机基带系统中的应用
realme X搭汇顶新一代光感屏下指纹,加入DSP加速引擎
今天早上,realme官微爆料了了即将发布的新机realme X将搭载汇顶新一代光感屏下指纹,加入DSP加速引擎,识别速度更快。 结合realme之前曝光的信息,realme X此次将采用索尼IMX586,4800万像素,大光圈F1.7,支持超级夜景。而且采用超高屏占比全面屏+升降式前置摄像头的设计,屏占比达到了91.2%。据悉,realme X在升降方案的选择上,采用了更新的中置方案,具有更好的对称性,海报显示,realme X前置升降摄像头可连续使用超过20万次,假设每天自拍50次,也可以保证前置摄像头使用超过10年。另外其屏幕材质为AMOLED,在显示效果上也更有保证。 realme官网还安排了连续5
[手机便携]
realme X搭汇顶新一代光感屏下指纹,加入<font color='red'>DSP</font>加速引擎
新型双环900MHz、1800MHz频段数字调谐系统
来源:中山大学 电子与通信工程系, 广州 510275 数字调谐系统是现代收发信机的核心,其性能直接影响通信质量的好坏,其主要部分是集成锁相式频率合成器。集成锁相环与微处理器结合,可由微机控制完成频率合成器的全部功能。   本文实现了一种与常规双环方案完全不同的新双环方案。该方案使用较高的鉴相频率,采用直接数字合成(DDS)芯片,通过改变DDS的时钟频率和频率控制字,使参考鉴相频率产生较小的变化,就能改变环路的输出频率,达到精确频率合成的目的。该方案既解决了小频道间隔与高频谱纯度间的矛盾,又具有高的转换速度;由单片微机完成计算和控制。 1 新方案原理   系统简化原理图如图1所示。其中B环使调谐器输出频率f 0 作较大变化,A
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved