SoC追求高效低耗 连接与封装技术是关键

发布者:数据迷航者最新更新时间:2015-11-14 来源: Digitimes关键字:高效  低耗  连接与封装技术 手机看文章 扫描二维码
随时随地手机看文章
系统单芯片(SoC)把更大、更多的系统整合在同一颗晶粒上,而多晶粒(multi-die)整合挑战包括技术不足、主要制程不相容等等。不过,拜低成本多晶粒封装(packaging)、新式高速序列收发器(serial transceiver)、甚至非电连接(non-electrical interconnect)等技术之赐,可望协助多晶粒系统核心分区管理(partitioning)。
 
    Altera网站指出,由于频宽限制、功率预算(power budget)放宽,架构设计人员往往可突破新的效能、效率、以及密度组合。
 
首先,欲将系统分散至多重晶粒上,得先做好分区管理。子系统之间的连结频宽与延迟性需求,将决定系统的管理选项。因为一些较有效率的连接方式,具备较长的初始延迟、较高的频宽,所以将区块设计得愈能接受延迟作用愈好。
 
    有些应用本身无法接受过长时间延迟,像是控制回圈(control loop)当中若延迟更长,就可能会造成系统从临界阻尼(critically damped)状态变成不稳定,此时只能整合所有区块至回圈当中,或者花更多成本与功耗打造宽式平行化芯片间连接。
 
然而,在有些系统应用当中延迟性不是问题,反而产能(throughput)才是关键。这类系统一般得执行处理长串资料,像是讯号处理、影像处理等等。这类电脑运算往往可导入管线化架构(pipelined architecture),避免可预测的时间延迟。
 
在多数管线化架构当中,连接延迟只影响到输入、输出的延时,并不会影响到管线本身的频宽。也有许多情况下,演算法无法被轻易管线化,不过可以拆解为大量线程(thread)。
 
若有足够线程执行系统,则可透过线程之间的切换,处理极长、甚至无法预测的延迟。而多重线程的硬体支援程度,会限制线程切换作业,这方面在现代CPU核心较为受限,而在GPU上较有发挥空间。
 
虽然采此法系统延迟可能较长,整体系统产能却会较高,且几乎与内部延迟问题独立开来。简言之,只要愿意增加时间延迟,就打开更多系统分区管理的可能。
 
除此之外,将芯片间的频宽最大化、延迟最小化的最好方法,就是将芯片之间的距离拉近。因此,愈来愈多厂商重视2.5D或3D封装技术。这些技术传统上不仅成本高且稳定性低,然而,现在多芯片封装技术已达成熟阶段,从高阶军用系统发展至主流、低成本应用。
 
最常受到讨论的2.5D/3D芯片封装技术是直通矽晶穿孔(TSV)封装技术,TSV透过垂直导通整合晶圆堆叠,达到多芯片间互相连接,以更低成本提高系统整合度,而这仍属于较有技术挑战的高阶封装领域。
 
目前有二款TSV进入量产阶段,一是台积电的新型制程整合技术CoWoS(Chip-on-Wafer-on-Substrate),另一则是用于DRAM堆叠的混合存储器立方(Hybrid Memory Cube;HMC)与高频宽存储器(High-Bandwidth Memory;HBM)。
 
这些TSV制程与设计都极为复杂,并不容易达成,不过回报很高,因为TSV能在堆叠晶粒间植入大量连接,互连频宽高、晶粒间延迟性相对低,比打线技术(wire bonding)有效许多。
 
亦有设计人员致力找出新式方法,希望既拥有TSV的高密度与低阻抗,又没有TSV的复杂制程与良率问题。
 
英特尔专业代工(Intel Custom Foundry)研发的互连技术EMIB(embedded multi-die interconnect bridge),与CoWoS一样属于2.5D技术,不采TSV的特殊矽中介层(silicon interposer),而是使用一般封装基层构造作互连架构。
 
对这些技术而言,设计流程是极为重要的考量。晶粒间连接是系统的一部分,因此晶粒往往不能独立分开设计,而是在设计时就得精准的考量延时性与功率模组,甚至是温控、机械、电磁模组。
 
由于芯片间连接越少,封装与分析成本就越低,许多厂商也利用高速序列收发器,以很少的打线达到28Gbps这样的超高速资料传输速率。
 
印刷电路板(PCB)设计公司Speeding Edge创办人Lee Ritchey表示,2016年可能就会出现56Gbps的生产系统,而届时28Gbps就会变得稀松平常。Teraspeed研发顾问Scott McMorrow甚至认为,理论上传统IC封装可达到110Gbps速率。
 
不过,这些新序列连结得通过距离与电路复杂性的考验,先出现在芯片至模组(chip-to-module)连接,才会出现在电路板、连接器(connector)、背板(backplane)等较复杂的设计当中。
 
未来也有许多不同的整合可能性,可超越电路版限制,像是利用增层式(build-up)封装技术,在电路版上层添加一层电力或光学连结器,允许高速序列通道在独立的控制环境内运转。也有人提出Twinax铜缆、光学互连、量子点技术、近场60GHz无线电收发器等解决方案。
 
无论最佳解决方案为何,芯片间连接与多芯片封装技术显然替SoC分区管理开辟新土,而选择好的分区管理技术,也成为未来设计的关键,不但可达到最佳效能,亦能达到低成本与低功率效果。
关键字:高效  低耗  连接与封装技术 引用地址:SoC追求高效低耗 连接与封装技术是关键

上一篇:台积电、联发科合击 明年全面对决三星、高通
下一篇:半导体首重可靠度 检测领域将成核心新事业

推荐阅读最新更新时间:2024-05-03 15:04

坚固的高效率50W至600W DC-DC转换器,适合铁路应用
XP Power正式宣布价格优惠的高功率密度DC-DC转换器家族增加新成员,可适合铁路牵引,铁道车辆和其他严苛环境中应用。这些产品提供超宽的50W 至 600W功率范围,其中50W产品的牵引电池电压为24, 36, 48, 72 & 110 VDC,100W产品为110 VDC,300W 和600W产品为72 & 110 VDC。所有模块都采用工业标准的砖块外壳,使低规格系统升级更容易。 这些产品满足日益增长的对车载电子系统的要求,可广泛适用于铁路应用,包括:驱动和电源控制;警报和保护系统;视频监控和无线电/通讯系统;访问和售票机器;以及门禁和内部,外部照明。 这个家族的所有四个系列都符合铁路应用需要满足的EN50121
[电源管理]
坚固的<font color='red'>高效</font>率50W至600W DC-DC转换器,适合铁路应用
适合于汽车电子的经济高效的EMI测试系统
汽车电子企业,由于产品本身体积很小,但是又需要和整车一起进行电磁兼容测试,因此在建设电磁兼容测试手段时,需要慎重考虑。能容下汽车整车的暗室,其建设成本非常高,而仅仅测试汽车电子设备本身,又不能正确反应产品的电磁兼容性能。 如果选择在普通环境下进行预兼容测试,由于在市内区域的无线电台和电视台发出的信号的电平,会超出EMC极限值30至40dB,在电磁辐射测试中,这些信号就是 背景噪声 。而且被测设备产生的电磁信号可能会被环境中的背景噪声所调制。因此,如果想在普通环境下测量被测设备(EUT)的电磁辐射,就必须设法 消除 背景噪声的影响。 1 能净化电磁环境的虚拟暗室EMC测量系统 CASSPER虚拟暗室EMI测试系统,是最新的E
[测试测量]
适合于汽车电子的经济<font color='red'>高效</font>的EMI测试系统
功率元器件应用秘诀,采用专用MOSFET提高效
新的MOSFET将瞄准多个市场,包括直流对直流(DC-DC)、离线交流对直流(AC-DC)、电机控制、不断电系统(UPS)、太阳能逆变器(Inverter)、焊接、钢铁切割、开关电源(Switched-mode Power Supply, SMPS)、太阳能/风能和电动车(EV)电池充电器等。    具较高开关频率 MOSFET应用范围优于IGBT   由于电力需求日益增长,且发电成本也同步上升,对公家事业而言,政府机构要求减少有害气体排放量的压力也在增加,在在迫使设计人员须提高设备电源效率和性能。尤其各国政府机构对最低电源转换效率的规範,更让元件设计人员须根据特殊拓扑的变化,开发特定应用MOSFET,因此元件参数在所有拓扑中,均
[模拟电子]
功率元器件应用秘诀,采用专用MOSFET提<font color='red'>高效</font>率
安森美智能功率模块助力吸尘器更节能高效
作者:Colin Craig,安森美半导体 当我还是个穷学生的时候,我的室友认为不打扫卫生的理由是“灰尘是家具的保护层”,如果不花时间和钱打扫卫生,我们就可以节省微薄的开支,可以在酒上花更多的钱! 真空吸尘器对于他和其他无数的学生,像是超人的克星。然而,它们现在已经成为每一位房主所选择的处理不断的灰尘、尘螨的武器,和给世界各地的哮喘和过敏症患者的天赐之物。 据最近的市场调查报告,预计家庭吸尘器市场将以4.9%的复合年增长率(CAGR)增长,到2018年将达到146亿美元,。特别是在亚太市场,人们越来越意识到使用吸尘器的好处,这构成了主要推动家用吸尘器的需求。 罐式真空吸尘器细分市场占全球家用吸尘器市场的最大份额(35%以上)
[家用电子]
Vicor 1200A ChiP-set赋能高效处理器
Vicor (NASDAQ:VICR)推出面向直接由 48V 供电的高性能 GPU、CPU 和 ASIC (XPU) 处理器的ChiP-set。一个驱动器模块MCD4609加上一对电流倍增器模块MCM4609,可提供高达 650A 的持续电流和 1200A 的峰值电流。得益于小的空间占用以及纤薄的尺寸(45.7 x 8.6 x 3.2 毫米),电流倍增器可部署在靠近处理器的位置,不仅能显著降低配电网络 (PDN) 损耗,而且还能提高电源系统效率。4609 ChiP-set 主要为 GPU 和 OCP 加速模块 (OAM) 人工智能卡供电,现已投入批量生产,可供新客户在 Vicor Hydra II 评估板上进行评估。 4
[嵌入式]
Vicor 1200A ChiP-set赋能<font color='red'>高效</font>处理器
英飞凌OptiMOS IPOL稳压器—专为高效率、高密度应用而设计
英飞凌科技股份公司(FSE: IFX / OTCQX: IFNNY)推出搭载恒定导通时间(COT)引擎的全新集成式负载点(IPOL)稳压器系列,其中包含IR3887M、IR3888M和IR3889M。该产品系列专为当今需要高效率和高密度的服务器、基站和电信(在85℃环境温度下运行)以及存储应用而设计。IR3887M是市面上尺寸最小的30 A器件。 结合英飞凌最新一代的FET技术与增强封装技术,它能以4 mm x 5 mm的小巧外形支持30 A电流水平所需的散热性能。 OptiMOS™ IPOL产品系列配备稳定性增强的 COT引擎,支持全陶瓷电容设计,并且无需外部补偿。该产品系列支持4.3 V - 17 V的宽输入电压范围(有外
[电源管理]
如何使用MOSFET构建高效D类音频放大器
在过去的几十年里,音频内容已经取得了长足的进步,从经典的电子管放大器到现代媒体播放器,技术进步改变了数字媒体的消费方式。在所有这些创新中,便携式媒体播放器以其充满活力的音质和超长的电池寿命成为消费者的首选之一。那么它是如何工作的,以及它听起来如何那么好。作为一个电子爱好者,这个问题总是浮现在我的脑海中。尽管扬声器技术取得了进步,但放大器方法的改进发挥了重要作用,这个问题的明显答案是D 类放大器。所以在这个项目中,我们将借此机会讨论 D 类放大器并了解它的优缺点。最后,我们将构建放大器的硬件原型并测试其性能。听起来很有趣吧!所以让我们开始吧。 如果您对音频放大器电路感兴趣,您可以查看我们关于我们使用运算放大器、MOSFET 和
[嵌入式]
如何使用MOSFET构建<font color='red'>高效</font>D类音频放大器
高效逆变器+共享运维 三晶电气剑指户用光伏大市场
2017年,全国分布式光伏装机超过19GW,占比超过36%,户用光伏也创下了50万户装机的新高,装机容量超过2GW。根据行业专家预测,今年的户用市场还将迎来新的突破,规模和装机都会成倍增长。     然而必须承认,户用光伏是一个相对无序的新领域,不仅经销商专业度有待加强,用户对品牌、品质的认知有待提升,在运维方面同样有待完善,需要一种新模式来降低成本,提高效率。     在市场的呼唤下,三晶电气于3月20日发布了新产品i家R5系列,同时启动“共享运维”新平台,将触角延伸到更广阔的市场空间,满足更多终端客户的需求。      i家R5系列——家庭光伏首选逆变器       据三晶电气总经理欧阳家淦介绍,本次发布的i家R5系列家庭光
[新能源]
小广播
最新手机便携文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved