基于DSP的并联有源电力滤波器的硬件电路设计

发布者:平和思绪最新更新时间:2015-03-14 关键字:DSP  有源电力  滤波器 手机看文章 扫描二维码
随时随地手机看文章
随着电力电子技术的迅猛发展,电力系统中非线性负荷大量增加,各种非线性和时变性电子装置如逆变器、整流器及各种开关电源的应用越来越广泛,由此带来的谐波和无功问题日益严重。采用电力滤波装置就近吸收非线性负载所产生的谐波和无功电流,是抑制谐波和无功污染的有效措施。目前大量采用并聪型无源电力滤波器(PPF)来抑制谐波,PPF具有投资少、效率高、结构简单、运行可靠及维护方便等优点,但是其本身固有的缺陷限制了其发展。与PPF相比,有源电力滤波器(APF)具有高度的可控性和快速响应性,其特点是不仅能够补偿各次谐波,还可以抑制闪变、补偿无功;不受系统阻抗特性的影响,可消除与系统阻抗发生并联谐振的危险;具有自适应能力,可自动跟踪补偿变化着的谐波。本文主要研究并联型APF。

1工作原理

有源电力滤波器系统构成原理如图1所示。

 

1.jpg

图中Vs表示交流电源,负载为非线性的谐波源,它产生谐波并消耗无功功率。有源电力滤波器系统由两大部分组成,即指令电流运算电路和补偿电流发生电路。其中,指令电流运算电路(即谐波和无功电流检测电路)的主要功能是从补偿对象的电流中提取所需的谐波和无功等电流分量。补偿电流发生电路由电流跟踪控制电路、驱动电路和主电路三部分构成,它的作用是根据指令电流运算电路得出补偿电流的指令信号,构造实际的补偿电流。主电路目前均采用PWM变流器,在产生补偿电流时,主要作为逆变器工作。

图1所示APF的基本工作原理:实时检测补偿对象的电压和电流,经指令电流运算电路计算得出补偿电流(谐波和无功电流)的指令信号,该信号经补偿电流发生电路放大,得出补偿电流,补偿电流与负载电流中要补偿的谐波及无功电流大小相等、相位相反、相互抵消,最终得到期望的电网电流,使电网电流成为与电压同相位的正弦波,从而达到抑制谐波,补偿无功的目的。上述原理可用一组公式来描述:

 

2硬件电路设计

指令电流运算电路的核心是DSP,运用扩展dq算法检测负载电流中的谐波和无功分量,并根据无功补偿和谐波抑制装置的补偿目的得出补偿电流的指令信号。补偿电流发生电路则产生跟踪指令电流的补偿电流以达到补偿谐波和无功的目的。控制系统的硬件主要包括DSP控制芯片、D/A与A/D电路、采样周期信号发生电路、非线性负载电流的检测与调理电路、三角波比较电路、驱动电路和直流侧电压控制与均压控制电路。如图2所示,系统通过电流传感器检测非线性负载的电流 iLa,iLb和iLc,经电流信号调理后送入DSPTMS320F2812的A/D端口。驱动电路接收来自DSP的PWM信号并经隔离和放大后驱动主电路的开关管,以控制主电路电流跟随指令电流的变化。2个电压传感器分别检测变流器直流侧的总电压和上部电容电压,经电压信号调理电路后送入DSP,通过合理的控制以调节直流侧电压的稳定以及上、下电容电压的均衡。启动、关断和保护模块按一定的时序控制装置的启动和关断,并提供装置的过流、过压、过热、缺相等故障保护功能。

 

2.jpg

3软件设计系统

系统的全数字化控制对实时性要求很高,同时还必须考虑控制精度,这两点关系着整个系统性能的好坏。因此,缩短程序运行时间并保证计算精度是系统软件设计的出发点。

系统以一个采样周期为运行周期,在每个运行周期内需完成数据采样,计算瞬时谐波及无功电流分量值,产生6路PWM信号,分别控制6只IGBT管的开关状态,这几步过程应在一个运行周期内完成,否则实时性很难得到保证。系统软件主要包括主程序、A/D转换子程序、谐波和无功电流计算子程序、PWM信号输出子程序、串行通信子程序等几部分。

系统软件组成框图如图3所示。

 

3.jpg

4实验结果与分析

为了验证上述谐波检测和控制方案的有效性以及由此构成的基于DSP的并联型有源电力滤波器是否能很好地补偿谐波和无功电流,本文进行了实验。采用阻性负载作为三相不控桥式整流器的负载,试验中在负载侧接了1个2Ω的电阻。下面以A相为例给出实验波形。图4分别给出了补偿前后的负载电流波形和补偿前后负载电流的频谱图。

 

4.jpg

从图4中可以看出,在未加入APF时的A相电源电流波形发生了严重畸变,为尖顶波,在加入本实验装置之后电源电流的波形有了明显的改善,十分接近于正弦波。同时,从频谱图中可以看出补偿后电源电流畸变率很小,电源电流呈现出比较标准的正弦波,即电网电流中谐波和无功分量得到了较好的补偿,有效地抑制了谐波并补偿了无功分量。这说明APF试验装置是有效的,并验证了本文提出的算法和主电路设计的正确性。

负载电流中含有高次谐波及无功电流时,负载电流总谐波畸变率THD=63.86%,负载电流中各次谐波电流含量见表1;补偿后电源电流总谐波畸变率THD=5.35%,电源电流各次谐波电流含量见表2。

 

5.jpg

5结语

本文以并联有源电力滤波器为研究对象,对其拓扑结构、补偿分量的检测算法、控制策略等问题作了较系统的研究。在该基础上,介绍一种基于DSP的并联型电力有源滤波器的设计。仿真实验表明所设计的有源滤波器具有良好的谐波补偿特性、自适应补偿能力。

关键字:DSP  有源电力  滤波器 引用地址:基于DSP的并联有源电力滤波器的硬件电路设计

上一篇:基于DSP的1553B总线接口电路设计
下一篇:基于DSP和FPGA的水声定位系统主控机设计

推荐阅读最新更新时间:2024-05-02 23:31

脱机视频图象编/解码系统中高速DSP芯片应用方案
视频图象编/解码的目的一方面要将模拟视频信号转化为数字信号来传输,另一方面,由于单纯的视频模数转换所得到的图像数据量非常庞大,必须应用图象压缩技术减少数据量。在图象编/解码领域有两种实现方式,一种是基于微机平台的实现方式,图象数据通过微机软件或者是利用基于微机总线的图象处理卡进行压缩编码,并且可以通过PC网络进行数据传输。另一种方式抛开了微机平台,应用DSP为主的微处理器算法对图象进行压缩/解压缩的编/解码处理。后一种方式构成的系统被称为脱机图象系统。脱机图象系统由于设备体积小,应用灵活简便,受到广泛的关注。随着微处理技术的发展,专用的图象压缩/解压缩ASIC芯片涌现,图象处理算法已经集成于ASIC中,这就简化了脱机图象系统的
[嵌入式]
脱机视频图象编/解码系统中高速<font color='red'>DSP</font>芯片应用方案
在示波器上使用DSP滤波技术的优缺点
简介   当前所有高速实时数字示波器都采用了各种形式的数字信号处理技术(DSP)。某些工程师担心使用软件对采集来的数据波形滤波可能会与实际的信号有出入。但是,示波器捕获的原始波形未必表示的是实际输入信号,示波器捕获的“原始”波形数据中包括了失真的结果,这是由示波器的前端硬件滤波器造成的。在理想情况下,实时示波器拥有无限快的采样速率、完美的平坦频响、线性相位响应、没有底噪声及带宽高。但在实际环境中,示波器具有硬件限制,这种限制产生了误差。DSP滤波技术最终可以在一定程度上校正硬件导致的误差,改善测量精度,增强显示质量。   当前性能较高的实时示波器中常用的DSP滤波技术有以下五种:   每种滤波器特点都可以在用有限脉冲响应(F
[测试测量]
在示波器上使用<font color='red'>DSP</font>滤波技术的优缺点
基于DSP/ARM的网络硬盘录像机的设计方案
随着人们生活水平的提高和对工作、生活环境中安全防卫需求的增长,视频监控系统近年来得到了迅速的发展。传统的基于PC 机的视频监控系统多存在着诸如安装携带不便、不能在恶劣环境下使用等一些缺点,这就亟待一种全新的视频监控系统的出现。随着近年来超大规模 集成电路 和嵌入式软硬件技术的迅猛发展,特别是DSP、PowerPC 等嵌入式芯片的出现,将嵌入式处理器应用到视频监控系统中不仅克服了上述基于PC 机系统的一些缺点,而且其强大的功能加上丰富的外设接口和高度的可编程性使得视频监控的硬件和软件都更容易实现。正是由于越来越高的性价比加上体积小、成本低等独特优势,使得嵌入式芯片在视频监控领域也渐渐拥有了一席之地。    1 系统概述
[嵌入式]
基于<font color='red'>DSP</font>/ARM的网络硬盘录像机的设计方案
飞思卡尔平台满足LTE和其他4G标准
飞思卡尔技术在一体化公用平台的开发中扮演着重要角色。这些平台是适合无线基站的可编程解决方案,允许服务提供商现在可以部署一种技术,将来再升级为更先进的标准,例如通过软件即可简单安装的LTE或WiMAX 。 随着下一代无线网络在全球部署的步伐加快,运营商越来越需要能够保证设备最大使用率和高级无线标准平滑演进路径的基础架构。一体化公用平台将帮助基站设备生产商达到该要求,同时为半导体提供商创造更大的市场机遇,提供支持下一代空中接口超高数据速率所需的灵活性和性能。 因此,为了满足运营商对复杂的一体化公用平台的需要,全球的基站OEM开始向飞思卡尔半导体寻求帮助,以采用其业界领先的多核处理器和DSP组合。阿尔卡特朗讯最近将
[手机便携]
DSP实现EAS扫频信号源设计
1 引言   商品防窃监视器(Electronic Article Surveillance)简称 EAS ,是目前超市普遍使用的安检防窃设备。其原理是由发射电路产生7.8MHz~8.8MHz的扫频信号,该信号由近场天线发射,当天线附近有标签存在时(标签为高Q值的LC振荡回路,谐振中心频率为7.8MHz),标签发出谐振电磁波信号,该信号被EAS接收天线接收,经解调、放大和数字化处理后,最终发出报警信息。传统的扫频信号发生电路由于分立元件参数的一致性差,振荡频率难以精确控制,频率变化的线性度、扫频宽度等诸多指标也受到元件性能的严格约束。笔者采用AD公司的AD9834型DDS实现扫频信号合成,同时,考虑到信号的高速频率变化特点
[嵌入式]
<font color='red'>DSP</font>实现EAS扫频信号源设计
噪声对策关键之LC复合型EMI滤波器
本次,将从LC复合型EMI滤波器开始连载。   <C与L组合后,插入损耗会出现急剧的下降趋势>   之前,介绍了电容器与电感器组合后比单体的插入损耗下降趋势更急剧。   图1显示了其图形特征。      图1 滤波器的元件数与频率特征   如图所示,滤波器元件数量越多,则滤波器插入损耗下降趋势更急剧。   <滤波器的插入损耗特性的倾斜度越大,则信号与噪音的选择性也相应提高。>   随着滤波器的插入损耗特性倾斜度变大后,当信号接近于噪音的频率后,就难以对信号再造成不良影响。图2显示了信号频率较高,而接近于噪音频率时的例子。当两者的频率接近后,若使用插入损耗较平缓的滤波器,并选择可充分降低噪音的常量后,频率临近的信号高次谐
[模拟电子]
噪声对策关键之LC复合型EMI<font color='red'>滤波器</font>
基于DSP芯片的分级分布式管理系统设计
摘要:通过一个两级分布式图像处理系统中管理计算机的实现,阐述基于DSP的控制电路的设计方法以及对两级分布式系统的协调控制;给出原理样机的调试结果和进一步的讨论。 关键词:DSP 分级分布 FIFO 中断 1 概述 1.1 背景 数字信号处理器(DSP)一般是用来运行核心数据处理算法的,但在一些特殊的环境中,必须使用DSP来承担管理控制单元的核心片芯。本文给出一套分级分布式图像处理系统,其中的管理计算机的核心芯片是AD公司的浮点DSP(ADSP21020)。它不仅承担着对图像处理系统的管理控制任务,还必须实时响应执行上级1553总线的关键指令。本文重点讨论基于DSP芯片管理计算机对两级分布式系统的协调控制。 1.2 系统介
[应用]
芯和半导体“射频EDA/滤波器设计平台”闪耀IMS2022
2022年6月**日,中国上海讯——国内EDA、IPD行业的领军企业芯和半导体于2022年IMS国际微波周活动上,发布了最新的射频EDA/滤波器设计平台,收获业内专家的众多好评。IMS2022于6月19日至24日在美国科罗拉多州丹佛市举办, 这也是芯和半导体连续第九年参加此项射频微波界的盛会。 芯和半导体此次发布的射频EDA/滤波器设计平台包含EDA工具和滤波器设计两部分,覆盖了从射频芯片、封装、模组到板级的整个射频设计流程,更包含了IPD、Hybrid的滤波器技术和专为滤波器设计定制的EDA工具, 详情如下: EDA – 射频芯片  IRIS支持RFIC设计的片上无源建模和仿真。 凭借加速的3D EM求解器,
[手机便携]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved