超高速芯片版图编辑器, 加速物理设计与制造的衔接处理
2011年11月29日台湾新竹 —全球IC设计的EDA供货商SpringSoft今日宣布Laker Blitz芯片层级版图编辑器已全球供货。 Laker Blitz是Laker定制自动设计和版图方案的最新成员,主要使用于集成电路芯片最后版图整修的应用,提供高速检视和编辑能力,有效提升版图到制造的芯片下线(tapeout)运作效率,适用于大量数据需求的设计, 如消费性电子产品中广泛使用的先进制程系统单芯片 (System-on-chip, SOC)和内存芯片设计。
芯片完工修整一直是时程压力极大的工作,它是物理设计(Physical Design)进入制造前的最后一个步骤。除了需要合并大量的版图文件(GDSII),还要再执行设计规则检验(DRC)与完成最后的修正工作。而目前使用者多数利用既有版图工具或版图检视工具( mask viewer)的功能来完成此项工作。 然而这些工具并非专为芯片完工修整应用而设计,常因性能不佳或仅提供极少的编辑功能而导致工作效率低下。
相较之下,Laker Blitz为芯片完工修整需求而量身打造, 解决使用者所期面临的困扰,提升了速度和生产力。相较于传统的版图工具,能以5到20倍的高速输入或输出GDSII资料文件。与版图检视工具比较,它不仅提供健全的编辑功能,并支持工具指令语言TCL (Tool Command Language),便于流程自动化之整合应用。
SpringSoft定制IC设计方案营销部资深处长Dave Reed 表示:「对于芯片完工修整的工作而言,目前的工具和所需的功能存在着不小的差距。传统版图编辑器速度太慢,版图检视工具不是没有编辑能力或是太少而难以使用,设计规则检验工具则未被适当的整合。Laker Blitz 兼俱速度、容量、与效率,可以显著地减化高密度芯片下线(tape-out)的工时和达成高质量的要求。」
光速般的版图
时下纳米级芯片设计的文件容量通常很大,Laker Blitz以创新技术提供快速输入、读写、编辑 、和输出超大容量的GDSII文件。在Laker Blitz的环境中,使用者能够轻易地加载、检视和操控全层级(Full-Hierarchy) 的芯片版图内容,也可执行子集(cell)、 指定范围、或是全芯片的设计规则检验与错误修正。并且可使用进阶功能来更进一步简化编辑和除错的工作,例如 Highlight-Net 等功能来追踪重要的连线。
SpringSoft Laker版图环境提供可控制的自动化和无可比拟的软件内部沟通能力,对于模拟、混合信号、和定制数字设计,用户能以较少的工作量来达成优质的版图结果。如今已有超过300家公司(包括很多家半导体领导公司)采用Laker版图系统于20纳米的设计中。 由于Laker Blitz是建构在已经被广泛采用的Laker定制自动版图系统的技术上,Laker的客户可以受惠于相同的使用接口、功能、及既有的工具指令语言(TCL)、和整合的sign-off设计使用规则检验工具,Laker Blitz将是芯片完工修整的最佳选择。
关键字:SpringSoft
编辑:冀凯 引用地址:SpringSoft导入Laker Blitz产品
推荐阅读最新更新时间:2023-10-12 23:25
SpringSoft新版CERTITUDE功能验证品管系统
SpringSoft今天宣布Certitude™功能验证品管系统的重大发展,能够以更多元且更具效率的方式配置验证方法。新推出的自动侦测与验证环境检验功能是其中主要的创新,能够以更少的资源,迅速确认芯片验证环境中的潜在问题,同时持续改良验证流程。
功能验证就是确认芯片设计建置依据指定方式运作的流程。Certitude软件是市面上独家提供,能够客观验证IP与系统单芯片(SoC)设计检验机制与测试的工具。Certitude技术平台扩充的目的在于尽早、且更频繁地检查重要功能,确保验证环境拥有高信心水平的「signoff」质量。这项研发里程碑是SpringSoft的使命与产品蓝图中不可或缺的一环,目的是加速目前越趋复杂SoC设
[半导体设计/制造]
SpringSoft研发副总李炯霆获选加入Si2董事会
2012年6月6日台湾新竹 — 专业IC设计软件全球供货商SpringSoft, Inc.今天宣布,该公司物理设计事业部副总经理李炯霆获选加入芯片整合倡导组织(Silicon Integration Initiative,Si2)的2012-2013董事会。Si2是业界顶尖半导体、系统、EDA与制造公司的最大组织,致力于开发和推广标准以改善集成电路设计和制造的方式,以便加速上市前置时间、降低成本,进而克服深亚微米设计的挑战(www.si2.org)。
李炯霆将为Si2董事会贡献超过25年的EDA与半导体业界经验。在担任SpringSoft研发副总之前,曾经是Nanovata Design Automation共同创办人兼执行
[半导体设计/制造]
SpringSoft将自动化科技整合到Certitude
SpringSoft(SpringSoft, Inc.)发表Certitude功能验证品管系统最新版本,拥有功能强大的方法与易于使用的优势。Certitude系统运用独家自动化技术消除验证不确定性,并加速复杂IP与系统芯片(SoC)设计的功能收敛。这种自动化技术能够确保验证环境的完整性并找出可能纵容bug肆虐的安全漏洞。
Certitude系统中崭新的优先顺位式侦测技术让工程师们能够迅速找出和修理最严重的问题,使仿真与CPU资源的运用优化。这种优先顺位式作法让使用者能够更早而且更频繁地执行Certitude系统,为验证环境提供快速的改善,并指导测试与检查程序的开发。
新版软件也具备与本公司屡获佳绩的
[半导体设计/制造]
SpringSoft导入Laker Blitz产品
超高速芯片版图编辑器, 加速物理设计与制造的衔接处理
2011年11月29日台湾新竹 —全球IC设计的EDA供货商SpringSoft今日宣布Laker Blitz芯片层级版图编辑器已全球供货。 Laker Blitz是Laker定制自动设计和版图方案的最新成员,主要使用于集成电路芯片最后版图整修的应用,提供高速检视和编辑能力,有效提升版图到制造的芯片下线(tapeout)运作效率,适用于大量数据需求的设计, 如消费性电子产品中广泛使用的先进制程系统单芯片 (System-on-chip, SOC)和内存芯片设计。
芯片完工修整一直是时程压力极大的工作,它是物理设计(Physical Design)进入制造前的最后一个
[半导体设计/制造]
SpringSoft的LAKER与CALIBRE REALTIME整合
专业IC设计软件全球供货商SpringSoft今天发表其具备全新面向sign-off版图流程的Laker™ 定制版图软件,而明导国际(Mentor Graphics)今天也同步发表全新Calibre RealTime平台。SpringSoft 整合Calibre RealTime至Laker 系统,提供在Laker OpenAccess (OA)版图环境中的实时设计规范检查(DRC)功能,实现在设计建立时的sign-off质量物理验证。这项独家功能让Laker用户能够以更短时间产生高质量的定制版图,即使在最先进的技术制程中,也能够更快速地实现晶圆厂sign-off流程。Laker 面向sign-off版图流程已经开始支持最新版
[半导体设计/制造]
海思采用SpringSoft的验证与定制设计解决方案
专业IC设计软件全球供货商SpringSoft, Inc.宣布,与海思半导体有限公司(HiSilicon Technologies Co., Ltd.)已经达成了战略合作协议,经此海思半导体将会大规模的采用SpringSoft公司的Verdi™自动化侦错系统、Laker™ 版图自动化系统与Siloti™能见度自动增强系统等产品。 海思半导体有限公司成立于2004年10月,前身是创建于1991年的华为集成电路设计中心。
目前全球有100个以上的国家与地区采用海思半导体ASICs,包括通讯芯片组与数字媒体SoC解决方案等综合性产品在内。海思总部位于中国深圳,在北京、上海及美国硅谷和瑞典均有设计部门,部署先进EDA设计
[半导体设计/制造]
Synopsys 4亿美元收购台湾软件厂商SpringSoft
北京时间8月3日晚间消息,美国芯片设计软件开发商Synopsys今日宣布,将以4.06亿美元收购台湾地区专业IC设计软件供应商SpringSoft,从而强化公司在亚洲、欧洲和美国半导体市场的低位。
Synopsys将以每股57元新台币(约1.90美元)的价格收购Springsoft全部发行股,该交易预计于2013财年第一季度完成。交易完成后,SpringSoft将成为Synopsys的一部分,SpringSoft股票将停止交易。
Synopsys总部位于加州,主要竞争对手包括Cadence Design Systems和Mentor Graphics。去年,Synopsys刚刚以每股7.35美元的价格并购
[半导体设计/制造]
SoC验证与Siloti能见度自动增强系统【SpringSoft】
2011年3月1日台湾新竹 — 专业化IC设计软体全球供应商SpringSoft今天宣布,具备顺畅、方便好用的系统芯片(SoC)验证与侦错流程的Siloti™能见度自动增强系统开始供货。这个最新的软件版本纳入了全新可重复利用的特性分析数据库,减少多余的分析时间;并且在运用SpringSoft Verdi™自动化侦错系统执行侦错时,可以加速设计准备时间,比旧版系统快10倍以上。
SpringSoft的Siloti系统从逻辑模拟记录所需的最基本信号资料,实现对复杂IC与SoC设计功能特性的完全能见度。这个流程使仿真成本降到最低,并提供资料让Verdi系统用来实现更高效率侦错与分析。这个全新Siloti版本让工程师们能够选
[半导体设计/制造]