Cadence 可支持电学感知设计(EAD)的版图套件,(EAD)在版图绘制过程中可实现实时寄生参数提取,从而为工程师们节省从数天到数周不等的设计时间。
新产品和方法学减少了进行多次设计反复和“过度设计”的需要,从而提高了性能,减小了面积。
【中国,2013年7月15日】—— 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布推出用于实现电学感知设计的Virtuoso?版图套件,它是一种开创性的定制设计方法,能提高设计团队的设计生产力和定制IC的电路性能。这是一种独特的在设计中实现电学验证功能,让设计团队在创建版图时即可监控电学问题,而不用等到版图完成才能验证其是否满足最初设计意图。Virtuoso版图套件EAD功能在为工程师们缩短多达30%的电路设计周期的同时,还可优化芯片尺寸和性能。
采用这种创新的全新技术,工程师们能实时地从电学方面分析、模拟和验证互连线决定,从而在电学上建立时便正确的版图。这种实时的可见性让工程师们减少了保守的设计行为——或者“过度设计”——这些行为对芯片性能和面积有负面影响。
Virtuoso版图套件EAD可提供:
从运行于Virtuoso模拟设计环境的仿真中捕获电流和电压,并将这些电学信息传送给版图环境的能力。
让电路设计师能设置电学约束条件(例如匹配的电容和电阻)、并允许版图工程师实时观察这些约束条件是否得到满足的管理功能。
一个在版图被创建时即可对它进行快速评估、并提供设计中电学视图来进行实时分析和优化的、内置的互连线寄生参数提取引擎。
电迁移(EM)分析,在画版图时如果产生任何电迁移问题即提醒版图工程师注意。
部分版图再仿真,有助于防止错误被深藏于密布的版图,从而尽可能减少重新设计,减少“过度设计”的需要。
电路设计师与版图设计工程师之间更高程度的协作,以实现电学上从建立起即正确的版图,而不管设计团队成员身在何处。
“Virtuoso版图套件EAD表明我们在自动化定制设计方面前进了一大步,通过对电学问题更高的实时可见度,让版图工程师与电路工程师之间能进行更高效的协作,”Cadence主管硅实现部门研发的公司高级副总裁Tom Beckley表示。“EAD凸显了我们对发展Virtuoso平台的重视,确保它能满足无数依靠它来处理复杂设计难题的工程师们的需要。”
关键字:Cadence
编辑:冀凯 引用地址:Cadence采用全新可支持电学感知设计的Virtuoso
推荐阅读最新更新时间:2023-10-12 23:31
台积电扩大与Cadence定制设计平台的合作
台积电创建和交付本质为基于SKILL语言的设计套件(PDKs),为客户提供最佳的用户体验和最高水准的精确度。
世界领先的晶圆代工厂部署Virtuoso平台用于先进节点的定制设计需要, 涵盖16纳米FinFET设计。
主要工具包括Virtuoso Schematic Editor、Analog Design Environment、Virtuoso LayoutSuite XL和先进的GXL技术。
为专注于解决先进节点设计的日益复杂性,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电已与Cadence在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此
[半导体设计/制造]
中科院EDA中心选用CADENCE“锦囊”加速研究进度
中国上海,2007年7月17日—— 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今天宣布与中国科学院EDA中心的合作。合作意向书的签订仪式于今天举行。Cadence除向该中心提供Cadence AMS方法学锦囊与Cadence RF设计方法学锦囊外,还将向中国科学院EDA中心提供经过优选的Cadence集成电路设计相关教学课程,作为中国科学院EDA中心培训课程;与中国科学院EDA中心建立一所培训中心,在培训中心的基础上推广Cadence的设计方法、设计理念、设计流程。
做为技术支持部门,EDA中心由中科院十几个机构发起,提供IC/系统设计环境,提供芯片制作和测试服务,IC系统培训,推广IC
[焦点新闻]
飞思卡尔采用Cadence基于模型的DFM解决方案
Cadence设计系统公司(CDNS)日前宣布,飞思卡尔半导体公司通过使用Cadence的“一次设计成功”预防、分析、实现和签收解决方案成功实现了45纳米网络设计流片,该解决方案能够帮助加快量产时间并提高可预见性。这一流程结合了业界领先的、基于模型的可制造性设计(DFM)预防、分析和签收,包括Cadence Litho Physical Analyzer (LPA)、Cadence Chemical-Mechanical Polishing Predictor (CCP)、Cadence Litho Electrical Analyzer (LEA)、Cadence QRC Extraction和通过Cadence Encou
[嵌入式]
Cadence推出支持DS1的可授权音频DSP IP
全球电子设计创新行业领先企业Cadence设计系统公司(NASDAQ股票代码: CDNS)今天宣布其Tensilica® HiFi Audio/Voice DSP成为 Dolby® DS1 for Dolby Digital Plus™ 音频流提供认证解码器的首款知识产权(IP)内核。这款解码器现在已经可以获取,它瞄准手机、平板电脑等移动设备、以及任何带有小扬声器的娱乐资讯系统,如超薄平板电视等设备上面的音频应用。Dolby DS1 for Digital Plus经过优化,实现无失真的音频/语音增强,并能对模糊的对话、极端音量变化以及大多数移动设备上的小扬声器和低功耗放大器所固有的缺陷进行补偿,从而为移动设备用户提供如家庭影
[嵌入式]
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新 业界首款应用于多个小芯片(multi-chiplet)设计和先进封装的完整 3D-IC平台 内容提要: • Integrity 3D-IC平台将设计规划、物理实现和系统分析统一集成于单个管理界面中 • 工程师可以利用该平台集成的热、功耗和静态时序分析功能,实现由系统来驱动的 PPA 目标 • Cadence第三代3D-IC解决方案,支持超大规模计算、消费电子、5G通信、移动和汽车等广泛的应用场景 中国上海,2021年10月8日——楷登电子(美国 Cadence 公司)今日正式交付全新Cadence Integri
[半导体设计/制造]
智原科技采用Cadence工具流程实现大型SoC开发
【中国,2013年11月18日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,位于台湾新竹的智原科技 (Faraday Technology Corp.) 通过采用Cadence®完整的工具流程,已成功完成该公司最大型的SoC (系统单芯片) 项目开发,该项目是用于4G基站的3亿门芯片设计。通过在其分层式 (hierarchical) 设计流程中部署Cadence Encounter® 数字设计工具,智原科技的设计团队在短短的七个月内,就完成了这个复杂SoC从输入数据到流片的工作。
通过采用Encounter®数字实现 (EDI) 系统,智原科技成功使这颗SoC设计每次执行原型设
[半导体设计/制造]
EDA产业将重新洗牌
在过去的六年里,EDA经历了另一次颠覆,就像2001年Synopsys收购Avant!一样,这让Synopsys成为EDA引领者,直至今日。或者说像2009年聘请著名风险投资家Lip-Bu
Tan担任陷入困境的EDA先锋Cadence设计系统公司的首席执行官。在Lip-Bu
Tan的执掌下,Cadence绝对是EDA历史上最繁荣的公司。 2017年,西门子以45亿美元收购了Mentor
Graphics,股价溢价21%。收购传闻曾经一直围绕着无晶圆厂半导体生态系统,但没有人会想到它会成为欧洲最大的工业制造公司。最初的传言是,西门子将解散并出售Mentor,只保留西门子核心业务的一部分,具体地说,他们将出售Me
[半导体设计/制造]
Cadence 发布“盈利差距”战役蓝图
Cadence设计系统公司 (NASDAQ: CDNS) 今日为半导体产业奠定了新视野——这就是EDA360。在面向系统设计与开发的应用驱动式方法概述中,Cadence向半导体与电子设计自动化(EDA)社区发起了应对威胁到电子行业活力且日益严峻的“盈利差距”的挑战。 EDA360于今晚在圣荷塞技术展览馆举办的一个展会中发布,根据其展望,系统与半导体公司正在经历一次跳跃式转型,这次转型的意义极为深远,即使最著名的公司都会受到影响。EDA产业如今正站在十字路口,必须做出改变才能继续保持其成功与独立性。如果不改变,EDA将很难解决客户在现在和未来将要面临的越来越复杂的问题。
要下载EDA360展望论文,请访问
[半导体设计/制造]