随着器件工作频率越来越高,高速PCB设计所面临的信号完整性等问题成为传统设计的一个瓶颈,工程师在设计出完整的解决方案上面临越来越大的挑战。尽管有关的高速仿真工具和互连工具可以帮助设计设计师解决部分难题,但高速PCB设计中也更需要经验的不断积累及业界间的深入交流。
下面列举的是其中一些广受关注的问题。
布线拓朴对信号完整性的影响
当信号在高速PCB板上沿传输线传输时可能会产生信号完整性问题。意法半导体的网友tongyang问:对于一组总线(地址,数据,命令)驱动多达4、5个设备(FLASH、SDRAM等)的情况,在PCB布线时,是总线依次到达各设备,如先连到SDRAM,再到FLASH……还是总线呈星型分布,即从某处分离,分别连到各设备。这两种方式在信号完整性上,哪种较好?
对此,李宝龙指出,布线拓扑对信号完整性的影响,主要反映在各个节点上信号到达时刻不一致,反射信号同样到达某节点的时刻不一致,所以造成信号质量恶化。一般来讲,星型拓扑结构,可以通过控制同样长的几个分支,使信号传输和反射时延一致,达到比较好的信号质量。在使用拓扑之间,要考虑到信号拓扑节点情况、实际工作原理和布线难度。不同的Buffer,对于信号的反射影响也不一致,所以星型拓扑并不能很好解决上述数据地址总线连接到FLASH和SDRAM的时延,进而无法确保信号的质量;另一方面,高速的信号一般在DSP和SDRAM之间通信,FLASH加载时的速率并不高,所以在高速仿真时只要确保实际高速信号有效工作的节点处的波形,而无需关注FLASH处波形;星型拓扑比较菊花链等拓扑来讲,布线难度较大,尤其大量数据地址信号都采用星型拓扑时。
焊盘对高速信号的影响
在PCB中,从设计的角度来看一个过孔主要由两部分组成:中间的钻孔和钻孔周围的焊盘。有名为fulonm的工程师请教嘉宾焊盘对高速信号有何影响,对此,李宝龙表示:焊盘对高速信号有影响,其影响类似器件的封装对器件的影响。详细的分析,信号从IC内出来以后,经过邦定线、管脚、封装外壳、焊盘、焊锡到达传输线,这个过程中的所有关节都会影响信号的质量。但实际分析时,很难给出焊盘、焊锡加上管脚的具体参数。所以一般就用IBIS模型中的封装的参数将他们都概括了,当然这样的分析在较低的频率上可以接收,但对于更高频率信号更高精度仿真就不够精确。现在的一个趋势是用IBIS的V-I、V-T曲线描述Buffer特性,用SPICE模型描述封装参数。
如何抑制电磁干扰
PCB是产生电磁干扰(EMI)的源头,所以PCB设计直接关系到电子产品的电磁兼容性(EMC)。如果在高速PCB设计中对EMC/EMI予以重视,将有助缩短产品研发周期加快产品上市时间。因此,不少工程师在此次论坛中非常关注抑制电磁干扰的问题。例如,无锡祥生医学影像有限责任公司的舒剑表示,在EMC测试中发现时钟信号的谐波超标十分严重,请问是不是要对使用到时钟信号的IC的电源引脚做特殊处理,目前只是在电源引脚上连接去耦电容。在PCB设计中还有需要注意哪些方面以抑止电磁辐射呢?对此,李宝龙指出,EMC的三要素为辐射源,传播途径和受害体。传播途径分为空间辐射传播和电缆传导。所以要抑制谐波,首先看看它传播的途径。电源去耦是解决传导方式传播,此外,必要的匹配和屏蔽也是需要的。
李宝龙也在回答WHITE网友的问题时指出,滤波是解决EMC通过传导途径辐射的一个好办法,除此之外,还可以从干扰源和受害体方面入手考虑。干扰源方面,试着用示波器检查一下信号上升沿是否太快,存在反射或Overshoot、undershoot或ringing,如果有,可以考虑匹配;另外尽量避免做50%占空比的信号,因为这种信号没有偶次谐波,高频分量更多。受害体方面,可以考虑包地等措施。
RF布线是选择过孔还是打弯布线
此次论坛中,也不有少网友就高速模拟电路设计提问。如精恒电子的一位网友问:在高速PCB中,过也可以减少很大的回流路径,但有人说情愿弯一下也不要打过也,那应该如何取舍?
对此,李宝龙指出,分析RF电路的回流路径,与高速数字电路中信号回流不太一样。二者有共同点,都是分布参数电路,都是应用Maxwell方程计算电路的特性。但射频电路是模拟电路,有电路中电压V=V(t)、电流I=I(t)两个变量都需要进行控制,而数字电路只关注信号电压的变化V=V(t)。因此,在RF布线中,除了考虑信号回流外,还需要考虑布线对电流的影响。即打弯布线和过孔对信号电流有没有影响。此外,大多数RF板都是单面或双面PCB,并没有完整的平面层,回流路径分布在信号周围各个地和电源上,仿真时需要使用3D场提取工具分析,这时候打弯布线和过孔的回流需要具体分析;高速数字电路分析一般只处理有完整平面层的多层PCB,使用2D场提取分析,只考虑在相邻平面的信号回流,过孔只作为一个集总参数的R-L-C处理。
扩展阅读:PCB是什么意思
关键字:高速PCB 信号完整性
编辑:冯超 引用地址:高速PCB设计中的常见问题及解决方法
推荐阅读最新更新时间:2023-10-12 23:31
示波器小信号测量 - 信号完整性Troubleshooting 好帮手
什么是小信号? 绝对幅度很小的信号 附加在直流信号上,变化范围很小的信号 信号幅度时大时小,动态范围超过100倍 电磁辐射信号,随距离变化而变化 如何选择正确的示波器测量小信号 选择以信号保真度和完整性见长的示波器: Infiniium S 系列示波器 选择合适的探头:偏置范围和探头衰减/增益比两个指标最重要 • N2820A/21A 500KHz~3MHz 示波器探头可测量3uV 和50uA 的小信号 • N7020A 1:1 2 GHz 示波器探头可测量亚mV级的信号 • 普通1:1无源和各种 1:1 的探头 最大化示波器垂直分辨率的小窍门 • 要让示波器的 ADC 工作在满量程状态下 有局限性的其它窍门 • 使用高分辨率
[测试测量]
Vishay新款模拟开关可节省系统空间并 提高信号完整性
器件电阻低至0.37Ω,带宽338MHz,采用小尺寸miniQFN16封装 日前,Vishay Intertechnology, Inc.(NYSE 股市代号:VSH)宣布,推出新款双路单刀双掷/四路单刀双掷模拟开关---DG2788A。该开关在2.7V下的电阻低至0.37Ω,采用小尺寸2.6mm x 1.8mm x 0.55mm miniQFN16封装。Vishay Siliconix DG2788A提高了电阻变化的平坦度、信号完整性和带宽,减小了寄生电容,非常适合空间有限的消费、医疗和工业应用中的模拟和数字信号切换。 近似电阻值的对标器件的电阻平坦度为500mΩ,而今天发布的这颗器件的平坦度为10mΩ,使THD达
[工业控制]
高速DSP系统PCB板的可靠性设计
引言
由于微电子技术的高速发展,由IC芯片构成的数字电子系统朝着规模大、体积小、速度快的方向飞速发展,而且发展速度越来越快。新器件的应用导致现代EDA设计的电路布局密度大,而且信号的频率也很高,随着高速器件的使用,高速DSP(数字信号处理) 系统设计会越来越多,处理高速DSP应用系统中的信号问题成为设计的重要问题,在这种设计中,其特点是系统数据速率、时钟速率和电路密集度都在不断增加,其PCB印制板的设计表现出与低速设计截然不同的行为特点,即出现信号完整性问题、干扰加重问题、电磁兼容性问题等等。
这些问题能导致或者直接带来信号失真,定时错误,不正确数据、地址和控制线以及系统错误甚至系统崩溃,解决不
[嵌入式]
10GBASE-T以太网信号完整性测量方案
以太网是个人电脑和消费电子非常重要的外围通讯接口。随着新一代以太网协议10GBASE-T的登场,在传输速度大幅提升的同时,对测试测量也带来了新的挑战。本文将重点介绍10GBASE-T以太网一致性测试面临的新的挑战以及相应的测量方案。
IEEE组织于2006年推出802.3an协议,即10GBASE-T以太网协议。该协议定义了基于RJ-45接口和双绞线传输介质的10Gbps以太网传输速率,与千兆网相比,速率提高了10倍。经历了三年的技术储备和市场酝酿,10GBASE-T以太网相关产品在2009年开始面世。在可以预见的未来几年内,10GBASE-T以太网将逐步取代千兆网成为市场的主流。对于这样一种新兴的个人电脑和消费电子
[测试测量]
集成电路和信号完整性的设计
在您努力想要稳定板上的各种信号时,信号完整性问题会带来一些麻烦。IBIS 模型是解决这些问题的一种简单方法。您可以利用 IBIS 模型提取出一些重要的变量,用于进行信号完整性计算和寻找 PCB 设计的解决方案。您从 IBIS 模型提取的各种值是信号完整性设计计算不可或缺的组成部分。
当您在您的系统中处理传输线路匹配问题时,您需要了解集成电路和PCB线路的电阻抗和特性。 图 1 显示了一条单端传输线路的结构图。
图 1 连接发射器、传输线路和接收器组件的单端传输线路
就传输线路而言,我们可以从 IC IBIS 模型提取IC的发射器输出阻抗 (ZT, Ω)和接收器输入阻抗(ZR, Ω)。许多时候,IC 厂商
[模拟电子]
利用VNA分析高速线上的串扰
差分电路可以有效地去除高频、高速设计中的共模噪声。差分器件和传输线不仅常被用于高速数字总线设计,而且也被用于包括手机在内的许多射频和微波产品中。与测试传统的单端器件相比,测试差分器件和传输线需要更多的测试端口。Anritsu(安立)公司的12端口矢量网络分析仪(VNA)能够对工作在40~65GHz频率范围内的单端信号、混合模式和差分器件进行散射参数(S参数)测试,非常适合高速器件和系统的信号完整性(SI)测量。
Anritsu的12端口65GHz系统由一个型号为37397D的双端口VNA系统、一个外部测试装置以及多个安置方便的端口模块组成。这种移动测试端口可以紧靠任何形状的被测设备(DUT)放置,从而使得该测量系
[测试测量]
意法半导体高带宽共模滤波器确保千兆串口信号完整性
2022 年 6月 6 日,中国——意法半导体新推出的共模滤波器具有高达10.7GHz 的差分带宽,可以防止新一代串行数字接口影响相邻无线电路的天线接收灵敏度。 双通道的ECMF2-40A100N10 和 四通道的ECMF4-40A100N10兼容高速接口标准 ,包括 USB 3.2 Gen 2、USB4、HDMI 2.1 和 DisplayPort。两款滤波器的串联电阻很小,只有3Ω,可尽可能地减少眼图失真,保护信号完整性。两款滤波器的深度共模衰减范围 (Scc21)从2.4GHz到 7GHz,在 5GHz 时达到 -21dB,并有效防止对 Wi-Fi® 和蓝牙® 接收器的信号干扰。 除解决天线接收灵敏度失灵问题
[电源管理]
确保信号完整性的电路板设计准则
信号完整性 (SI) 问题解决得越早,设计的效率就越高,从而可避免在电路板设计完成之后才增加端接器件。 SI 设计规划的工具和资源不少,本文探索信号完整性的核心议题以及解决 SI 问题的几种方法,在此忽略设计过程的技术细节。 1 、 SI 问题的提出 随着 IC 输出开关速度的提高,不管信号周期如何,几乎所有设计都遇到了信号完整性问题。即使过去你没有遇到 SI 问题,但是随着电路工作频率的提高,今后一定会遇到信号完整性问题。 信号完整性问题主要指信号的过冲和阻尼振荡现象,它们主要是 IC 驱动幅度和跳变时间的函数。也就是说,即使布线拓扑结构没有变化,只要芯片速度变得足够快,现有设计也将处于临界状态或者停止工作。我们用两个
[半导体设计/制造]