Mentor Graphics推出用于高效IC/封装/PCB设计优化、装配和可视化的Xpedition Path Finder套件
俄勒冈州威尔逊维尔,2014年6月9日——Mentor Graphics Corporation(NASDAQ:MENT)今日宣布推出Xpedition™ Path Finder产品套件,其具有为设计人员提供组装和优化复杂电子系统的功能,进而改进设计、增强芯片性能和提高成本效率。作为Mentor Graphics® Xpedition platform最新产品,它支持利用来自IC和电路板设计团队的布局数据对IC封装选择和优化进行指导和自动化
Xpedition Path Finder套件提供了一个单一的环境,在这个环境中,跨域设计团队能够按照他们需要的详细的和精确的标准为每一台设备/接口建模。IC布局设计数据可做为一个虚拟裸片(die)模型(VDM)被表述,其中包含用于协同设计和优化过程中的所有IC级的详细说明。电路板设计数据可作为独立的接口建模或作为完整的设计。可根据业界领先的引脚排列生成和操作能力、现有设备和行业标准格式创建封装。跨域设计团队现在可以在整个复杂系统范围内制定与其IC封装成本和性能有关的智能规划与优化决策。
“Mentor的Xpedition Path Finder技术提供了在其他地方无法找到的独特功能,这对作为主要半导体公司设计服务合作伙伴的我们来说非常重要,”BroadPak总裁兼首席技术官Farhang Yazdani说。“我们意识到,使用Path Finder不但节约了大量的时间和成本,同时也提高了封装设计的整体质量和性能。”
开发是为了解决现今的系统设计复杂性
Xpedition Path Finder套件针对片上系统(SoCs)日益提高的复杂性和多芯片封装的增长问题,提供了行业第一的新的路径寻找方法,能通过多个封装变量对芯片连通性进行自动规划、优化,同时也将目标定位于多个不同的PCB平台。
利用多模连通性环境,设计者可以根据优先级捕捉和管理连通性;基于表格的、图形化的原理图或自动化的。在各种连通性捕捉模式下,可以很容易地对跨域引脚映射和网络组合进行管理。此外,用户可通过信号、总线或接口在其各自域内进行基于规则的引脚/球输出研究,进而实时可视化整个复杂系统的影响。 Path Finder还能简化和自动化库的开发过程,这样耗费数日的工作在短短的几分钟内就能完成。
“电气系统设计复杂性呈指数增长,这激励Mentor为市场提供关注于新设计和制造挑战的解决方案,”Mentor Graphics系统设计部总经理兼高级副总裁Henry Potts说。“收到客户对我们公司Path Finder技术的反馈后,我们很兴奋,我们期望能够得到更广泛的采用,使设计人员能够实现最佳工作效率。”
Xpedition Path Finder-封装路径查找综合解决方案
Xpedition Path Finder套件是由一个多模连通性引擎和优化引擎/编辑器组成的,采用了含有业界领先布线技术的物理布局工具。 Path Finder套件独特的专业功能包括:
·构造正确性布局环境,使设计人员能够对高引脚数倒装芯片BGA构成的最密集设计的性能和可制造性进行优化。核心Xpedition布局工具提供以下功能:独特的BGA逃逸运算,外加复杂的微孔结构支持;基于形状的任意角度的布线;编辑过程中围绕走线和过孔的动态铜箔填充;大型团队实现高效并行设计的专利技术;及集成RF的电路设计和优化
·基于规则的球输出(ball-out)分配,包括用于bank组、字节、参考电压、时钟域等规划的优化引擎/编辑器——一种显示球映射的智能方式:简单地创建、导入和导出
·多模式物理设计单一工具(PCB、MCM、SiP、RF、Hybrid和BGA设计),相比于其他有效的产品能数量级的降低设计时间采用基于微软的元件对象模型(COM)自动化进行稳健扩展和自定义功能
·流线型和全自动化的库开发
·虚拟裸片(Die)模型(VDM),精确地捕捉IC布局(平面规划)设计意图,以促进所见即所得IC和封装协同优化。
·紧密集成的2D和3D电磁(EM)和计算流体动力学(CFD)热分析引擎
关键字:Mentor
编辑:冀凯 引用地址:Mentor推出Xpedition Path Finder套件
推荐阅读最新更新时间:2023-10-12 23:33
Mentor Sourcery CodeBench为MIPS CPU带来绝佳开发机会
Imagination Technologies (IMG.L) 近日宣布,已与明导国际 (Mentor Graphics) 扩大合作伙伴关系,该公司的 Sourcery™ CodeBench 开发工具元件将能支持所有的 MIPS CPU 产品。得益于 Mentor® 的开放源、低成本以及受到广泛支持的软件平台,这项合作关系将能使开发人员显著加速其开发周期。
支持 MIPS CPU 的 Sourcery CodeBench 可提供包括最优化 GNU Compiler (编译器) 与 Debugger (调试器)的完整 C/C++ 开发环境。基于这项扩大的合作关系,为 MIPS 架构编程的嵌入式开发人员将能受益于所有的 Sour
[单片机]
Mentor CEO:半导体设计加快的主要原因分析
Mentor, a Siemens Business, 总裁兼CEO Walden C. Rhines近日在中国集成电路设计业2018年会暨珠海集成电路产业创新发展高峰论坛上发表了题为《为何半导体行业内的设计不断加快?》主题演讲。 Mentor, a Siemens Business, 总裁兼CEO Walden C. Rhines 四大方向看半导体设计业加速 Rhines表示,从四大方向来看,半导体产业都在经历着加速:1,在经历了几年3%的年增长率之后,2017年半导体产业年增幅达到了22%的年增长率;2,整合已变得无关紧要;3,2017年研发投入增长9.8%;4,VC们对于IC设计公司投入急剧增加,从几年前的平均
[半导体设计/制造]
Mentor 的 Veloce 硬件仿真平台帮助 Infineon 验证 AURIX 系列微控制
Mentor, a Siemens Business 近日宣布,Infineon Technologies AG 为满足其汽车芯片平台软硬件时间紧促和严格的验证要求,正在使用 Veloce® 硬件仿真平台。Infineon 的此项举措正对汽车行业产生变革性影响,涉及驾驶体验的方方面面。 尤其是 Infineon 使用了 Veloce 硬件仿真平台来完成对 AURIXTM多芯微控制器流片前和流片后的验证以及AURIXTM多芯微控制器的有效性验证。该产品系列构成汽车市场的关键器件,是各种汽车应用的理想平台,例如内燃机控制、电动汽车和混合动力汽车、传动系统,底盘领域、制动系统、电动助力转向系统、气囊和先进的驾驶员辅助系统。 In
[汽车电子]
Mentor Graphics与中国合肥师范学院合作成立联合实验室
中国北京,2015 年 2 月 26 日 Mentor Graphics公司(纳斯达克代码:MENT)已与中部经济区的合肥师范学院 (HNU) 达成合作意向,成立电子和集成电路 (IC) 设计联合实验室。该实验室将部署Mentor Graphics提供的印刷电路板、设计验证与测试以及IC纳米设计产品,用于进行项目研究和本科生教学。
合肥师范学院院长吴先良说: 联合实验室的成立是资源共享上的重要里程碑。我们将在创新、研究和教育方面开展合作,以期在电子学领域取得进步,同时可向安徽省及临近地区输出受过良好培训的人才。
Mentor Graphics 提供的设计软件将支持 HNU 在微电子、通信系统和电子设计
[半导体设计/制造]
Mentor第二代AMD嵌入式R系列APU嵌入式软件产品上市
2014年5月20日,俄勒冈州威尔逊维尔——Mentor Graphics(NASDAQ:MENT)今天宣布针对最新第二代AMD嵌入式R系列APU(此前代号为:“白头鹰”)进行软件开发的Mentor®嵌入式软件已上市。作为Linux Foundation Yocto项目的金牌会员,AMD和Mentor Graphics就向嵌入式开发人员提供全面的嵌入式Linux®和开发工具解决方案事宜签订了多年协议。 嵌入式开发人员通过下载最新第二代AMD嵌入式R系列APU专用Mentor Embedded Linux Lite和Sourcery™ CodeBench Lite产品就能立即进行评估、原型设计及开发工作。此外,那些需要支持、
[嵌入式]
Mentor:为物联网安全打造硅芯片防护必须以EDA工具为核心
物联网(IoT)是一个跨越很多行业的技术发展趋势,包括可穿戴设备、智能电表、智能家电及汽车等设备。然而随着智能设备变得越来越强大,人们对其提供的各种信息的依赖性也在不断增加。同时,这些设备存在的漏洞和黑客攻击也成为不可忽视的现实一幕。因此,与物联网、云计算以及相关网络安全问题已成为人们关注的热门话题。
不久前在Mentor Graphics(明导)公司召开的一年一度技术论坛会上,该公司董事长兼CEO Walden Rhines(Wally)先生作了“硅芯片安全:物联网推动者”的主题演讲,剖析了与日俱增的硅芯片安全问题和EDA行业的解决方案。并指出,为物联网安全打造芯片级防护必须以EDA工具为核心。
[物联网]
Mentor Graphics收购Flexras Technologies公司
Mentor Graphics公司(纳斯达克代码:MENT)今天宣布已经收购领先的技术开发商Flexras Technologies,该公司的专有技术缩短了集成电路 (ICs) 和系统级芯片 (SoCs) 的原型建模、验证和调试所需的时间。Flexras的时序驱动分区技术将扩展和增强Mentor的工具系列,帮助工程师克服日益复杂的原型设计所带来的挑战。
我们非常欢迎Flexras团队加入Mentor Graphics。 Mentor设计验证技术部副总裁兼总经理John Lenyo表示, 我们致力于帮助客户降低原型设计相关的风险和成本,而Flexras已被证明在这一领域富有远见。
此次收购的具体细节目
[半导体设计/制造]
Mentor多款工具可为65纳米通过平台提供DFM方案
Mentor Graphics宣布其Calibre设计与制造平台的多款工具已通过认证,现已能为IBM、特许半导体(Chartered Semiconductor)、三星(Samsung)的65纳米工艺通用平台,提供具可靠性的可制造设计(DFM)解决方案。
IBM、特许半导体和三星将与Mentor密切合作,针对65奈米的Common Platform技术将Calibre LFD最佳化,并提供设计人员一套LFD工具,以支持这三家半导体厂商共同的65纳米工艺。此外Common Platform亦将利用Calibre YieldAnalyzer,协助客户达成高良率设计(design-for-yield);该方案包含各种可制造设计规则
[焦点新闻]