2017年4月27日,上海 —— 楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日宣布,凭借Cadence® Protium S1 FPGA原型验证平台,晶晨半导体(Amlogic)成功缩短其多媒体系统级芯片(SoC)设计的上市时间。基于Protium S1平台,晶晨加速实现了软/硬件(HW/SW)集成流程,上市时间较传统软硬件集成工艺缩短 2 个月。
晶晨是Protium S1平台测试的早期参与者之一,期间受益于平台独有的设计实现和原型验证加速能力,可以比以往更早启动SoC设计的软件开发。同时,平台助设计师加快Linux和安卓操作系统的启动速度,并在一天内完成安兔兔评测(AnTuTu benchmark)。
“使用Protium S1平台,我们可以同时执行多个设计实例,提高生产力”,晶晨半导体软件工程总监Jerry Cao表示。“此外,该平台与Cadence Palladium® Z1企业级硬件仿真加速器共享同一个通用编译流程,我们可以充分利用现有Cadence验证环境,保持平台间的功能一致性,进一步提高效率。”
Protium S1 FPGA原型验证平台是助用户实现早期软件开发的下一代平台,初始启动(bring-up)时间较传统FPGA原型设计平均缩短80%。Protium S1平台是Cadence验证套件的全新产品,全面符合Cadence的“系统设计实现”创新战略。该战略旨在协助系统和半导体企业以更高的效率打造具有竞争力的终端产品。
关键字:Cadence Protium 晶晨半导体 集成时间 缩短
编辑:千里千寻 引用地址:应用Cadence Protium S1,晶晨半导体大幅缩短SoC软硬件集成时间
推荐阅读最新更新时间:2023-10-12 23:42
明年或出现200W有线快充:充电时间缩短到15分钟内?
在过去的几个月中,手机的充电速度变得有点「疯狂」,这是无法忽视的事实。从两年前的 30W 到 40W,再到现在的 65 到 120W 不等。 从理论上来说,如果您拥有支持超级快充的手机,则可以在不到 30 分钟的时间内为手机充满电。 到目前为止,我们还没有看到 200W 的快速充电,但是很快它就会成为现实了。最新爆料表明,在 2021 年,我们可以看到手机将配备 200W 的快速有线充电功能。 该消息来自爆料者@数码闲聊站,他声称我们不会很快看到小米 Mix 4,但是 200W 以上的快速充电可能很快就会到来。120W 是目前最快的充电方式,它能够在 21 分钟内为 4,500 mAh 电池充满电。预计即将到来的 200W
[手机便携]
在分布式电源系统中采用集成DCDC转换器节省空间、缩短研发时
传统的分布式 电源 架构采用多个隔离型DC-DC 电源 模块将48V 总线 电压转换到系统电源电压,如5V、3.3V和2.5V。然而该配置很难满足快速响应的低压处理器、DSP、ASIC以及DDR存储器的负载要求。这类器件对电源提出了更加严格的要求:非常快的瞬态响应、高效率、低电压以及紧凑的 电路 板尺寸。
引言
通过使用单个大功率、隔离型DC-DC模块将48V电压转换成一个中等电源,如12V或更低电压,可以获得较好的系统性能。将这一中等电压再转换到系统负载所要求的具体电压。这样的电压转换可以通过非隔离、负载点电源实现,如图1右侧框图所示。对于第二级电源转换,集成 开关 稳压器是非常理想的选择,因为输入电压(≤ 12V)
[电源管理]
Cadence将于9月分别在京、沪举办CDNLive 2013用户大会
【中国,2013年8月30日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)将分别于9月10日、12日在北京金隅喜来登酒店和上海浦东嘉里大酒店举办“CDNLive用户大会”。此会议集聚中国产业链高阶主管、Cadence的技术使用者、开发者与业界专家,分享重要设计与验证问题的解决经验,并为实现高阶芯片、SoC和系统、IP及工具的新技术发现新技术。 今年适逢Cadence创立届满25周年,Cadence总裁兼首席执行官陈立武先生将做主题演讲,探讨Cadence最新技术的进展,通过创新协助客户不断创高峰。此外,Cadence将邀请业界全球电子产业深具影响力的领导厂商进行专题演讲,包括台积
[半导体设计/制造]
Cadence推出Innovus设计实现系统
经过产品验证的10%~20% PPA提升
业界首个大规模并行运算解决方案,实现前所未有的运行速度和设计容量
支持先进的16/14/10纳米FinFET和成熟的制程节点
新一代的平台更具易用性且大幅度提高工程效率
2015年3月10日美国加州圣何塞 Cadence(Cadence Design Systems, Inc. NASDAQ: CDNS)今天发布Cadence Innovus 设计实现系统,这是新一代的物理设计实现解决方案,使系统芯片(system-on-chip,SoC)开发人员能够在加速上市时间的同时交付最佳功耗、性能和面积(PPA)指标的的设计。Innovus
[半导体设计/制造]
Cadence 推出 Allegro X AI,旨在加速 PCB 设计流程,可将周转时间缩短 10 倍以上
Cadence 推出 Allegro X AI,旨在加速 PCB 设计流程,可将周转时间缩短 10 倍以上 Allegro X AI 可自动执行 PCB 布局设计和小至中型 PCB 布线设计,将物理布局布线和分析用时从数天缩短至几分钟 中国上海,2023 年 4 月 7 日 —— 楷登电子今日宣布推出 Cadence® Allegro® X AI technology,这是 Cadence 新一代系统设计技术,在性能和自动化方面实现了革命性的提升 。这款 AI 新产品依托于 Allegro X Design Platform 平台,可显著节省 PCB 设计时间,与手动设计电路板相比,在不牺牲甚至有可能提高质量的前提下,将布
[电源管理]
Facebook用AI技术优化机器人:大幅缩短训练时间
据彭博社报道,尽管Facebook不销售机器人,但该公司研究人员在大量使用机器人。Facebook表示,这些机器人正变得更聪明、速度更快。 Facebook周一在博客中表示,该公司工程师与纽约大学计算机科学家合作,将教会机械臂抓物体的速度从几百次上千次尝试加快至几十次。 由于Facebook并不销售机器人,因此这看来并不是特别大的成就。不过,机器人技术的进步可以推动其他形式机器学习的发展,而Facebook已经开始利用这些更聪明的软件去发现社交网络上的有害行为。 外界要求Facebook在其平台上使用人工智能技术来监控极端主义暴力、仇恨言论和错误信息。Facebook表示,这方面正在取得进展,但如果想要在没有人工干预的情况下可靠地
[机器人]
应对当前经济不景气 Cadence全球裁员625人
位于华盛顿的Cadence设计系统公司周三宣布,他们将裁员625名全职员工,占公司全球职位总数的12%,旨在削减运营成本。 公司在声明这份被推迟的重组计划时表示,包括终止合同工和顾问人员的雇佣,这次裁员至少会为公司节省1.5亿美元的开销。 Cadence在上月公布了第三季度的财务结果,并公布了他们详细的重组计划,但由于需要完成会计审查,公司推迟了公布结果。 10月15日,Michael Fister以及另外四名高层管理人员辞去了职务。业界观察者们迅速地做出了预测,预测认为,Cadence将通过裁员来寻求在收缩的EDA市场中生存下去。 在一份声明中,Cadence表示,公司将于2009年财政年的下半年完
[焦点新闻]