Serdes,作为过去十几年来一直追求高速率设计的串行/解串芯片,将面临一个彻底的转变。根据国际固态电路会议(ISSCC)的专家组讨论结果,这些设备将未来设计中从原来的模拟技术转变为数字技术。
五个讨论专题中主要围绕如何转变和何时展开,同时探讨了模数转换器(ADC)是否将会取代二进制前端成为背板式计算机和通信系统的serdes主要构件。
博通公司的模拟工程部主管Ichiro Fujimori表示,“我的答案是绝对肯定的。数据率20Gbps并超过ADC将成为主流。”
Fujimori表示,带有多层编码技术的ADC将使得设计成本更低,并沿袭了早期DSL和语音频带调制解调器的设计布局。“这对于serdes设计师来说十分有趣。我们的模拟和数字小组正在紧密配合工作。”
富士通实验室的研究员Hirotaka Tamura表示同意Fujimori的上述观点。他认为,使用3比特ADC的设计以及对模拟前端进行适当的优化,使得以当今类似的成本和当今类似的设计尺寸来支持未来的数据率。[page]
“CMOS技术发展的趋势是越来越多的使用ADC。”
来自德州仪器和IBM的工程师有着更为定量的观点,他们认为不同的设计将会采取诸多分散的新技术。
德州仪器的杰出技术成员Andrew Joy表示,“未来不可避免的趋势是使用ADC在[长距离]固定信道中和非归零信令中支持更高的数据率。”不过近距离的设计仍然在一段时期内会使用现有的技术。“从长期看,如果我们想在信道中取得最佳性能,我们必须远离serdes和ADC。”
他补充道,“这对于DSL时期同样不易,因为在技术受限的条件下我们的性能是合适的。”
IBM的技术人员Michael Sorna也对此表示同意。他指出,在大量被背板设计中,serdes也被使用到,包括长距离的光纤和铜缆连接和芯片级的互连应用。
Sorna表示,未来设计师所用到的“依赖于目标应用。今天10G的背板应用中模拟均衡就足以应付,问题是长期看会发展到什么地步。”
Rambus公司的技术总监Jared Zerbe表示,“我的立场是没有一个万能的解决方案,解决方案会有很多,并且ADC和先进的[模拟]线速均衡也不一样。”
“ADC不是灵丹妙药,未来也不会是。他们对于一些慢连接应用显得太昂贵,而对于那些速率要求高的又显得慢。但ADC对于中速应用以及复杂的背板应用是最佳选择,尤其是摩尔定律发生在所需数据率的前面。”
在DesignCon上的相关讨论还围绕着20Gbps以上的测试系统呈现的问题。一个专家组表示,他们预计串行数率最高将达到25Gbps。
关键字:Serdes ADC ISSCC
编辑:王程光 引用地址:Serdes面临技术转变 ADC将成主流?
推荐阅读最新更新时间:2023-10-12 20:14
多种ADC的分析比较
A/D转换技术
现在的软件无线电、数字图像采集都需要有高速的A/D采样保证有效性和精度,一般的测控系统也希望在精度上有所突破,人类数字化的浪潮推动了A/D转换器不断变革,而A/D转换器是人类实现数字化的先锋。
逐次逼近型、积分型、压频变换型等,主要应用于中速或较低速、中等精度的数据采集和智能仪器中。分级型和流水线型ADC主要应用于高速情况下的瞬态信号处理、快速波形存储与记录、高速数据采集、视频信号量化及高速数字通讯技术等领域。此外,采用脉动型和折叠型等结构的高速ADC,可应用于广播卫星中的基带解调等方面。∑-Δ型ADC主应用于高精度数据采集特别是数字音响系统、多媒体、地震勘探仪器、声纳等电子测量领域。下面对各种类型
[模拟电子]
模拟工程师必知必会:带你全方位学习模数转换器二
ADC关键性能指标及误区
由于ADC产品相对于网络产品和服务器需求小很多,用户和集成商在选择产品时对关键指标的理解难免有一些误区,加之部分主流厂商刻意引导,招标规范往往有不少非关键指标作被作为必须符合项。接下来就这些误区和真正的关键指标做一些探讨。
误区1: CPU数量和主频。 目前大部分厂商采用了类似的通用CPU架构,但还是可能采用不同厂家的CPU。即使是同一个厂家,也可能是不同系列。最关键的是CPU数量和主频并不代表性能,除非是同一个厂家的同一个软件。同样,完全相同的硬件配置,不同厂商的架构和系统发挥出来的性能可能相差数倍,正如完全相同的几个人在不同的管理环境下发挥出来的贡献差别会很大。并行计算处理不
[模拟电子]
STM32F103R8t6 FreeRTOS工程adc+flash模拟EEPROM源程序
STM32单片机源程序如下: #include sys.h #include delay.h #include usart.h #include led.h #include FreeRTOS.h #include task.h #include ADC.h #include 74HC595.h #include key.h #include stmflash.h //const u8 TEXT_Buffer ={ 0123456789 }; //任务优先级 #define START_TASK_PRIO 1 //任务堆栈大小 #define START_STK_SIZ
[单片机]
∑-△ADC原理及应用
一、∑-△ADC工作原理
要理解∑-△ADC的工作原理,首先应对以下概念有所了解:过采样、噪声成形、数字滤波和抽取。
1.过采样
首先,考虑一个传统ADC的频域传输特性。输入一个正弦信号,然后以频率fs采样-按照Nyquist定理,采样频率至少两倍于输入信号。从
FFT分析结果可以看到,一个单音和一系列频率分布于DC到fs/2间的随机噪声。这就是所谓的量化噪声,主要是由于有限的ADC分辨率而造成的。单音信号的幅度和所有频率噪声的RMS幅度之和的比值就是信号噪声比(SNR)。对于一个Nbit ADC,SNR可由公式:SNR=6.02N+1.76dB得到。为了改善SNR和更为精确地再现输入信号,
[模拟电子]
SAR模数转换器的前端器件设计探究
SAR模数转换器的前端器件包括两个部分:驱动放大器和RC滤波器。放大器调节输入信号,同时充当信号源与ADC输入端之间的低阻抗缓冲器。RC滤波器限制到达ADC输入端的带外噪声,帮助衰减ADC输入端中开关电容的反冲影响。
为SAR ADC选择合适的放大器和RC滤波器可能很困难,特别是当应用不同于ADC数据手册的常规用途时。根据各种影响放大器和RC选择的应用因素,我们提供了设计指南,可实现最佳解决方案。主要考虑因素包括:输入频率、吞吐速率和输入复用。
1 选择合适的RC滤波器
要选择合适的RC滤波器,必须计算单通道或多路复用应用的RC带宽,然后选择R和C的值。
图1显示了一个典型的放大器、单极点RC滤波器和ADC
[电源管理]
Linear推出16 位增量累加 ADC LTC2463
凌力尔特公司 (Linear Technology Corporation) 推出 16 位增量累加 ADC LTC2463,该器件在纤巧 12 引线 3mm x 3mm DFN 和 4mm x 5mm MSOP 封装中集成了一个精确基准。利用该器件的集成基准 (2ppm/ºC 典型值,10ppm/ºC 最大值),LTC2463 允许精确测量,而无需外部基准。LTC2463 通过一个两线 I2C 接口通信,是一个面向便携式传感器、紧凑型系统或电源监视的完整模拟解决方案。
LTC2463 采用 2.7V 至 5.5V 单电源工作,在输出速率高达 60Hz 时测量 ±1.25V 差分输入范围,从而使其非常适用于测量温
[电源管理]
ATMEGA16 ADC模数转换示例程序
ATMEGA16 ADC模数转换示例程序 1. 开发语言 本范例使用 WinAVR/G CC 20050214 版本开发 2. 范例描述 本程序简单的示范了如何使用ATMEGA16的ADC模数转换器 普通的单端输入 差分输入及校准 基准 电压 的校准 查询方式 中断方式 数据格式的变换 出于简化程序考虑,各种数据没有对外输出,学习时建议使用 JTAG IC E硬件仿真器 3. 电路 图设计 : 为简化线路设计,使用了本网站的ATMEGA16功能小板。 在范例中 选用内部2.56V电压基准作Vref ,差分通道 10倍放
[单片机]
ADuC812中A/D转换器的安全应用
ADuC812内集成的ADC转换模块,包含了8通道、12位、单电源 A/D转换器。这些A/D转换器由基于电容DAC的常规逐次逼近转换器组成 ,接收的模拟输入范围0~+VREF(+2.5V)。另外,此模块还为用户提供片内基准、校准特性,模块内的所 有部件能方便地通过3个寄存器SFR接口来设置。总之,ADu C812的ADC模块具有与一般ADC芯片相比拟的性能,并且操作简单、可靠性高,采集 速率可高达200 kHz。但是,ADuC812内集成的ADC转换模块有其特殊性,如果应用不适当,轻则 影响ADC的性能,重则电路完全不能工作,甚至烧毁器件。
ADuC812内A/D转换器的2.5V基准电压
[应用]