图显示鉴频鉴相器(PFD)的常见实现方案,该类器件基本上都由两个D型触发器组成。一路Q输出使能正电流源,另一路Q输出则使能负电流源。假设本设计中D型触发器由正边沿触发,那么可能状态就如逻辑表中所示。
图:鉴频鉴相器(PFD)驱动电荷泵(CP)
上一篇:跳频控制器的工作原理
下一篇:模拟控制式和数字控制式VGA(二):数字控制式VGA
推荐阅读最新更新时间:2023-10-12 20:42
用于检测调谐回路的鉴相器分析设计
功率放大输出网络中的调谐回路是否处于准确的谐振状态,这对整个发射机的工作状态将有很大的影响,输出网络调谐不好,将严重影响整个机器的功率和效率。对于由电感L、电容C和电阻R串联而成的电路而言,回路调谐是指回路呈纯阻性,此时回路中任一点的电压与流过此点的电流同相位。鉴相器能将两个输入信号的相位差变化转化为输出电压的变化,可以实现鉴相的功能,因此可用鉴相器检测调谐回路是否调谐。鉴相器按其使用类型可分为数字鉴相器和模拟鉴相器,通常使用的二极管平衡鉴相器即属于模拟鉴相器,但此鉴相器在实际使用中存在一些不足,限制了它的使用。本文提出了以乘法器和低通滤波器为鉴相器核心的新的解决方案,有效解决了鉴相器的取样信号幅度不易控制问题和鉴相器的鉴相
[电源管理]
鉴相器频率对产生信号的调频线性度的影响
本文介绍了一种通过快速改变锁相环分频器分频比,来产生线性调频信号的频率综合器,并对影响其扫描线性度的因素进行了分析。此方法拥有频率精度高、易于调试以及线性度好等特点,适于用作车载雷达信号源。本文首先甩ADS软件对系统进行仿真,基于仿真结果,分析了鉴相器频率对产生信号的调频线性度的影响。
1 频率综合器的设计
锁相环电路由参考频率源、鉴相器、环路滤波器和压控振荡器(VCO)4个模块组成。如图1所示,如果锁相环电路用作为频率综合器,还需要加入程序分频器。其输出频率fout=Nfr,其中,fr为鉴相器频率;N为分频器分频比。
因此,通过改变分频比N可以控制输出频率。编写程序周期性
[模拟电子]