使用JESD204B同步多个ADC

最新更新时间:2013-04-09来源: EEWORLD关键字:JESD204  ADC 手机看文章 扫描二维码
随时随地手机看文章

许多通信、仪器仪表和信号采集系统需要通过多个模数转换器(ADC)对多个模拟输入信号进行同时采样。随后,经过采样得到的数据需被处理以实现各个通道的同步,然而他们各自有不同的时延。这一直以来都成为使用LVDS和并行输出ADC的系统工程师所遇到的难题
JESD204B提供了一个框架,通过一个或多个差分信号对发送高速串行数据,如ADC的输出。JESD204B规范接口采用固有方案,实现通道间粗调对齐效果。数据分割为帧,其边沿持续发送至接收器。通过使用系统参考事件信号(SYSREF),JESD204B子类1接口支持多个串行通道链路或多个ADC的数据向下对齐至样本点级别,以便同步发射器和接收器的内部帧时钟。这使得采用JESD204B链路的设备具有确定延迟。但是,为了让采样同步达到彻底的时序收敛,仍然有许多挑战等待系统设计师去解决,如PCB布局考虑、时钟匹配和产生SYSREF以满足时序、SYSREF的周期性以及数字FIFO延迟的要求。

设计师必须决定设备时钟和SYSREF信号如何生成、以及如何在系统中分配。理想状态下,设备时钟和SYSREF应处于相同的摆幅水平和偏置以防止元件输入引脚端的固有偏斜。SYSREF事件的更新速率需被当做启动时的单次事件,或任意时刻需要同步时即可发生的重复信号。需要将最大时钟和SYSREF信号偏斜纳入考虑范围,并仔细布局PCB,以满足整个电路板、连接器、背板和多种元件对于建立和保持时间的要求。最后,通过多个时钟域的数字FIFO设计和信号会在JESD204B发射器和接收器内造成固有数字缓冲器偏斜,应计算在内并在后台数据处理中移除。

系统时钟可来自于多种源,如晶振、VCO和时钟发生或时钟分配芯片。虽然特定的系统性能将决定对时钟的需求,但使用多个同步ADC时必须能够产生与输入时钟同步的SYSREF信号源。这使得时钟源的选择成为重要的考虑因素,因为要能够通过已知时钟边沿在特定的时间点上锁存这一系统参考事件。若SYSREF信号和时钟未锁相,则无法达到这样的效果。 

可使用FPGA为系统提供SYSREF事件。然而,除非它也使用并同步至发送到ADC的主采样时钟,否则SYSREF信号从FPGA相位对齐至该时钟将会很困难。另一种方法是由时钟发生或时钟分配芯片提供SYSREF信号,可使该信号与发送至整个系统的多个时钟相位同步。采用此种方法,SYSREF时间根据系统需要,既可以是启动时的一次性事件,也可以是重复信号。

只要确定延迟在整个系统的ADC和FPGA内保持恒定,则可能并不需要额外的SYSREF脉冲,除非为了帮助产生特定的系统数据。因此,用于时钟对齐的周期性SYSREF脉冲可忽略或过滤掉,直到同步丢失。记录SYSREF发生的标识样本可被保持下来,无需重设JESD204B链路。

为了初始化ADC通道已知的确定起始点,系统工程师必须要能对分配在系统中的SYSREF事件信号终止计时。这意味着必须满足和时钟相关的预计建立和保持时间,而不产生冲突。只要能够满足到达第一个所需时钟的建立时间要求,使用跨越多个时钟周期、相对较长的SYSREF脉冲可用于满足保持时间的需要。在保持系统中时钟和SYSREF匹配布线长度时必须格外注意PCB的布局,以便使偏斜尽可能小。这可能是获得通道间同步采样处理结果的最困难的部分。随着ADC编码时钟速率的增加以及多电路板系统越发复杂,这一过程还将变得更困难。

系统工程师必须让每个器件都确定知道电路板元件以及连接器上的SYSREF至时钟的电路板偏斜。任何其余的器件间数字和时钟偏斜延迟都必须在FPGA或ASIC内有效归零。后台处理可能改变ADC的采样顺序并进行任何必要的重对齐,以便为数据的进一步同步处理作准备。在后台FPGA或ASIC中,可通过延迟最快的数据采样和发射器延迟,使其与最慢的数据采样对齐,以完成器件间采样偏斜的校正。对于复杂的系统,可能需要用到多个FPGA或ASIC,每个器件都需要了解它们的器件间总采样延迟,以便用于最终的对齐。通过在JESD204B接收器中采用合适的弹性缓冲器延迟以便应对每个特定的发射器延迟,则器件间的采样偏斜便可在整个系统中与已知确定值对齐。

AD9250、AD9525和FPGA示意图

AD9250是ADI的一款250MSPS、14位、双通道ADC,可在子类1的实施中支持JESD204B接口。该子类支持采用SYSREF事件信号的ADC模拟采样同步。AD9525是一款低抖动时钟发生器,不仅提供高达3.1GHz的7个时钟输出,还可根据用户配置同步SYSREF输出信号。这两款产品与ADI的可选扇出缓冲器产品组合使用,可提供框架,精确同步与对齐多个发送至FPGA或ASIC处理的ADC数据。 

Ian Beavers是ADI公司(美国北卡罗来纳州格林斯博罗)高速转换器团队的应用工程师。他于1999年加入ADI公司,拥有超过15年的半导体行业从业经验。他在美国北卡罗来纳州立大学获得电气工程学士学位,在格林斯博罗分校获得MBA学位。联系方式:Ian.Beavers@analog.com

关键字:JESD204  ADC 编辑:冀凯 引用地址:使用JESD204B同步多个ADC

上一篇:模数转换器JESD204标准概述
下一篇:解密JESD204高速接口的奥秘

推荐阅读最新更新时间:2023-10-12 20:44

去耦与ADC接口
本文将针对《单个低压差(LDO)稳压器与ADC电源接口》中给出的例子做进一步探讨。该例使用较少的LDO,合并了ADC的电源轨,同时利用铁氧体磁珠保持隔离。到目前为止,还有另外一个非常重要的事项,便是适当的电源去耦。之前关注的重点是在较高层次上,现在看看哪些拓扑结构可以用于ADC电源。 先回到之前《单个低压差(LDO)稳压器与ADC电源接口》中的例子,并加上去耦。去耦电容(图1中用n个电容表示)的尺寸和值取决于多个因素,如电源电压、工作频率、ADC功耗、LDO特性等。 有许多事项需要考虑,但就本讨论而言,假设已经选好适当的去耦电容。请务必注意,良好的设计规程是将电源输入适当地去耦至ADC。 图1 .
[电源管理]
去耦与<font color='red'>ADC</font>接口
PIC单片机精通_ADC左对齐与右对齐的数据读取问题
1.右对齐数据读取问题 其转换结果可以读取的语句为: resualt=int(ADCH)*256+ADCL; 右对齐的时候,10位ADC的结果表示方式为ADCH:ADCL,ADCH是10bit结果的高2位,ADCL是10bit结果的低8位,如果要将ADC的结果存储到一个int型的变量中,那就需要先将ADCH的结果左移8位,再和ADCL的相加,其原理如下图所示: 左移8位等价于乘以256. 也可以将ADC转化为以256为权的数值表示,即: resualt = int(ADCH)*256^1+ADCL*256^0; 这样就可以清楚地理解这个数字的含义了。 2.左对齐数据读取问题 同理,左对齐如下表示:
[单片机]
STM32-电源【ADC供电、VDDA、VSSA、VREF、VBAT等】
STM32供电方案一览 STM32的电源框图如下所示,电源供电共分为4个区域: VDD、VSS供电区域; VDDA、VSSA供电区域; 1.8V供电区域; 后备电源(VBAT)供电区域; STM32F103ZET6(其他的STM32也基本无差)的Datasheet关于供电方案的说明如下: Power supply schemes • VDD = 2.0 to 3.6 V: external power supply for I/Os and the internal regulator(内部调节器或稳压器). Provided externally through VDD pins. • VSSA, VDDA = 2
[单片机]
STM32-电源【<font color='red'>ADC</font>供电、VDDA、VSSA、VREF、VBAT等】
交错式ADC之间的带宽失配
交错式ADC之间的带宽失配应该是对于设计师而言最难解决的失配问题。 如图1所示,带宽失配具有增益和相位/频率分量。 这使得解决带宽失配问题变得更为困难,因为它含有两个来自其他失配参数的分量:增益和时序失配。     图1 带宽失配 然而,在带宽失配中,可在不同的频率下看到不同增益值。 此外,带宽具有时序分量,使不同频率下的信号通过每个转换器时具有不同的延迟。 最大程度降低带宽失配的最好办法,是极为出色地进行电路设计并完成布局布线实践,这样可以最大程度降低ADC之间的带宽失配。 ADC之间的匹配越好,则产生的杂散就越少。 由于增益和时序随频率变化而发生改变,任何试图校准误差的算法种类都极为复杂。 这样可能会过多地增加电路和面积开销
[电源管理]
交错式<font color='red'>ADC</font>之间的带宽失配
多通道ADC使工业4.0的机器状态监测成为可能
Teledyne e2v的多功能产品EV10AQ190A已被证明是评估视频图像系统运行状况的数据采集卡的关键器件。 “使用单个ADC产品实现多种配置的能力是无价的。” 施达科先生, Teledyne e2v. 工厂需要有效的方法和流程保证设备不会由于关键器件的失效或老化引起性能下降或发生故障,以减降低停工的风险。这样,工厂可以保持产能最大化,产品质量也得到了保证。过去,人们通常采用所谓的保养制度,定期检查设备,成本高而且耗时长。 如今我们步入了工业4.0/IoT时代,关键的运行数据更容易被获取,也出现了能更有效评估复杂系统健康状况的的方法。机器状态监测(MCM)的出现为工业生产/制造的公司提供了极大的便利,它可实时提
[物联网]
多通道<font color='red'>ADC</font>使工业4.0的机器状态监测成为可能
理解集成的ADC-Understanding Integra
Abstract: Integrating analog-to-digital converters (ADCs) provide high resolution analog-to-digital conversions, with good noise rejection. These ADCs are ideal for digitizing low bandwidth signals, and are used in applications such as digital multi-meters and panel meters. They often include LCD or LED drivers and can
[电源管理]
理解集成的<font color='red'>ADC</font>-Understanding Integra
16 位、210Msps ADC 可提供 80dB SNR
加利福尼亚州米尔皮塔斯 (MILPITAS, CA) – 2014 年 4 月 28 日 – 凌力尔特公司 (Linear Technology Corporation) 推出 16 位 210Msps 高性能高速模数转换器 (ADC) LTC2107,该器件适用于高端通信接收器和仪表应用。LTC2107 具备卓越的 AC 性能规格,实现了 80dB SNR 性能,这比其他产品高 4dB,该器件还在基带提供了业界领先的 98dB SFDR。LTC2107 的孔径抖动仅为 45fsRMS,从而能够以卓越的 SNR 性能实现频率高达 500MHz 的直接采样。 LTC2107 的独特功能可简化接收器设计,并改善系统性能。
[模拟电子]
16 位、210Msps <font color='red'>ADC</font> 可提供 80dB SNR
减小ADC量化噪声的技术
  数模转换器(ADC)提供了许多系统中模拟信号到数字信号的重要转换。它们完成一个模拟输入信号到二元有限长度输出命令的振幅量化,范围通常在6到18b之间,是一个固有的非线性过程。该非线性特性表现为ADC二元输出中的宽带噪声,称作量化噪声,它限制了一个ADC的动态范围。本文描述了两种时下最流行的方法来改善实际ADC应用中的量化噪声性能:过采样和高频抖动。   为理解量化噪声缩减法,首先让我们回顾一下,一个理想的N位ADC的信号与量化噪声比为(单位dB)   SNR Q =6.02N+4.77+20log 10 (L F )dB,   其中:L F =ADC的输入模拟电压级的加载因子测量(SNR Q 由参考资料1提供)
[医疗电子]
减小<font color='red'>ADC</font>量化噪声的技术
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved