【赛迪网讯】3月31日消息,据德国媒体报道,德国芯片商英飞凌将加快DRAM与其它存储部门的剥离步伐,并打算前往美国上市,而非亚洲。
该媒体引述业界的消息称,从英飞凌剥离的出来一个新的存储公司将前往纽约上市交易,预计分离工作于5月1日左右展开。但目前尚不清楚该公司将到 纽约股票交易所或纳斯达克哪一家挂牌。另据《德国金融时报》3月14日的报道称,英飞凌也可能将股票首次公开
发行的时间提前到上半年,主要考虑是为 收购日本一家公司募集资金。
2005年底,英飞凌CEO沃尔夫冈·扎巴特最先透露了打算分离公司存储与逻辑部门的计划,有关上述计划的传言与否认几乎持续了去年全年。英飞凌的 上述计划主要涉及存储部门,计划通过IPO将这一部门剥离并建立一个独立的公司。部分业界观察人士对英飞凌通过IPO剥离存储部门的做法提出质疑,他们 认为与将该部门出售给一家主要的DRAM对英飞凌来说可划算。
英飞凌似乎倾向于上市的选择,并打算在亚洲一家股票交易所挂牌交易,但从未透露具体的计划。而选择在美国上市可能更符合英飞凌券商的利益,后 者认为在美国上市能够获得更高的价格。
该报道显示,英飞凌旗下的存储公司将于5月1日左右剥离,早些时候英飞凌暗示这一时间可能选在今年下半年。英飞凌宣布将于今天(3月31日)举行 新闻发布会,预计扎巴特CEO将详细解释整个分拆过程以及对新公司的未来规划。 (n102)
关键字:存储 剥离 业界
编辑: 引用地址:英飞凌存储部门将提前上市 预定5月1日前后
推荐阅读最新更新时间:2023-10-11 15:56
超低功耗CBRAM存储器技术 或能加速IoT应用发展
属于非挥发性 存储器 的快闪 存储器 (flash memory)过去在智能手机、平板电脑等市场需求的带动下,快闪 存储器 产业快速成长,然随着快闪存储器技术逐渐濒临尺寸与性能极限,各式新存储器技术陆续浮上台面,导电桥式随机存取存储器(conductive- bridging RAM; CBRAM )就是相当被看好的接班技术之一。下面就随网络通信小编一起来了解一下相关内容吧。 The Daily Reckoning网站报导,过去几10年来,半导体技术的重大进展多是来自于微缩,然随着每次的微缩,快闪存储器都会变得更不可靠,且这种以电荷储存为基础的存储器技术也会变得更加耗电,对于正在起飞的物联网(IoT)应用而言,恐怕还得仰
[网络通信]
IDT推出业界首款单芯片5V无线充电发送器方案
IDT 高度集成的解决方案助力于兼容 Qi 标准的 USB供电的无线充电发展,比竞争对手的解决方案减少 75% 的 IC 数量
拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 IDT® 公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) 今天宣布,推出业界首个遵从 Qi标准的 5V 输入单芯片无线充电发送器解决方案。相比于竞争对手的解决方案,这一高度集成的解决方案能够使基于 USB 供电的无线充电减少 75% 的 IC 数量。对于希望利用通用接口供电,同时减小系统复杂性和物理尺寸的无线充电系统来说,IDT 的发送器解决方案是理想选择。 I
[电源管理]
东芝考虑出让存储业务逾半或100%股权,紫光发声明未参与
集微网消息,据台湾媒体报道,日本半导体巨擘东芝 (Toshiba) 周二 (14 日) 公布最新 2016 年 4 月至 12 月份之财报数据,数据显示,东芝此前收购的美国子公司「西屋核电」业绩惨淡,在 4 月至 12 月份的财报期间内,亏损幅度高达 7125 亿日元 ,远远超乎市场的此前预期,对此东芝社长志贺重范已宣布将辞职下台。 而在西屋核电的大幅亏损拖累之下,东芝最新财测估计至今年 3 月为止的 2016 会计年度,东芝全年亏损可能将来到 3900 亿日元,东芝并在周二 (14 日) 的财报会议上宣布,将分拆半导体业务出售,并考虑出售多数股权。 在东芝周二 (14 日) 公布巨额亏损的财报数字之后,周三 (15 日) 东芝公
[手机便携]
STM8 存储器组织结构
STM8S的EEPROM以32位字长(每字4字节)为基础组织起来。根据不同的器件,存储器组织机 构有所不同: 小容量STM8S器件 8K FLASH程序存储器,每页 64字节,共 128页 640字节数据 EEPROM,每页 64字节,共 10页。数据 EEPROM包括一页的选项字节(64字节)。 中容量STM8S器件 从 16K到 32K FLASH程序存储器,每页 512字节,最多 64页 1K字节数据EEPROM,每页 512字节,共 2页。数据 EEPROM包括一页的选项字节(512字节)。 大容量STM8S器件 从 64K到 128K FLASH程序存储器,每页 512字节,最多 256页
[单片机]
高速大深度新型FIFO存储器IDT72V3680的应用
1 FIFO 概述 FIFO芯片是一种具有存储功能的高速逻辑芯片,可在高速数字系统中用作数据缓存。FIFO通常利用双口RAM和读写地址产生模块来实现其功能。FIFO的接口信号包括异步写时钟(wr-clk)和读时钟(rd-clk)、与写时钟同步的写有效(wren)和写数据(wr-data)、与读时钟同步的读有效(rden)和读数据(rd-data)。写地址产生模块一般还根据读地址和写地址来产生FIFO的满标志。读地址产生模块一般根据读地址和写地址的差来产生FIFO的空标志。为了实现正确的读写和避免FIFO的上溢或下溢,通常还应给出与读时钟和写时钟同步的FIFO的空标志(empty)和满标志(full),以禁止读写
[应用]
Altera展示25-Gbps收发器,树立满足业界带宽需求关键里程碑
Altera公司(NASDAQ: ALTR)今天宣布,公司率先在可编程逻辑中成功演示25-Gbps收发器性能,在收发器技术上树立了关键里程碑。Altera在28-nm收发器测试芯片上实现了这一具有里程碑意义的技术,该芯片是Altera用于在28-nm FPGA上成功实现28-Gbps收发器的原型开发平台。实现25-Gbps里程碑,使目前已有FPGA解决方案的性能提高两倍多,并在功能上优于竞争ASSP产品。您可以在Altera网站上观看28-nm收发器测试芯片的视频演示。
Altera 28-nm收发器测试芯片集中体现了在TSMC前沿28-nm高性能(HP)工艺上实现的高性能收发器设计。得到测试芯片后,Altera
[嵌入式]
STM32学习笔记-Flash做为存储器储存数据
说到STM32的FLSAH,我们的第一反应是用来装程序的,实际上,STM32的片内FLASH不仅用来装程序,还用来装芯片配置、芯片ID、自举程序等等。当然, FLASH还可以用来装数据。 自己收集了一些资料,现将这些资料总结了一下,不想看的可以直接调到后面看怎么操作就可以了。 FLASH分类 根据用途,STM32片内的FLASH分成两部分:主存储块、信息块。 主存储块用于存储程序,我们写的程序一般存储在这里。 信息块又分成两部分:系统存储器、选项字节。 系统存储器存储用于存放在系统存储器自举模式下的启动程序(BootLoader),当使用ISP方式加载程序时,就是由这个程序执行。这个区域由芯片厂写入BootLoader,
[单片机]
物流运输车辆监控视频实时查看及存储解决方案
随着电子商务及市场经济的发展,货品的跨区域流通更加普遍,但是由于货值高、时效计划性强(时效延误会导致整体产业链的损失),为保证货物安全,避免串货造成经济损失,客户对实时走货路径查询、知情的意愿强烈。 对于货主来说,一旦客户催货、咨询货物状态、需要处理异常时,无法提供及时、清晰的反馈信息,而是需要层层打电话,极其被动,难以保障,更无法提升客户体验。 因此,如何打通信息盲区,如何实时把控走货路径、确保货物安全,及时发现走货异常并第一时间采取措施,是货主、买方和承运方的迫切需求。 无论是货主、买方还是承运方,实现货物的全程可视都是当务之急。对于货主来说,可以实现对货物动向的实时把控,从而为优化货物配置、意外应急处置等动作提供了依据
[嵌入式]