各大厂商向台积电5nm订单发起猛烈“进攻”

发布者:颐真阁最新更新时间:2020-08-27 来源: 半导体行业观察关键字:台积电  5nm 手机看文章 扫描二维码
随时随地手机看文章

进入2020年第三季度,台积电5nm芯片开始大规模量产,该产能也成为了众IC设计大厂争夺的目标。据悉,高通、AMD、联发科、NXP等客户纷纷加速转向5nm制程工艺,而且,后续5nm订单还在不断涌入台积电,因此,该公司还在不断扩充5nm产能,目前的产能是6万片晶圆/月,南科工业园的Fab 18工厂P3工程将于今年第四季度量产,明年第二季度P4工程还会进一步增加约1.7万片晶圆/月。据悉,随着这些工厂的扩产,台积电的5nm产能将从目前的6万片晶圆/月,提升到接近11万片/月。

 

See the source image


而作为台积电唯一的对手,三星的5nm量产步伐有些滞后。为了加快追赶的脚步,三星今年在5nm产能建设方面又有新动作。今年2月,三星宣布华城厂的7nm产线开始量产,且同样在该厂的5nm产线预计今年下半年投产。 

 

就在台积电宣布投资120亿美元赴美设厂后不久,5月21日,三星宣布位于首尔近郊京畿道平泽市的全新12吋晶圆厂已经动工,预计2021下半年投产,将是运用EUV设备的5nm制程产线。

 

本周,韩国媒体ZDNetKorea报道称,三星电子今年底将开始量产采用5nm制程的新一代手机应用处理器(AP)产品,除了用5nm制程制造应用处理器外,三星电子也将采用5nm制程量产手机调制解调器(基带)芯片。

 

报道指出,三星电子将用5nm制程量产高通的骁龙875,以及5G基带芯片骁龙X60,另外,还有三星自家的处理器Exynos 1000等产品。如果三星电子能按计划从今年下半年开始大规模生产5nm制程芯片,将可以进一步缩小与台积电的技术差距。

 

你争我夺

 

实际上,高通的先进制程芯片一直在台积电和三星这两家产线之间择优选用,以骁龙875和 骁龙X60为例,今年早些时候有消息显示,高通的5G芯片订单,特别是基带芯片X60,除了由台积电代工之外,还有一部分交由三星生产。

 

按照惯例,高通将会在今年12月发布旗下最新的旗舰手机处理器骁龙875。作为高通主要面向明年安卓旗舰机型推出的处理器产品,骁龙875将会基于5nm制程工艺。今年早些时候,91Mobiles率先曝光了这款处理器的详细信息。骁龙875将会和骁龙X60 5G基带芯片,以及新的射频系统搭配,骁龙875处理器在高通内部的开发代号为SM8350。

 

爆料指出,骁龙875处理器将会拥有基于ARM v8 Cortex架构的Kryo 685 CPU,但目前还不能确定骁龙875采用公版架构还是会进行修改;支持毫米波以及sub-6GHz 5G网络;拥有Adreno 660 GPU、Adreno 665 VPU(视频处理单元)、Adreno 1095 DPU(分散处理单元)、高通安全处理单元(SPU250)、Spectra 580图像处理引擎、骁龙传感器核心技术、升级的Hexagon DSP、四通道LPDDR5、WCD9380和WCD9385音频编解码器

 

除了高通订单之外,三星自家的Exynos 1000也会采用5nm制程,据悉,该手机处理器采用了RDNA GPU技术,RDNA GPU技术是去年6月AMD授权给三星的,用以取代现有的Maili GPU。

 

再有,今年4月,谷歌宣布与三星合作打造自研芯片,据外媒报道,谷歌自研的SoC已经流片,将有望在Pixel系列手机上使用。这颗芯片代号叫“Whitechapel”,搭载的是8核CPU,采用三星5nm制程工艺。

 

与三星的5nm订单相比,台积电丰富得多,目前,除了华为海思之外,约有7个客户在排队等候台积电的5nm产能,包括苹果、高通、AMD、英伟达、联发科、英特尔、比特大陆。下面来看一下这些即将出炉的5nm芯片情况。

 

首先,海思的麒麟9000是台积电为华为赶制的5nm芯片,将用于下个月发布的Mate40手机。考虑到7nm FinFET Plus EUV 麒麟990 5G集成了高达103亿个晶体管,麒麟9000使用5nm工艺,其每平方毫米可能有多达1.713亿个晶体管。该芯片可能会采用Cortex A77架构,性能表现上将比麒麟990系列至少快30%,同时也更加省电。

 

苹果是台积电最大客户,据悉,该公司基于5nm的A14处理器,除了拥有更多的晶体管和更高的峰值时钟速率外,苹果还在架构上进行了改进,预计其单核性能会提升不少。

 

相较于单核性能,A14的多核性能存在更多变数。首先是因为制程工艺的升级,晶体管密度能够大幅提升,苹果或许会增加第三个大核,或者大幅改进小核心的性能,来提升多线程性能。

 

图形性能上,A13处理器相较于A12有跳跃式提升,在3DMark Sling Shot Extreme Unlimited测试中,从A12的4000分左右直接跳到了6500分左右。而对于A14处理器的图形性能,根据趋势曲线估计会在7000分左右。但是,MacWorld表示除非出现了新的性能瓶颈,否则A14图形性能将可能超过9500分。

 

MacWorld认为,得益于升级的5nm制程工艺,苹果将会增加Neural Engine内核,并且可能进行架构升级,以带来更好的神经引擎性能升级。

 

台积电呃另一大客户是AMD,该公司的订单量增速迅猛。据悉,AMD的Zen 4架构CPU有望在2021年推出,将采用台积电的5nm工艺制造。这将是业界首个5nm制程的x86处理器。而Zen 4架构的EPYC霄龙处理器的发布时间将会在2021年或者2022年初。Zen 4对AMD来说至关重要,因为代号为“热那亚”的数据中心处理器将会采用全新的SP5接口,新的接口将显著改变处理器的I/O,并支持新的DDR5内存标准和PCIe 5.0标准。

 

今年3月,AMD公布了GPU发展路线图,不仅包含了去年夏天发布的Radeon RX 5700 XT RDNA,还阐述了RDNA 2和RDNA 3。其中,RDNA 3在功能方面能够得到的消息还比较少,但从整体目标来看,AMD仍然希望能够持续提高每瓦功率性能,功耗仍然是GPU总体性能的瓶颈,而更先进的制程工艺有助于提升功率效率。鉴于即将发布的RDNA 2可能不再局限于台积电的EUV 7nm+工艺,那么RDNA 3可能会采用台积电6nm或者5nm工艺。

 

另外,有消息称,英伟达下一代Hopper GPU已经预订了台积电的5nm制程。AMD积极采用7nm制程的做法使英伟达感受到了压力,作为应对方案,他们已经为Hopper GPU预订了台积电2021年的5nm产能。

 

此外,联发科的D2000也将在第四季度开始在台积电5nm产线投片,而英特尔自研的Xe架构GPU也很有可能于明年通过台积电的6nm或5nm制程生产。

 

3D封装跟进

 

5nm不仅对晶圆加工设备提出了很高要求,相应芯片生产出来以后,后续的封装水平也必须能够满足越来越高的要求。因此,无论是三星,还是台积电,都陆续推出了3D封装工艺,以应对5nm,以及之后的4nm、3nm客户要求。

 

近期,三星公布了自家的3D封装技术,名为X-Cube,可用于7nm及5 nm制程。据悉,“X-Cube”取自英文eXtended-Cube 的缩写。

 

X-Cube利用TSV 硅穿孔封装,可让多个芯片进行堆叠,制造出单一的逻辑芯片。三星在7nm制程的测试过程中,成功利用TSV 技术将SRAM 堆叠在逻辑芯片顶部,这也使得在电路板的配置上,可在更小的面积上装载更多的存储单元。该3D封装技术的优点还包含芯片间的信号传递距离更短,以及将数据传送、能量效率提升到更高水平。

 

三星称,X-Cube可让芯片工程师在进行客制化解决方案的过程中,能享有更多弹性,也更贴近他们的特殊需求。

 

三星表示,X-Cube已经在其自家的7nm和5nm制程上通过验证,计划和IC设计客户继续合作,推进3D封装工艺在下一代高性能应用中的部署。

 

台积电方面,几年前就推出了2.5D封装技术CoWoS,之后也陆续发布了3D封装技术。本周,该公司推出了一种晶圆级系统集成平台技术。

 

该技术平台包含了CoWoS和InFo这两种封装技术。据悉,该技术已经被广泛应用到智能手机、数据中心、人工智能训练等上百种产品上。在这个平台上,还有一个比较新,更具弹性的SoIC 3D堆叠技术,如F2F、F2B,CoW、WoW、LoL,以及LOM等。在芯片制造的前道工序实现。通过这项技术,能够实现芯片之间更紧密的连接。

 

与此同时,台积电发布了全新的3D Fabric,它将SoIC、InFO、CoWoS等3D IC平台整合在了一起,这是代表台积电最先进的系统级晶圆集成平台。这一新的命名能简单表达制程整合的次序。例如前道整合,分别展现了芯片堆叠在晶圆、或者晶圆堆叠在晶圆上面。

 

结语

 

5nm制程工艺量产已经铺开,随着推进脚步的加快,无论是甲方,还是乙方,在接下来的一年时间内,预估对相应产能的争夺将趋于白热化。

 


关键字:台积电  5nm 引用地址:各大厂商向台积电5nm订单发起猛烈“进攻”

上一篇:英唐智控收购日本光刻机公司先锋微已获批准
下一篇:EUV设备安装量,台积电居然占了占行业一半,晶圆产量达60%

推荐阅读最新更新时间:2024-10-31 04:48

Avnet Silica提供针对台积电4nm的低功耗芯片设计服务
Avnet Silica 旗下部门 Avnet ASIC 针对台积电尖端 4nm 及以下工艺技术推出了全新超低功耗设计服务。 这些服务旨在帮助客户在区块链和 AI 边缘计算等高性能应用中实现更高的能效和性能。台积电是领先的芯片代工厂,而安富利 ASIC 部门是 ASIC 和 SoC 全套交钥匙解决方案的提供商。 这些新服务采用综合方法来解决 4nm 及以下节点在极低电压条件下运行的挑战。这包括重新表征标准单元以适应较低电压、进行早期 RTL 探索以优化功率、性能和面积 (PPA) 权衡、实施优化时钟树,以及利用晶体管级模拟来增强功率优化过程。 Avnet ASIC 团队已构建了全面的技术 AZ 方法,以实现在极低电压下
[半导体设计/制造]
台积电站稳下波5大科技:人工智能 大数据 5G AR/VR 自动驾驶
台湾科技股将进入新纪元!摩根士丹利证券指出,台积电将站稳下一波五大产业革新(人工智慧、大数据、5G、AR/VR、自驾车)核心位置,因此,将合理股价预估值调升至外资圈新高的250元,看好将是维持数年之久的“典范移转”,而非仅是1年的产品周期,势将进一步推升投资价值(re-rating)走扬。 上周进行除息的台积电,仅上演1日庆祝行情,至今仍呈现贴息状态,外界担心“股价处于高档”是除息行情颠簸的原因,在摩根士丹利证券调升合理股价预估值强力背书下,填息之路可望转趋顺利。 事实上,欧系外资券商主管指出,台积电近1季以来股价表现虽然亮眼,但与美股半导体大厂的涨幅相比,还是有段差距,只要国际机构投资人开始意识到台积电股价是被低估的,再涨一波并
[半导体设计/制造]
台积电张忠谋退休计划揭露
台积电董事长张忠谋先前在夏威夷家中跌伤后,引发外界关切接班问题。根据台积电最新出炉的年报,内容首度提及传承计划正顺利进行中,并预告张忠谋完成为期数年的传承计划后,将卸任董事长一职。下面就随嵌入式小编一起来了解一下相关内容吧。 台积电年报指出,张忠谋2013年卸任执行长后,由资深副总刘德音、业务开发资深副总魏哲家担任共同执行长,这是台积电踏出传承的一大步,而两位共同执行长每季都会出席甚至主持台积电法说会,这显示台积电传承计划正如火如荼进行中。 台积电表示,公司自2013年以来各项营运表现亮眼,比较去年与2013年的营运绩效,营收、净利、还原权息后股价(以年底为比较基准),各别成长59%、78%、89%,每年市占率也持续提升,而这些
[嵌入式]
台积电推无薪休假:上海工厂在计划之列
  全球晶圆代工的龙头企业台湾积体电路制造股份有限公司(下简称“台积电”)的人事成本缩减计划终于水落石出。12月3日台积电宣布为避免裁员,公司已于本月开始实施一定程度的无薪休假,涉及包括所有台积电在中国大陆、中国台湾、北美的产业,预计此项人事安排能阻止全球经济低迷时期台积电营运业绩的进一步下滑。   台积电的此项安排具体为,生产部门自12月开始实行1个月连休5日的无薪休假,其余所有非生产性部门自明年1月起,实行每周1日的无薪休假。    上海工厂在计划之列   台积电的总经理、总执行长蔡力行在对全体员工的讲话中表示,公司的营运自第四季度起急剧滑落,整体经济和行业的不景气仍会持续,台积电已在尽最大努力降低成本,并全力保护员工的
[焦点新闻]
7nm ASIC时代即将到来,台积电蓄势待发
随着在半导体工业领域的技术进步,全面进入7nm时代即将到来。值得特别注意的是,专注于虚拟货币挖矿的ASIC矿机将有望率先使用更为先进的7nm制程。 又一家厂商发布7nm ASIC 据日刊工业新闻22日报导,日本新创企业Triple-1已完成采用7nm制程的半导体芯片“KAMIKAZE”的工程样品,该款产品是使用于虚拟货币挖矿机的ASIC芯片,在经过性能测试等作业后,将开始正式进行量产。 据报导,“KAMIKAZE”由Triple-1负责设计、并将委托台积电进行代工生产,和现行使用于一般挖矿机的16nm芯片相比,采用“KAMIKAZE”的挖矿机耗电可减半、处理速度增至约4倍。 另外,Triple-1也完成了搭载“KA
[半导体设计/制造]
5G基带芯片工艺节点要进入5nm!上海发布了5G产业三年计划
9月26日,上海正式发布了《上海5G产业发展和应用创新三年行动计划(2019-2021年)》(下称:《行动计划》),力争到2021年将上海打造成全球知名的5G产业发展高地和应用创新策源地。 《行动计划》明确指出,上海将发挥5G研发集聚、网络先行、场景丰富、人才汇聚等优势,做强强项、补齐短板,带动5G全产业链融合发展,建设和培育一批影响面广、带动效果显著的应用示范基地和重点应用项目。具体来说,要实现三大目标: 产业规模大幅提升。到2021年,全市5G产业实现“三个千亿”的目标,即5G制造业、软件和信息服务业、应用产业规模均达到1000亿元。全市5G产业链企业数量超过300家,5G龙头企业进入全国电子百强5家以上,百亿元规模企业8家以
[手机便携]
台积电扩大“台积半导体学程”到台大等5所院校
据钜亨网报道,台积电今年将“台积半导体学程”进一步开展至台大等5所大学院校,更导入台积电使用于5nm等先进制程的极紫外光微影技术相关课程。 台积电表示,产学合作计划是台积电人才培育的永续目标之一,“台积半导体学程”课程由公司内部各领域专家与合作学校教授共同规划,建立「元件/整合学程」、「制程/模组学程」与「设备工程学程」三大架构,各学程皆涵盖20 至40 门不等的科目课程。 据悉,台积电将于今年9月,于交大、成大、台科大、北科大等4 所大学,推出「设备工程学程」,着重半导体制造关键学能、先进设备技术基础学能与先进设备技术进阶学能三大课程面向,台积电设备工程组织主管将亲自教学,降低产学落差,培养高阶制程所需的仪器设备人才。 去年,国
[手机便携]
博通推出公司首款5nm制程的ASIC,用于数据中心
博通(Broadcom)日前宣布其用于数据中心和云基础设施的5nm ASIC器件样片开始发售。该产品基于TSMC的N5工艺,尺寸为625 mm2,集成了PCIe Gen5协议,112 Gbps SerDes,运行在HBM2e运行频率为3.6 Gbps,利用TSMC CoWoS Interposer技术实现3.6 Tbps Die2Die PHY IP。此外,Broadcom的5nm产品还包括针对人工智能(AI),高性能计算(HPC)和5G无线基础设施应用开发的多种ASIC。 5nm技术产品亮点 高速多协议112 Gbps,64 Gbps和32 Gbps SerDes内核 HBM2e和HBM3协议解决方案 高带宽Die2Di
[网络通信]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved