瑞萨电子开发出了一种新型SRAM电路技术,可克服因微细化而增加的CMOS元件特性不均现象,还能在维持速度的同时,以更小的面积实现合适的工作裕度。以上内容是在半导体电路技术相关国际会议“2010 Symposium on VLSI Circuits”上发布的(论文序号:10.2)。作为40nm工艺的产品,该公司试制出了bit密度达到业界最高水平的SRAM,并确认了其工作性能。主要用于实现40nm工艺以后SoC(system on a chip)的低成本化及低功耗化。
在SoC的构成要素中,SRAM最易受到工艺微细化导致的特性不均的影响。因为随着产品实现微细化,可使SRAM稳定工作的裕度会不断减小。因此,原来为了维持工作裕度,该公司提出了通过附加多个电源控制电路,分别控制SRAM的电源线、字线或者数据线的方式等。不过,采用这种方式,即使SRAM的单元面积可以缩小,但包括电源控制电路在内的SRAM整体面积很难削减。
为了解决这一课题,该公司此次开发出了两种技术。一种是降低工作裕度减小影响的多级字线控制技术。分多个时间段对字线进行电压控制,仅在字线的控制电路上集成原方式所需的多个电源控制电路。此时,通过稳步对字线进行电压控制,即使CMOS元件存在特性不均,也可向SRAM稳定写入或读取数据。另外,通过仅在字线上进行电源控制,还提高了bit密度。
第二种是同时兼顾高速化及小面积化的分层SRAM技术。该公司开发出了将位线多次分割、削减连接位线的微小SRAM单元数量的分层SRAM技术。在被分割的位线上附加本机灵敏放大器(信号振幅放大电路),支援原来存在的灵敏放大器工作。这样,可防止通过稳步控制多级字线控制所需的字线而导致的SRAM 工作速度减慢。另外,该公司通过使用与SRAM单元相同的微细化工艺制造本机灵敏放大器,将面积增加控制在了最小限度,并实现了高bit密度。
此次,该公司利用这些技术,试制出了采用40nm工艺CMOS技术中单元面积业界最小的0.248μm2单元、bit密度高达2.98Mbit/mm2的2Mbit SRAM,并已确认其可稳定动作。
上一篇:GE新型单板计算机在不提高功耗的前提下增强性能
下一篇:LSI希捷合作开发65nm硬盘控制器SoC技术
- 热门资源推荐
- 热门放大器推荐
- Allegro MicroSystems 在 2024 年德国慕尼黑电子展上推出先进的磁性和电感式位置感测解决方案
- 左手车钥匙,右手活体检测雷达,UWB上车势在必行!
- 狂飙十年,国产CIS挤上牌桌
- 神盾短刀电池+雷神EM-i超级电混,吉利新能源甩出了两张“王炸”
- 浅谈功能安全之故障(fault),错误(error),失效(failure)
- 智能汽车2.0周期,这几大核心产业链迎来重大机会!
- 美日研发新型电池,宁德时代面临挑战?中国新能源电池产业如何应对?
- Rambus推出业界首款HBM 4控制器IP:背后有哪些技术细节?
- 村田推出高精度汽车用6轴惯性传感器
- 福特获得预充电报警专利 有助于节约成本和应对紧急情况